SU1312629A1 - Адаптивный коммутатор системы телеизмерений - Google Patents
Адаптивный коммутатор системы телеизмерений Download PDFInfo
- Publication number
- SU1312629A1 SU1312629A1 SU853923264A SU3923264A SU1312629A1 SU 1312629 A1 SU1312629 A1 SU 1312629A1 SU 853923264 A SU853923264 A SU 853923264A SU 3923264 A SU3923264 A SU 3923264A SU 1312629 A1 SU1312629 A1 SU 1312629A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- outputs
- trigger
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Selective Calling Equipment (AREA)
Abstract
Изобретение относитс к телеизмерени м и может быть использовано в адаптивных системах св зи и управлени , где необходимо сокращение объема измерительной информации. Цель изобретени - повышение достоверности информации путем принудительного опроса малоактивных каналов при общей высокой активности входных сигналов . Цель достигаетс введением в устройство узла контрол , содержащего блок сравнени , триггер, элемент И, элемент НЕ, задатчик -временных интервалов. Устройство позвол ет передавать на выход информацию от малоактивных каналов (даже от неисправных ) через заданные промежутки времени , определ емые удобством использовани информации. 3 нп. с сл с: со ю а: rsD со
Description
Изобретение относитс к телеизмерени м и может быть использовано в адаптивных системах св зи и управлени , где необходимо сокращение объема измерительной информации.
Цель изобретени - повышение достоверности адаптивного коммутатора путем принудительного опроса малоактивных каналов.
На фиг. 1 изображена структурна схема предлагаемого адаптивного коммутатора; на фиг. 2 - структурна схема преобразовател параллельного кода адреса и информации выбранного канала в последовательный код; на фиг. 3 - структурна схема переключател .
Адаптивный коммутатор содержит в информационных каналах 1 преобразователи 2 .погрешности аппроксимации (ППА), предназначенные дл формировани в каждом канале сигнала, пропорционального текущей погрешности аппроксимации измер емого параметра, блоки 3 сравнени , с помощью которых осуществл етс сравнение выходных сигналов ППА 2 с эталонным сигналом, и ключи 4.
Кроме того, адаптивный коммутатор содержит регистр 5 сдвига, в котором происходит запоминание позиционного адреса каналов с максимальной погрешностью и осуществл етс СДБИГ запомненной информации с целью выбора канала дл передачи, генератор 6 линейно измен ющегос напр жени (ГЛИН), который служит источником эталонного сигнала (при этом выходное напр жение ГЛИН имеет отрицательный наклон ) , элемент ИЛИ 7, который совместно с триггером 8 служит дл фиксации момента окончани сравнени , генератор 9 импульсов, предназначенный дл генерации сдвигающих и счетных импульсов, прохождение которых на сдвиг и счет управл етс элементом 10 запрета, дешифратор 11, предназначенный дл дешифрации адреса выбранного канала, регистр 12, пам ти, в котором хранитс адрес выбранного канала, счетчик 13, в котором формируетс двоичный код адреса выбранного канала, аналого-цифровой преобразователь (АЦП) 14, преобразующий аналоговые сигналы в цифровой код, преобразователь 15 параллельного кода адреса и информации пыбран1-;ог13 к - :л ч оследовательный
код, который ос.тцестпл ет передачу последова 1 ельного кода в линию св - зи, а также синхронизирует работ всзт о адаптивного комму 1 атора. Адаптивный KONiMyTaTop также содержит узел контрол , состо щий из переключател 16, служащего дл подключени к дешифратору 1 i блока пам т -: 12 или счетчика 17, 13лока )8 спапмени кодов , служащего дл выработки CHI Ha;ia при равенстве купов с выходов переключател 16. счетчика 17, трип ера 19 и элемента 20, служащих дл управлени работой переключател 16, ча- датчика 21 временного интервала, элемента И 22, предназначенного дл перевода устройства из режима L npocn в режим контрол , элемента НЕ 23. До0
5
0
5
0
5
0
5
полнительный разр д регистра
подключен к шине 24 логимеско о нул Задатчик 21 представл ет собой счот - чик, заполн емь й импульсами ге-иерл- тора 9, служит дл заданий максимально возможного интервала Bpef-ччти между отсчетами контролируемого к,;- ала. Преобразователь 5 выполнен например, (фиг. 2) на генераторе 7-4, регистре 25, элементах И 26 и НЛ1: 2 , Переключатель 16 вк-полиен, i/.i onKer. . (фиг.З) на элпментах И 28, И.ГЖ и fiE 30.
/1дапти1и;ый ;оммут, раоот г: - }- . дующим образом,
Синхроннзнрующий импульс с сип- хронизирующего выхода преобразова-; е- л 15 устанавливает в нулевое состо ние триггер 8, на первом выходе которого по вл етс логическа 1, запускающа генератор 6, устанавли- нающа в пулевое состо ние счетчик 13 и дающа разрешение на запись состо ний выходов блоков 3 сравнени в регистр 5 сдвига, генератор 6 вырабатывает напр жение, которое моно- гонно убывает от первоначального максимального значени до нул . Это напр жение с помощью блоков 3 сравнени сравниваетс с выходными напр жени ми ППА 2, которые пропор Д1 ональ- ны текущим значени м погрешно тей аппроксимации в соответствии с Еыбпан- i;iropnTMOM. В момент рап. нства 1ИОГО напр жени генкоатсра 6 иап1) жение на выходе любого HflA 2 сработает блок 3 сравнени соот- етствуюшем канале. Очерчдно, что по- рсшность аппроксимации этом канале 1 вл етс максимальной ij ЕСР анализируемых погрешностей. При с-ра- батьгаании блока j сравнении логическа 1 с его выхода гэаписываетс в соответствующий номеру выбранного канала разр д регистра 5, в дополнительный разр д которого предварительно записан логический О. Одновременно по вл етс логическа 1 на выходе элемента ИЖ 7 , котора опрокидывает триггер 8, при этом логический О с его первого выхода запрещает дальнейшую запись в регистр 5, а логическа 1, по вл юща с на втором выходе триггера 8, сбрасы- нает в исходное состо ние генератор 6 и открывает элемент 10 запрета. Импульсы- от генератора 9 импульсов через открытый элемент 10 запрета поступают на вход регистра 5 сдвига и на вход двоичного счетчика 13, при этом с поступлением каждого импульса логическа 1, записанна в регистр 5, перемещаетс на один разр д в сторону дополнительного разр да, а код счетчика 13 увеличиваетс на единицу. При по влении логической 1 в дополнительном разр де регистра 5 по вл етс сигнал на запрещающем входе элемента 10 запрета, который закрываетс , останавлива тем самым дальнейший сдвиг и счет. Двоичный код, который окажетс записанным к этому моменту в счетчике 13, будет соответствовать номеру капала 1 с максимальной погрешностью. Возможны ситуации, когда одинакова максимальна погрешность достигаетс одновременно в нескольких каналах 1 и логическа 1 окажетс записанной в несколько разр дов регистра 5. При по влении в дополнительном разр де регистра 5 ближайшей к дополнительному разр ду логической 1 сдвиг и счет будут остановлены и в счетчике 13 окажетс записанным адрес соответствующего канала 1. Таким образом , при групповом поступлении требований на опрос осуществл етс приоритет по номеру канала 1.
При по влении очередного импульса на синхронизирующем выходе преобразовател 15 адрес выбранного дл передачи канала 1 переписываетс из счетчика 13 в регистр 12, на соответствующем выходе дешифратора 11 по вл етс сигнал, открывающий ключ 4 выбранного канала 1 и сбрасывающий ППА 2 выбранного канала 1 . Пр1- этом
3126
- ь- и а р , й и иа т
to
15
20
25
30
35
40
45
50
55
29-4
залус каетсч АПП 1А, преобразующий диалоговый сигнал выбранного канала 1 в цифровой код, Одновременно устанавливаетс в нулевое состо ние триггер Ь, и цикл работы коммутатора по- втор е ;с . В следующем цикле выбора канала с максимальной погрешностью преобразователь 15 считывани последовательно считывает в канал св зи код адреса канала 1, выбранного в предыдущем цикле, который хранитс в блоке 12 пам т, а затем код информации , который по вл етс на выходе А1Ц1 14 к моменту окончани считывани адреса.
Однако в процессе работы устройства возможна така ситуаци , когда малоактивный сигнал опрашиватьс и записыватьс не будет, а также возможен случай неисправного канала, что может привести к по влению недопустимой погрешности в этих каналах . Дл исключени этого влени в устройство введен узел контрол . Контроль осуществл етс последовательно, начина с любого канала в зависимости от начального состо ни счетчика 17. Код с выхода счетчика 17 сравниваетс в блоке 18 сравнени кодов с кодом адреса на выходе переключател 16, т.е. на выходе регистра 12 пам ти . Если за максимально возможное врем , определ емое задаТчиком 21, на выходе блока 12 пам ти по вл етс код адреса, одинаковый с кодом на выходе счетчика 17, то на выходе блока 18 сравнени в начале цикла, определ емого преобразователем 15, по в- ;л етс сигнал, переключающий счетчик 17 на следующий канал дл контрол . Одновременно происходит сброс задат- чика 21. Если же врем , определ емое задатчиком 21, недостаточно дл по влени кода контролируемого канала на выходе блока 12 пам ти, то срабатывает задатчик 21. Сигнал с его выхода с помощью элемента И 20, триггера 19 через переключатель 16 подключает счетчик 17 к дешифратору 11 и на выходе дешифратора, соответствующем контролируемому каналу 1, по вл етс сигнал, поступающий на вход соответствующего ключа 4. На выход поступает информаци от контролируемого канала .
При этом поиска канала 1 с наибольшей погрешностью аппроксимации не происходит, так как синхронизирующий импульс с преобразовател 15 не проходит через элемент И 22 на триггер 8,
По окончании передачи сигнал с выхода блока 18 сравнени кодов сбра сывает задатчик 21 и счетчик 17, а триггер 19 сбрасывает так, что на его выходе по вл етс ну. сигнал и переключатель 16 устанавливаетс в такое положение, что на его выходы поступает код с выхода регистра 12 пам ти и начинаетс поиск канала с наибольшей погрешностью аппроксимации .
Таким образом, предлагаемое устройство имеет более широкую область применени , так как позвол ет передавать на выход информацию от малоактивных каналов (даже от неисправных) через заданные промежутки времени, определ емые удобством использовани информации.
Claims (1)
- Формула изобретениАдаптивный коммутатор системы телеизмерений, содержащий регистр, выход которого соединен с первым входом элемента ЗАПРЕТ, выход которого соединен с входом сдвига регистра и счетным входом первого счетчика , выходы которого соединены с первыми входами блока пам ти, переключатель , выходы которого соединены с входами дешифратора и с первыми входами преобразовател параллельного кода в последовательный, первый выход которого вл етс выходом адапти ного коммутатора, второй вход блока пам ти объединен с первым входом аналого-цифрового преобразовател , выходы которого соединены с вторыми входами преобразовател параллельного кода в последовательный, генератор импульсов, выход которого соединен с вторым входом элемента ЗАПРЕТ, элемент ИЛИ, выход которого соединен с единичным входом первого триггера, первый выход которого соединен с входом разрешени записи регистра с входом запуска генератора линейно измен ющегос напр жени и входом сброса счетчика, второй выход первого триггера соединен с входом сброса генератора линейно измен ющегос напржени и третьим входом элемента ЗА - ПРЕТ, и в каждом информационном качнале - преобразователь погрешности аппроксимации, блок сравнени и ключ, первые входы преобразовател погрешности аппроксимации и ключа объединены и вл ютс соответствующим информационным входом адаптив1 ого коммутатора , выход преобразовател погрешности аппроксимации соединен с первым входом блока сравнени , выход которого соединен с соответствующим входом элемента ИЛИ и информационным входом регистра, вход дополнительного разр да которого подключен к шине логического нул , вторые выходы генератора линейно измен ющегос напр жени соединены с объединенными вторыми входами блоков сравнени информационных каналов, выходы дешифратора соединены с вторыми входами преобразователей погрешности аппроксимации и ключей соответствующих информационных каналов, выходы которых объединены и подключены к второму входу аналого-цифрового преобразовател , отличающийс тем, что, с целью повышени достоверности в него введены второй счетчик, Г)лок сравнени , второй триггер, элемент И, элемент НЕ и задатчик временного интервала, выход которого нен непосредственно с первым входом первого элемента И и через элемент НЕ - с первым входом второго элемента И, выход первого элемента И соединен с первым входом второго триггера , вьгход второго элемента И соединен с вторыми входами триггеров, выход второго триггера соединен с первым входом переключател , вторые входы которого подключены к выходам блока пам ти, вьгход блока сравнени соединен с входом счетчика и первым входом задатчика временного интервала , второй вход которого подключен к выходу генератора импульсов, выходы второго счетчика соединены с третьими входами переключател и первыми входами блока сравнени , вторые входы которого подключены к выходам переключател , второй выход преобразовател параллельного кода в последовательный соединен с вторыми входами блока пам ти и элементов И и третьим входом блока сравнени .Vi- 27В линии} (б зиг9Д -I //&26 ynpa8/ flH}uj,uuпI(синхронизируй} U4uu) вымдФиг. 2От триггера f3 Фиг.ЗРедактор С, ПекарьЗаказ 1973/50Тираж 544ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб.,. д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проекгна , 4Составитель Н. БочароваТехред Л,Олийнык Корректор М- Шароши
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853923264A SU1312629A1 (ru) | 1985-07-08 | 1985-07-08 | Адаптивный коммутатор системы телеизмерений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853923264A SU1312629A1 (ru) | 1985-07-08 | 1985-07-08 | Адаптивный коммутатор системы телеизмерений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1312629A1 true SU1312629A1 (ru) | 1987-05-23 |
Family
ID=21187088
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853923264A SU1312629A1 (ru) | 1985-07-08 | 1985-07-08 | Адаптивный коммутатор системы телеизмерений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1312629A1 (ru) |
-
1985
- 1985-07-08 SU SU853923264A patent/SU1312629A1/ru active
Non-Patent Citations (1)
Title |
---|
Фремке А.В. Телеизмерени . - М.: Высша школа, 1975, с. 225-233, рис. 7-10. Авторское свидетельство СССР № 886032, кл. G 08 С 19/28, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1312629A1 (ru) | Адаптивный коммутатор системы телеизмерений | |
SU1654855A2 (ru) | Адаптивный коммутатор телеизмерительной системы | |
SU1236481A1 (ru) | Устройство дл последовательного выделени единиц из двоичного кода | |
SU826562A1 (ru) | Многоканальный преобразователь кода во временной. интервал | |
SU1374413A1 (ru) | Многоканальный программируемый генератор импульсов | |
SU1309071A1 (ru) | Адаптивный коммутатор системы телеизмерений | |
SU1363285A1 (ru) | Устройство дл передачи сигналов телемеханики | |
SU1238085A2 (ru) | Устройство дл контрол цифровых узлов | |
SU1012239A1 (ru) | Устройство дл упор дочивани чисел | |
SU1676074A2 (ru) | Генератор М-последовательностей | |
SU1359884A2 (ru) | Генератор пр моугольных импульсов | |
SU1249546A1 (ru) | Устройство дл воспроизведени запаздывающих функций | |
SU1302286A1 (ru) | Устройство дл ввода аналоговой информации в ЭВМ | |
SU1378059A1 (ru) | Цифровой регистратор однократных импульсов | |
SU1492362A2 (ru) | Адаптивный коммутатор телеизмерительной системы | |
SU1244670A1 (ru) | Устройство дл сопр жени электронно-вычислительной машины с каналами св зи | |
SU1010632A1 (ru) | Устройство дл задани тестов | |
SU1348808A1 (ru) | Устройство дл формировани цифровых синхроимпульсов | |
SU1456973A1 (ru) | Устройство дл определени граничных точек хроматографического пика | |
SU1336239A1 (ru) | Многоканальный аналого-цифровой преобразователь | |
SU907778A1 (ru) | Датчик случайных временных интервалов | |
SU886032A1 (ru) | Адаптивный коммутатор системы телеизмерений | |
SU1243148A1 (ru) | Устройство циклового фазировани приемника дискретной информации | |
SU1422383A1 (ru) | Селектор импульсов по длительности | |
SU1172037A1 (ru) | Устройство дл контрол оборудовани радиорелейных станций |