SU1300627A1 - Синтезатор частот - Google Patents

Синтезатор частот Download PDF

Info

Publication number
SU1300627A1
SU1300627A1 SU853929060A SU3929060A SU1300627A1 SU 1300627 A1 SU1300627 A1 SU 1300627A1 SU 853929060 A SU853929060 A SU 853929060A SU 3929060 A SU3929060 A SU 3929060A SU 1300627 A1 SU1300627 A1 SU 1300627A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
adder
output
input
signal
Prior art date
Application number
SU853929060A
Other languages
English (en)
Inventor
Исаак Яковлевич Тарнорудер
Ольга Васильевна Кузьмина
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU853929060A priority Critical patent/SU1300627A1/ru
Application granted granted Critical
Publication of SU1300627A1 publication Critical patent/SU1300627A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к радиотехнике и обеспечивает повышение быстродействи  и расширение диапазона частот. Синтезатор частот содержит опорный генератор 1, делитель частоты 2 на М, N блоков преобразовани  частоты (БПЧ) 3, соединенных последовательно и состо щих из сумматора 4, электронного ключа (ЭК) 5, делител  частоты на два 6 и D-триггера 7. Опорный генератор 1 вырабатывает им- .пульсную последовательность типа Ме- андр с частотой f . В каждом БПЧ 3 через ЭК 5 на сумматор 4 проходит либо нулевой потенциал, либо сигнал с частотой fр. На другой вход сумматора 4, представл ющего собой сумматор по модулю два, поступает сигнал с соотв. D-триггера 7. D-триггер 7 осуществл ет прив зку фронта сигнала с выхода предыдущего БПЧ 3 к фазе сигнала f . В зависимости от положени  ЭК 5 каждого из БПЧ 3, на выходе синтезатора частот по вл етс  последовательность импульсов с частотой F + 1 в зависимости от управл ющего си1- нала на ЭК 5 соответствующего БПЧ 3). 1 ил. еь1х + (ап/М-2) u.. (п, , (п, . п,-2 -н N п - о или OD ю

Description

Изобретение относитс  к радиотехнике и может быть использовано дл  генерации импульсных последовательностей с переменной частотой следовани  импульсов, заданной двоичным ко- дом.
Цель изобретени  - повьпиение быстродействи  и расширение диапазона частот.
На чертеже представлена электрическа  структурна  схема синтезатора частот.
Синтезатор частот содерй ит опорны генератор 1, делитель частоты 2 на М N блоков преобразовани  3 . . ., 3N частоты, каждый из которых состоит из сумматора 4, электронного ключа 5 делител  6 частоты на два, D-триггера 7.
Синтезатор частот работает следующим образом.
Опорный генератор 1 вырабатьшает импульсную последовательность типа Меандр с частотой f . В исходном состо нии электронный ключ 5 каждого из блоков преобразовани  3,..., 3 N соедин ет первый вход сумматора 4 с шиной нулевого потенциала и на выходе синтезатора частот имеетс  посто-  нный уровень логического О или логической 1 в зависимости от состо ни  делител  частоты на два в последнем блоке преобразовани  3N. При переключении электронного ключа 5 первого блока преобразовани  3 , на первый вход сумматора 4 этого блока преобразовани  3 поступит сигнал с частотой . Сумматор 4 выполнен по схеме ИСКЛЮЧАЮЩЕЕ ИЛИ и выполн ет функции сумматора по модулю два. На выходе сумматора 4 при подаче на оди из входов сигнала с частотой f /М по вл етс  сигнал той же формы и частоты с фазой, завис щей от сигнала, поступающего на второй вход сумматора 4. Сигнал с выхода сумматора 4 поступает на вход делител  6 частоты на два, а с его выхода на D-вход D-триггера 7 блока преобразовани  3 D-триггер 7 осуществл ет прив зку фронта сигнала с выхода первого блок преобразовани  3, к фазе сигнала f „. Таким образом, устран ютс  за
держки сигнала, полученные в сумматоре 4 и делителе 6 частоты на два блока преобразовани  3. После D- триггера 7 в блоке преобразовани  3, сигнал с частотой поступает
O
5
0
3 о .
5
0
55
на второй вход сумматора 4, на первый вход которого через электронный ключ 5 поступает напр жение нулевого потенциала . На выходе сумматора 4 по-  вл етсл сигнал с частотой а на выходе блока преобразовани  3 по вл етс  сигнал с частотой . При переключении электронного ключа 5 в блоке преобразовани  3 на сумматор 4 этого же блока преобразовани  3 действует два сигнала: один с выхода D-триггера 7 с частотой f /2М, фаза которого прив зана к фронту сигнала f , второй - с выхода делител  частоты 2 с частотой f /М, фаза которого прив зана к спаду сигнала f . В св зи с тем, что фронты си1налов на входах сумматора 4 не совпадают, на его выходе по вл етс  последовательность импульсов с частотой f /М + f /2М 3f /2М. После делител  6 частоты на два на выходе блока преобразовани  3 будет сигнал с частотой 3fon /4М.
В случае, если электронный ключ 5 блока преобразовани  3 находитс  в исходном положении, а электронный ключ 5 блока преобразовани  3 переключен , на выходе блока преобразовани  3 2 будет сигнал с частотой f /М. Процессы в остальных блоках преобразовани  3 , ..., 3 происход т аналогичным образом. Таким образом, в зависимости от положени  электронных ключей 5 каждого из блоков преобразовани  3,,..., 3N на выходе синтезатора частот по вл етс  последова-- тельность импульсов с частотой
Лых (п,+ п,2+п,.2....,.
где п, п ..., п, - О или 1 в зависимости от отсутстви  или наличи  управл ющего сигнала на -электронном ключе 5 соответственно в первом, втором , ..., N-OM блоке преобразовани  3 , . .,, 3N.
Б св зи с тем, что формирование необходимой частоты происходит без применени  узкополосных фильтров, скорость установки частоты и диапазона рабочих частот синтезатора частот завис т только от времени включени  и предельной рабочей частоты используемых цифровых микросхем. При этом возможно синтезирование импульсных последовательностей с частотой следовани , близкой к нулевой час- тоте.
Ф ci р м у л а изобретен
Синтезатор частот, содержащий опорный генератор и последовательно соединенные N блоков преобразовани  частоты, каждый из которых состоит из последовательно соединенных электронного ключа, сумматора и делител  частоты на два, выход которого  вл етс  выходом блока преобразовани  частоты, первьй вход электронного ключа каждого из N блоков преобразовани  частоты подключен к шине нулевого потенциала, отличающи й- с   тем, что, с целью повышени  бы- стродействи  и расширени  диапазона
Редактор И.Сегл ник Заказ 1159/55
Составитель Ю.Ковалев Техред М.Ходанич
Тираж 902 ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
00627
5 О 5
выходных частот, введен делитель частоты на М, а в каждом из блоков преобразовани  частоты введен D-триг- гер, выход которого подсоединен к второму входу сумматора, а D-вход D-триггера  вл етс  входом блока преобразовани  частоты, вход делител  частоты на М объединен с счетным входом В-триггерй каждого из N блоков преобразовани  частоты и подключен к выходу опорного генератора, второй вход электронного ключа каждого из N блоков преобразовани  частоты подключен к выходу делител  частоты на М, при этом сумматор выполнен в виде сумматора по модулю два.
Корректор Н.Король Пбдписное

Claims (1)

  1. Формула изобретения
    Синтезатор частот, содержащий опорный генератор и последовательно соединенные N блоков преобразования частоты, каждый из которых состоит из последовательно 'соединенных электронного ключа, сумматора и делителя частоты на два, выход которого является выходом блока преобразования Ю частоты, первый вход электронного ключа каждого из N блоков преобразования частоты подключен к шине нулевого потенциала, отличающийс я тем, что, с целью повышения бы- 15 стродействия и расширения диапазона выходных частот, введен делитель час тоты на М, а в каждом из блоков преобразования частоты введен D-триггер, выход которого подсоединен к 5 второму входу сумматора, а D-вход
    D-триггера является входом блока пре образования частоты, вход делителя частоты на М объединен с счетным вхо дом D-триггера каждого из N блоков преобразования частоты и подключен к выходу опорного генератора, второй вход электронного ключа каждого из N блоков преобразования частоты подключен к выходу делителя частоты на М, при этом сумматор выполнен в виде сумматора по модулю два.
SU853929060A 1985-07-11 1985-07-11 Синтезатор частот SU1300627A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853929060A SU1300627A1 (ru) 1985-07-11 1985-07-11 Синтезатор частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853929060A SU1300627A1 (ru) 1985-07-11 1985-07-11 Синтезатор частот

Publications (1)

Publication Number Publication Date
SU1300627A1 true SU1300627A1 (ru) 1987-03-30

Family

ID=21189092

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853929060A SU1300627A1 (ru) 1985-07-11 1985-07-11 Синтезатор частот

Country Status (1)

Country Link
SU (1) SU1300627A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 4156205, кл. 331-25, 22.05.79. Шапиро Д.Н.. и Паин Л.А. Основы теории синтеза частот. М.: Радио и св зь, 1981, с. 108-tlO. . *

Similar Documents

Publication Publication Date Title
EP0048896B1 (en) Clock synchronization signal generating circuit
JPS6326930B2 (ru)
SU1300627A1 (ru) Синтезатор частот
JPH1198007A (ja) 分周回路
US4081755A (en) Baud rate generator utilizing single clock source
SU1239833A1 (ru) Синтезатор частотно-модулированных сигналов
RU1815803C (ru) Цифровой формирователь сигналов с манипул цией минимальным сдвигом
SU984057A1 (ru) Делитель частоты импульсов
SU911740A1 (ru) Делитель частоты импульсов на N-1/2
SU600672A1 (ru) Устройство управлени многофазным инвертором
US4996503A (en) Phase modulator circuit for encoding two binary digits per cycle of sine wave carrier
SU661813A1 (ru) Перестраивающий делитель частоты
SU1125759A1 (ru) Устройство синхронизации
SU1614095A2 (ru) Генератор сигналов инфранизких частот
SU1213542A1 (ru) Перестраиваемый делитель частоты следовани импульсов
SU767747A1 (ru) Устройство дл формировани синхроимпульсов
RU757U1 (ru) Цифровой управляемый фазовращатель
SU1171999A1 (ru) Устройство дл формировани импульсной последовательности
SU455497A1 (ru) Делитель частоты с переменным коэффициентом делени
SU936431A1 (ru) Делитель частоты следовани импульсов Е.М.Хайкина
SU1363458A1 (ru) Цифровой синтезатор частоты
SU1390812A1 (ru) Фазовый модул тор
SU1075431A1 (ru) Устройство фазировани бинарного сигнала
SU1406782A1 (ru) Цифровой синтезатор частот
SU1081802A1 (ru) Устройство дл делени частоты следовани импульсов