SU1300462A1 - Устройство дл сложени - Google Patents

Устройство дл сложени Download PDF

Info

Publication number
SU1300462A1
SU1300462A1 SU853981677A SU3981677A SU1300462A1 SU 1300462 A1 SU1300462 A1 SU 1300462A1 SU 853981677 A SU853981677 A SU 853981677A SU 3981677 A SU3981677 A SU 3981677A SU 1300462 A1 SU1300462 A1 SU 1300462A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
adder
output
inversion
input
Prior art date
Application number
SU853981677A
Other languages
English (en)
Inventor
Олег Георгиевич Простаков
Анжелика Олеговна Простакова
Юрий Абрамович Раисов
Татьяна Анатольевна Шевченко
Original Assignee
Харьковский политехнический институт им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский политехнический институт им.В.И.Ленина filed Critical Харьковский политехнический институт им.В.И.Ленина
Priority to SU853981677A priority Critical patent/SU1300462A1/ru
Application granted granted Critical
Publication of SU1300462A1 publication Critical patent/SU1300462A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычисли- т льной технике и может быть использовано в вычислительных устройствах, осуществл ю1Щ1х операцию алгебраического сложени  Чисел, представленных в пр мом двоичном коде. Цель изобретени  - упрощение устройства.Устройство дл  сложени  содержит многоразр дный сумматор, три блока инверсии , два элемента ИСКПЮЧАЩЕЕ ИЛИ. Блоки инверсии выполн ют функции передачи пр мого кода либо преобразовани  пр мого кода в обратный. 2 ил.

Description

113
Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных устройствах, осуществл ющих операцию алгебраического сложени  чисел, представленных в пр мом двоичном коде,
Цель изобретени  - упрощение устройства
На фиг.1 представлена функциональна  схема устройства дл  сложени ; на фиг,2 - пример вьшолнени  блоков инверсии.
Устройство дл  сложени  (фиг,1) содержит многоразр дный сумматор 1, первый 2, второй 3 и третий 4 блоки инверсии, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5 и 6, входы 7 и 8 значащих разр дов первого и второго операндов соответ-
ственно, входы 9 и 10 знаковых разр дов первого и второго операндов соответственно, вьгх-од 11 результата, выход 12 переноса. Блок инверсии (фиг,2) содержит п элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 13, где п - число значащих разр дов операнда.
Устройство дл  сложени  работает следующим образом.
Рассмотрим четыре возможных варианта работы устройства.
Оба слагаемые положительные. По шинам 7 и 8 на устройство подаютс  коды первого и второго слагаемых, на шины 9 и 10 - низкий уровень потенциала О, соответствующий поло- жительньш знакам слагаемых. При этом на первый и второй входы сумматора поступают пр мые коды слагаемых, а на третий и четвертый его входы - О На первом выходе сумматора получаетс  результат сложени , а на втором выходе (выход переноса старшего разр да сумматора) - низкий уровень потенциала о. На входах первого 5 элемента ИСКЛЮЧАЮОЩЕ ИЛИ присутствуют низкие уровни потенциалар значит на его выходе - О, на входах второго 6 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ также нули, поэтому на его выходе низкий уровень потенциала (О), определ ющий положительный знак результата сложени , который по второму вхрду блока 4 инверсии передает на вьпсод 11 результата сложени  пр мой код содержимого сумматора, В результате на вькоде 11 устройства получаетс  сумма модулей слагаемых, а на выходе 1 2 - положительный знак.
Алгоритм работы устройства в этом случае можно выразить формулой
А + В + р где А
А + В-ьО А + В,
пр мой код первого слагаемого;
В - пр мой код второго слагаемого;
Р - перенос старшего разр да сумматора, заведенный на вход переноса его мпадшего разр да (если оба слагаемые положительны, то Р 0),
5
0
5
0
Так как знак результата сложени  положительный, то на выход устройства передаетс  пр мой код содержимого сумматора, т,е, А+В,
Оба слагаемые отрицательные, В этом случае на щины 9 и 10 подаютс  высокие уровни потенциала 1, соответствующие отрицательным знакам слагаемых, поэтому на первый и второй входы сумматора посгупают обратные коды слагаемых А и В, образованных на выходах первого 2 и второго 3 блоков инверсии. На третий и четвертый входы сумматора дл  образовани  обратных кодов в (п+1)-м разр де подаютс  единицы
При сложении обратных кодов чисел на выходе переноса старшего разр да .сумматора по вл етс  (Р 1).
единица
+ В + Р А+В+1 -А - 1 - В - 1 + 1 -(А +-В)
i А + В,
При преобразовани х пользуемс  тем, что отрицательные числа представл ютс  дополнительным кодом, который равен обратному коду плюс еди- т,е, -А А + 1, и наоборот.
ница,
45
50
55
А -А - 1,
Так как знак результата сложени  отрицательный, то на выход устройства передаетс  обратный код содержимого сумматора, т,е,
А + В . А + В,
В результате на выходе 11 получаетс  сумма модулей слагаемых, а на выходе 12 - отрицательный знак.
Одно слагаемое положительное, другое отрицательное, при этом положительное слагаемое по модулю больше отрицательного,
А + в + Р А - В - 1
3
А + в + 1
1 А - В,
на выходе сумматора I получаетс  пр мой код разности модулей слагаемых ,
Так как знак результата сложени  положительный, то на выход устройства передаетс  пр мой код содержимого сумматора, т.е. А - В.
Одно слагаемое положительное, другое отрицательное, при этом отрицательное слагаемое по модулю больше положительного.
А + В + Р
А - В - 1 - (В-А) - 1 В - А,
ка выходе сумматора 1 получаетс  обратный код разности модулей слагаемых .
Так как знак результата сложени 
20 операндов устройства соединены с управл ющими входами соответственно первого и второго блоков инверсии, а также с входами знаковых разр дов соответственно первого и второго опеотрицательный , то на выход устройства передаетс  обратный код содержимо- рандов сумматора и соединены соответ- го сумматора, т.е.

Claims (1)

  1. В-А В - А. Формула изобретени 
    Устройство дл  сложени , содержащее три блока инверсии, сумматор,причем информационные входы первого блока инверсии соединены соответственно с входами значащих разр дов первого операнда устройства, входь значащих
    ственно с первым и вторым входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ
    30 ИЛИ, второй вход которого соединен с выходом переноса сумматора и с входом переноса сумматора, выход -второго элемента ИСКЛЮЧАЮЩЕЕ ИЖ соеди- . ней с управл ющим входом третьего
    35 блока инверсии и с выходом знака устройства.
    3004624
    разр дов второго операнда устройства соединены соответственно с информационными входами второго блока инверсии , выходы первого блока инвер- 5 сии соединены соответственно с входами значащих разр дов первого операнда сумматора, входы значащих разр дов второго операнда которого соединены соответственно с выходами вто- fO рого блока инверсии, выходы суммы сумматора соединены соответственно с информационными входами третьего блока инверсии, выходы которого соединены с выходами результата устройства , отличающеес  тем, что, с целью упрощени  устройства, в него введены первый и второй элементы ИСКЛЮЧАЩЕЕ ИЛИ, причем входы знаковых разр дов первого и второго
    операндов устройства соединены с управл ющими входами соответственно первого и второго блоков инверсии, а также с входами знаковых разр дов соответственно первого и второго операндов сумматора и соединены соответ-
    рандов сумматора и соединены соответ-
    ственно с первым и вторым входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ
    ИЛИ, второй вход которого соединен с выходом переноса сумматора и с входом переноса сумматора, выход -второго элемента ИСКЛЮЧАЮЩЕЕ ИЖ соеди- . ней с управл ющим входом третьего
    блока инверсии и с выходом знака устройства.
    (8)
    9(Ю) Фиг.2
    Редактор Т.Митейко
    Составитель М.Есенина Техред И.Попович
    Заказ 1149/47Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
    Вы,
    Корректор М.Демчик
SU853981677A 1985-12-02 1985-12-02 Устройство дл сложени SU1300462A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853981677A SU1300462A1 (ru) 1985-12-02 1985-12-02 Устройство дл сложени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853981677A SU1300462A1 (ru) 1985-12-02 1985-12-02 Устройство дл сложени

Publications (1)

Publication Number Publication Date
SU1300462A1 true SU1300462A1 (ru) 1987-03-30

Family

ID=21207060

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853981677A SU1300462A1 (ru) 1985-12-02 1985-12-02 Устройство дл сложени

Country Status (1)

Country Link
SU (1) SU1300462A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №920709, кл. G 06 F 7/50, 1980. Авторское свидетельство СССР № 842798, кл. G 06 F 7/50, 1978. *

Similar Documents

Publication Publication Date Title
US4706299A (en) Frequency encoded logic devices
US4628472A (en) Binary multiplier using ternary code
SU1300462A1 (ru) Устройство дл сложени
SU1298739A1 (ru) Устройство дл сдвига операндов
SU1667059A2 (ru) Устройство дл умножени двух чисел
RU2018927C1 (ru) Сумматор по модулю три
SU1449986A1 (ru) Устройство дл формировани остатков по модулю
US5239499A (en) Logical circuit that performs multiple logical operations in each stage processing unit
SU1291973A1 (ru) Устройство дл делени
SU1667054A1 (ru) Сумматор-умножитель по модулю три
RU2045770C1 (ru) Устройство для формирования остатка по модулю три
RU2131618C1 (ru) Устройство для сложения n чисел по модулю
SU1297053A1 (ru) Устройство дл контрол по модулю @ умножени матриц чисел
RU1784972C (ru) Устройство дл сложени чисел в дополнительном коде
SU1626385A1 (ru) Устройство дл преобразовани двоичного кода в код системы счислени остаточных классов
SU1762410A1 (ru) Преобразователь кодов
SU1305684A1 (ru) Устройство дл формировани остатков по модулю
SU788107A1 (ru) Устройство дл сложени чисел
SU726527A1 (ru) Устройство дл сравнени чисел
SU1259269A1 (ru) Устройство дл контрол умножени чисел по модулю
SU1363188A1 (ru) Параллельный сумматор
SU1188730A1 (ru) Устройство дл суммировани нескольких Р-ичных чисел
SU1295527A1 (ru) Система декодировани двоичных последовательностей
SU1361557A1 (ru) Устройство дл контрол параллельного двоичного кода по модулю К
SU1193663A1 (ru) Сумматор уплотненных кодов