SU1283770A1 - Устройство дл обнаружени ошибок при преобразовании информации - Google Patents

Устройство дл обнаружени ошибок при преобразовании информации Download PDF

Info

Publication number
SU1283770A1
SU1283770A1 SU853914266A SU3914266A SU1283770A1 SU 1283770 A1 SU1283770 A1 SU 1283770A1 SU 853914266 A SU853914266 A SU 853914266A SU 3914266 A SU3914266 A SU 3914266A SU 1283770 A1 SU1283770 A1 SU 1283770A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
exclusive
input
elements
Prior art date
Application number
SU853914266A
Other languages
English (en)
Inventor
Олег Петрович Орлов
Любовь Александровна Павлюкова
Юлия Аркадьевна Бурмистрова
Original Assignee
Предприятие П/Я А-3517
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3517 filed Critical Предприятие П/Я А-3517
Priority to SU853914266A priority Critical patent/SU1283770A1/ru
Application granted granted Critical
Publication of SU1283770A1 publication Critical patent/SU1283770A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс - к автоматике и вычислительной технике и может использоватьс  дл  контрол  дешифраторов при серийном производстве . Изобретение позвол ет повысить достоверность контрол  за счет обнаружени  однотипных сбоев дешиф;- раторов. Устройство дл  обнаружени  ошибок при преобразовании информации содержит два дешифратора I, 2, инверторы 3, элементы 4 ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент 5 ИЛИ, элемент 6 И, синхронизирующий вход 7, выход В и информационные входы 9. Введение инверторов позвол ет построить асимметричную схему, что обеспечит обнаружение однотипных сбоев в работе дешифраторов. 1 ил.

Description

7 О5о
да-0
8
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  предварительного контрол  дешифраторов и отбраковки неисправных при серийном их изготовлении.
Цель изобретени  - повьшение достоверности контрол  путем обнаружени  однотипных сбоев информации.
На чертеже приведена функциональна  схема устройства.
Устройство дл  обнаружени  ошибок при преобразовании информации содержит первый 1 и втррой 2 дешифраторы , инверторы 3, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4, элемент ИЛИ 5 и элемент И 6.
На чертеже обозначены вход 7 устройства , выход 8 устройства и информационные входы 9 устройства.
Устройство дп  обнаружени  ошибок при преобразовании информации работает следующим образом.
Кодова  комбинаци  с информационных входов 9 устройства поступает на входы первого дешифратора 1 и через инверторы 3 на входы второго дешифратора 2, При этом в случае правильной работы дешифраторов 1 и 2 сигнал 1 по вл етс  в первом дешифраторе 1 на выходе, номер которого соответствует двоичному коду , поданному на информационный вход 9 устройства, а во втором дешифраторе 2 на выходе, номер которого соответствует обратному двоичному коду, поданному на информационные входы двоичному числу. Так как на входы каждого ИЗ элеме нтов ИСКЛЮЧАЮЩЕЕ ИЛИ 4,поступают сигналы с i-ro выхода первого дешифратора 1 и с (п-1)- го выхода второго дешифратора 2, то на вьгхопах всех элементов ИСКЛЮ- ЧАЮЩЕЕ ИЛИ 4, а следовательно, и на . всех входах элемента ИЛИ 5 присутствуют О. При этом О, поступаю-.- щий с выхода элемента ИЛИ 5 на первый вход элемента И 6, запрещает прохождение сигнала с синхронизирующего входа 7 устройства на выход 8, что свидетельствует о правильной работе дешифраторов и. 2. .
10
12837702
В случае сбо  в работе хот  бы одного из дешифраторов 1 и 2, сигналы 1 с их выходов поступают на входы различных элементов ИСКЛ10ЧАЮ- 5 ЩЕЕ ИЛИ 4, что вызывает по вление сигналов на их выходах, а следовательно , и на входах элемента ИЛИ 5. Этого достаточно, чтобы сигнал 1, поступаюший с выхода элемента ИЛИ 5 на вход элемента И 6, разрешил прохождение на выход 8 устройства сигнала ошибки, поступающего на второй вход элемента И 6. 1
Обнаружение однотипных отказов дешифраторов 1 и 2 происходит за счет того, что на входы этих дешифраторов всегда поступают взаимно обратные сигналы, поэтому сбои в их работе происход т при различных ком- бинаци х входных сигналов, следовательно , сбой в одном из дешифраторов не компенсируетс  сбоем в другом.
15
20

Claims (1)

  1. 25 Формула изобретени 
    Устройство .дп  обнаружени  ошибок при преобразовании информации, содержащее дешифраторы, элементы . ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и эле30 мент И, выход которого  вл етс  выходом устройства, входы первого дешифратора  вл ютс  информационными входами устройства, выходы соединены с первыми входами соответствую35 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых соединены с соответствующими входами элемента ИЛИ, выход которого соединен с первым входом элемента И, второй вход которо40 го  вл етс  синхронизирующим входом устройства, отличающеес  тем, что, с целью повышени  достоверности контрол  путем обнаружени  однотипных сбоев информации, в него
    45 введены инверторы, входы которых подключены к соответствующим инфор- мaциoнны i входам устройства, выходы - к соответствуюш им входам второго дешифратора , выходы которого подключе50 ны ко вторым входам соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ в обратном пор дке нумерации.
    ормула изобретени 
    Устройство .дп  обнаружени  ошибок при преобразовании информации, содержащее дешифраторы, элементы . ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИЛИ и элемент И, выход которого  вл етс  выходом устройства, входы первого дешифратора  вл ютс  информационными входами устройства, выходы соединены с первыми входами соответствуюШ их элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых соединены с соответствующими входами элемента ИЛИ, выход которого соединен с первым входом элемента И, второй вход которого  вл етс  синхронизирующим входом устройства, отличающеес  тем, что, с целью повышени  достоверности контрол  путем обнаружени  однотипных сбоев информации, в него
    введены инверторы, входы которых подключены к соответствующим инфор- мaциoнны i входам устройства, выходы - к соответствуюш им входам второго дешифратора , выходы которого подключены ко вторым входам соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ в обратном пор дке нумерации.
    ВНИИПИ Заказ 7443/48 Тираж 670
    Произв.-полигр. пр-гие, г. Ужгород, ул. Проектна , 4
    Подписное
SU853914266A 1985-06-19 1985-06-19 Устройство дл обнаружени ошибок при преобразовании информации SU1283770A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853914266A SU1283770A1 (ru) 1985-06-19 1985-06-19 Устройство дл обнаружени ошибок при преобразовании информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853914266A SU1283770A1 (ru) 1985-06-19 1985-06-19 Устройство дл обнаружени ошибок при преобразовании информации

Publications (1)

Publication Number Publication Date
SU1283770A1 true SU1283770A1 (ru) 1987-01-15

Family

ID=21183931

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853914266A SU1283770A1 (ru) 1985-06-19 1985-06-19 Устройство дл обнаружени ошибок при преобразовании информации

Country Status (1)

Country Link
SU (1) SU1283770A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1137470, кл. G 06 F 11/00, 1984. Селлер Ф. Методы обнаружени ошибок в работе ЭЦВМ. - М.: Мир, 1972, с. 239, рис. 126. *

Similar Documents

Publication Publication Date Title
US3829668A (en) Double unit control device
US4090173A (en) Vital digital communication system
US3016517A (en) Redundant logic circuitry
SU1283770A1 (ru) Устройство дл обнаружени ошибок при преобразовании информации
US3805040A (en) Self-checked single bit change register
US4723245A (en) IC chip error detecting and correcting method including automatic self-checking of chip operation
US3278852A (en) Redundant clock pulse source utilizing majority logic
US4739506A (en) IC chip error detecting and correcting apparatus
US4739505A (en) IC chip error detecting and correcting apparatus with automatic self-checking of chip operation
SU1661840A1 (ru) Запоминающее устройство с самоконтролем
US4739504A (en) IC chip error detecting and correcting method
SU1295399A2 (ru) Устройство дл контрол цифровых узлов
SU1287137A1 (ru) Устройство дл задержки информации
SU410386A1 (ru)
SU1501060A1 (ru) Самодиагностируемый парафазный элемент И
JPH0481896B2 (ru)
SU556443A1 (ru) Устройство дл контрол дешифратора
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU1265993A1 (ru) Распределитель импульсов с контролем
SU451084A1 (ru) Устройство дл декодировани кодов с к проверками на четность
SU424120A1 (ru) Устройство для контроля дублированных систем управления
SU1732464A1 (ru) Счетчик импульсов в коде Фибоначчи
JPS588351A (ja) 演算試験回路
SU1302327A1 (ru) Запоминающее устройство с исправлением модульных ошибок
SU1322378A1 (ru) Устройство дл контрол @ групп регистров