SU1278853A1 - Мажоритарное устройство - Google Patents
Мажоритарное устройство Download PDFInfo
- Publication number
- SU1278853A1 SU1278853A1 SU853906519A SU3906519A SU1278853A1 SU 1278853 A1 SU1278853 A1 SU 1278853A1 SU 853906519 A SU853906519 A SU 853906519A SU 3906519 A SU3906519 A SU 3906519A SU 1278853 A1 SU1278853 A1 SU 1278853A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- code
- inputs
- input
- converter
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к вычислител ьной технике и может быть испольх зовано при построении аппаратуры передачи данных дл оценки достоверности прин того сигнала. Цель изобретени - расширение области применени устройства за счет оценки достоверности прин того сигнала и управлени порогом срабатывани . Цель достигае .тс тем, что устройство содержит элемент ИЛИ, преобразователь кода и (К-М+1) элементов И (где К число информационных входов устройства; М - минимальный порог срабатывани ), что позвол ет измен ть порог срабатывани устройства и произво .дить оценку достоверности прин того сигнала по этому порогу. 1 ил.
Description
N9
00 00
ел
Claims (1)
- со 11 Изобретение относитс к вычислительной технике и может быть применено при постоении аппаратуры передачи данньгх дл оценки достовернос йи прин того сигнала. Цель изобретени - расширение области применени устройства за счет оценки достйверности прин того сигнала и управлени порогом срабатывани . На чертеже представлена схема ма жоритарного устройства с порогом 3 из 5. Устройство содержит преобразователь 1 кода, элементы И 2,-22, элемент ИЛИ 3, информационньй выход 4, группу управл ющих входов 5,-5j, i группу информационных входов , группу .выходов 7 -7.J признака достоверности прин того сигнала, выходы Sf-Sj разр дов преобразовател 1. Преобразователь 1 предназначен дл модификации поступающего на входы кода путем отделени единиц и нулей, формирова 1и плотноупакован ного кода. В качестве такого преобразовател кода можно использовать программируемую логическую матрицу (ШТМ) или запоминающее устройство (ЗУ), в дес ти чейках которого дл рассматриваемого примера записано число 00111, в п ти чейках 01111, в одной 11111, При поступлении на вход адреса ЗУ одной из 16 комбинаций на информационном выходе по вл етс соответствующий плотноупакованньй код. Блокирующие входы элементов И 2, -и 2а реализованы при помощи элемента НЕ. Устройство работает следующим образом .. При поступлении на вход устройств кода, например, 10011 на выходах соответственно , преобразовател 1 кода по вл етс плотноупакованньш ко 00111. Предположим, что на управл ющие входы 5,-5з поданы логические 1, что соответствует порогу срабатывани 3 из 5 и выше. Логические 1 с вькодов элементов И 2, и 22 разрешают прохождение сигнала с выхо да Sj преобразовател 1 через элемен И 2j и элемент ИЛИ 3 на выход 4 устройства . На выходе 7 по вл ет с логическа 1, что соответству3 ет признаку достоверности по большинству входных сигналов 3 из 5. Если на вход устройства поступает четырехъединичньш код, на выходе преобразовател 1 по вл етс код 01111 и и 1 с выхода 8 проходит через элемент И 22 и через элемент ИЛИ 3 на выход 4, одновременно запреща элемент И 2, При этом логическа 1 по вл етс также на выходе 7 , что соответствует признаку достоверности по болылинстЕу входных сигналов 4 из 5, Аналогична картина получаетс при поступлении на все п ть входов устройства логических 1. Высокий потенциал по вл етс на выходе, 7, что соответствует признаку достоверности по большинству входных сигналов 5 из 5. Дл изменени порога срабатывани необходимо подать логический О на один или несколько входов 5,5э. пример, при подаче логического О на вход 5о, порог мажоритарного устроиства измен етс и становитс равным 4 из 5. Формула изобретени Мажоритарное устройство, содержащее элементы И, соединенные выходами с входами элемента ИЛИ, выход которого вл етс информационным выходом устройства, отличающе е с тем, что, с целью расширени области применени устройства за счет оценки достоверности прин того сигнала и управлени порогом срабатывани , в него введен преобразователь кода, а число элементов И равно (.К-М+1) (где К - число информационных входов устройстваJ М - минимальньй порог срабатывани ), входы пре- . образовател кода соединены с инфорационныш-i входами устройства, выходы с М-го по К-й разр дов - с первым нформационным входом соответствующего элемента И, второй информационньй вход ка одого из которых подключен к соответствующему входу из группы управл ющих входов устройства а выход - к соответствующему блокирующему входу каждого последующего элемента И и к соответствующему выходу из группы выходов признака достоверности прин того сигнала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853906519A SU1278853A1 (ru) | 1985-06-06 | 1985-06-06 | Мажоритарное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853906519A SU1278853A1 (ru) | 1985-06-06 | 1985-06-06 | Мажоритарное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1278853A1 true SU1278853A1 (ru) | 1986-12-23 |
Family
ID=21181188
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853906519A SU1278853A1 (ru) | 1985-06-06 | 1985-06-06 | Мажоритарное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1278853A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2656917C2 (ru) * | 2016-11-29 | 2018-06-07 | Михаил Александрович Мальцев | Способ резервирования систем с помощью мажоритарного элемента и устройство для его реализации |
-
1985
- 1985-06-06 SU SU853906519A patent/SU1278853A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 447714, кл. Н 03 К 19/23, 1972. Колесников В.Н. Оптимальный избыточный синтез многоканальных структур ЦВМ. М.: Советское радио, 1976, с. 13-15, рис. 1.1. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2656917C2 (ru) * | 2016-11-29 | 2018-06-07 | Михаил Александрович Мальцев | Способ резервирования систем с помощью мажоритарного элемента и устройство для его реализации |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920007358A (ko) | 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법 | |
SU1278853A1 (ru) | Мажоритарное устройство | |
US3568147A (en) | Transient filter system | |
US4216391A (en) | Circuit arrangement for generating a binary-coded pulse train | |
SU1037246A1 (ru) | Устройство дл сортировки чисел | |
RU2022465C1 (ru) | Аккордный шифратор | |
SU1767701A1 (ru) | Устройство дл кодировани | |
SU894866A1 (ru) | Устройство коммутации | |
SU1642526A1 (ru) | Устройство дл сдвига и преобразовани информации | |
SU1120485A1 (ru) | Дешифратор интервально-временных сигналов | |
SU1479933A1 (ru) | Устройство дл контрол кода | |
RU2025047C1 (ru) | Устройство для уплотнения оптимальной формы t-кода | |
SU1493994A1 (ru) | Генератор функций Хаара | |
SU1605311A1 (ru) | Устройство дл дешифрации двоичного кода | |
SU1539767A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1668996A1 (ru) | Посто нное запоминающее устройство | |
SU1619404A1 (ru) | Устройство дл преобразовани кода | |
SU1561072A1 (ru) | Устройство дл сравнени строк таблиц | |
SU1298802A2 (ru) | Шифратор | |
SU1283743A1 (ru) | Устройство дл контрол преобразовани информации | |
SU1151960A1 (ru) | Микропрограммное устройство управлени | |
SU1104665A1 (ru) | Преобразователь двоичного кода в коды пороговых функций | |
SU989586A1 (ru) | Посто нное запоминающее устройство | |
SU1005189A1 (ru) | Устройство дл считывани информации из ассоциативной пам ти | |
SU559395A1 (ru) | Счетчик с посто нным числом единиц в коде |