SU1269243A1 - Pulse synchronizer - Google Patents

Pulse synchronizer Download PDF

Info

Publication number
SU1269243A1
SU1269243A1 SU813323693A SU3323693A SU1269243A1 SU 1269243 A1 SU1269243 A1 SU 1269243A1 SU 813323693 A SU813323693 A SU 813323693A SU 3323693 A SU3323693 A SU 3323693A SU 1269243 A1 SU1269243 A1 SU 1269243A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
output
input
flip
flop
Prior art date
Application number
SU813323693A
Other languages
Russian (ru)
Inventor
Александр Сергеевич Чередниченко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU813323693A priority Critical patent/SU1269243A1/en
Application granted granted Critical
Publication of SU1269243A1 publication Critical patent/SU1269243A1/en

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

Изобретение относитс  к области импульсной техники и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретени   вл етс  расширение функциональных возможностей синхронизатора за счет обеспечени  формировани  управл емой серии импульсов длительностью, равной периоду следовани  тактовых импульсов. Синхронизатор содержит DT-триггер и два RSтриггера . Тактовые импульсы поступают на С-вход DT-триггера, нулевой выход которого соединен с информационным входом этого триггера и выходом устройства. Два RS-триггера соединены так, что на один из входов первого RS-триггера поступают сигналы управлени , а на другой входсигналы с выхода второго RS-триггера, на одноименный вход которого поступают сигналы с выхода первого RSтриггера и сигналы с шины Останов. Сигналы с другого выхода первого RSтриггера и сигналы с нулевого выхода DT-триггера через элемент И-НЕ управл ют R-входом DT-триггера, нулевой выход которого управл ет также (Л вторым RS-триггером. Изобретение в зависимости от сигнала на шине Останов позвол ет формировать либо серию импульсов длительностью, равной периоду следовани  тактовых импульсов , либо одиночньш импульс длительностью , равной периоду следовагч: ) ни  тактовых импульсов. 1 ил. О5 СО ю 4 соThe invention relates to the field of pulsed technology and can be used in automation devices and computer equipment. The aim of the invention is to enhance the functionality of the synchronizer by ensuring the formation of a controlled train of pulses with a duration equal to the period of the following clock pulses. The synchronizer contains a DT-trigger and two RS trigger. Clock pulses arrive at the C-input of the DT-flip-flop, the zero output of which is connected to the information input of this flip-flop and the device's output. Two RS-flip-flops are connected so that one of the inputs of the first RS-flip-flop receives control signals, and the other inputs from the output of the second RS-flip-flop, to the same input of which receives signals from the first RS-trigger and Stop bus signals. The signals from the other output of the first RS trigger and the signals from the zero output of the DT flip-flop control through the NAND control of the R-input of the DT flip-flop, the zero output of which also controls (L second RS-flip-flop. The invention, depending on the bus signal It is possible to form either a series of pulses with a duration equal to the period of the following clock pulses, or a single pulse with a duration equal to the period of the following:) no clock pulses. 1 il. O5 SO you 4 co

Description

Изобретение относитс  к импульсной технике и может быть использоБа но в устройствах телемеханики, авто матики и вычислительной техники. Целью изобретени   вл етс  расши рение функциональных возможностей синхронизатора ш пульсов за счет обеспечени  формировани  управл емо серии импульсов длительностью, равной периоду следовани  тактовьпс импульсов . На чертеже представлена функциональна  схема предлагаемого синхронизатора импульсов. Синхронизатор импульсов сод€,ржит RS-триггеры 1-2, DT-триггер 3. элемент 4, шину 5 управл ющего сигнала, ш-1ну 6 тактовых икпульсов, шину 7 сигнала Останов и выходную шину 8. Синхронизатор импульсов работает следующим образом, В исходном состо нии триггеры 1-3 наход тс  в нулевом состо нии. Низкий потенциал единичного выхода триггера 1 подтверж,дает нулевое сос то ние, триггера 2, Высокий потенгиа ал нулевого выхода триггеров 1 и 3 формирует на выходе элемента 4 низкий потенциап, которьш подтверждает нулевое состо ние триггера 3 и запрещает срабатывание триггера 3 по импульсам, поступающим на его С-вход по шине 6 тактовых и myльсов , При поступлении по шине 5 н.а еди ничный вход триггера 1 управл ющего сигнала отрицательной пол рности триггер 1 устанавливаетс  в единичное состо ние„ Минимальна  длительность управл ющего сигнала ограниче на только временем срабатывани  триггера 1, Низкий потенциал нулево го выхода триггера . 1 за :рывэ.ет по первому входу элемент И-НЕ 4 и на выходе элемента И-НЕ формируетс  вы сокий потенциал, который разрешает срабатывание триггера 3 по тактовым импульсам, поступающим на шину 6, По первому перепаду тактового импульса с низкого на высокий уровень (передний фронт тактового импульса) триггер 3 устанавливаетс  в единичное состо ние и на выходной шине 8 форЬШруетс  передний фронт отрицательного выходного и тульса5 которь закрывает по второ -гу входу элемент И-iiF, 4 и поступает на единичньй вхо 31 триггера 2. формиру  на его единичном выходе высокий потенциал. Если на шину 7 nocTynae: низкий потенциал , то триггер 2 шг мен ет своего состо ни . По следующему перепаду тактового импульса с низкого на высокий уровень триггер 3 возвращаетс  в исходное состо ние и на его выходе (на выходной шине 8) формируетс  задний фронт выходного импульса . При этом высокий потенциал нулевого выхода триггера 3 открывает по второму входу элемент 4, которьй остаетс  закрытым по первому входу низким потенциалом нулевого выхода триггера 1. Поэтому на выходе элемента И-НЕ 4 остаетс  высокий потенциал, который разрешает срабатывание триггера 3 по импульсам с шины 6 и, с:1едователъно, на выходе синхронизатора импульсов будут по вл тьс  отрицательные импульсы,длительность которых равна периоду следовани  тактовых импульсов. Эти импульсы будут проходить на выход синхронизатора до по влени  высокого уровн  на шине 7 о После чего отрицательньм имгаульс с нулевого выхода триггера 3 переводит триггер 2 в единичное состо ние. Низкий потенциал нулевого выхода триггера 2 устанавливает на нулевом выходе триггера 1 высокий потенциал„ Если управл ющий сигнал к этому времени окончилс , то триггер 1 устанавливаетс  в исходное ( нулевое) состо кие. Высокий потенциал нулевого выхода триггера 1 поступает на первьш вход элемента И-НЕ 4, па втором входе которого в это врем  присутствует отрицательный импульс с выхода триггера 3. По окончании выходного импульса на обоих входах элемента И.-НЕ 4 будет высокий потенциал, а на ззыходе элемента И--НЕ 4 - низкий потенциал, который подтверждает нулевое (исходное) сос-то ние триггера 3 и запрещает срабатывание триггера 3 от тактовых импульсов Низкий потенциал единичного выхода триггера 1 (по окончанию управл ющего сигнала) устанавливает триггер 2 в нулевое (исходное) состо ние , Следовательно, при по влении низкого уровн  на шине 7 обеспечиваетс  форг-етровалие серии выходньгх импульсов длительностью, равной периоду следовани  тактовых импульсов.The invention relates to a pulse technique and can be used in telemechanics, automatics and computer technology. The aim of the invention is to expand the functionality of the synchronizer w pulses by ensuring the formation of a controlled series of pulses with a duration equal to the period of the following pulses. The drawing shows a functional diagram of the proposed pulse synchronizer. The pulse synchronizer contains RS-triggers 1-2, DT-trigger 3. element 4, control signal bus 5, w-1 in 6 clock pulses, signal bus 7 Stop and output bus 8. The pulse synchronizer works as follows, the initial state triggers 1-3 are in the zero state. The low potential of the single output of trigger 1 confirms, gives zero state, trigger 2, the high potential of zero output of trigger 1 and 3 generates a low potential at the output of element 4, which confirms the zero state of trigger 3 and prohibits triggering of trigger 3 by the pulses received on its C input via bus 6 clock and gears. When the bus arrives 5 Na, the single input trigger 1 of the control signal of negative polarity trigger 1 is set to one state the minimum duration of the control signal and limit only on the trigger time 1, Low potential of the zero output of the trigger. 1 for: ryveet on the first input element AND-NOT 4 and at the output of the element AND-NOT a high potential is formed, which permits triggering of the trigger 3 on the clock pulses fed to the bus 6, On the first differential of the clock pulse from the low to the high level (the leading edge of the clock pulse) trigger 3 is set to one state and on the output bus 8, the leading edge of the negative output and the pulse 5 is closed, which closes on the second input element I-iiF, 4 and enters the single input 31 of the trigger 2. form it single out ode high potential. If on the 7 nocTynae bus: low potential, then the 2 wg trigger changes its state. On the next clock differential from a low to a high level, trigger 3 returns to its initial state and a trailing edge of the output pulse is formed at its output (on the output bus 8). At the same time, the high potential of the zero output of the trigger 3 opens element 4 through the second input, which remains closed by the first input low potential of the zero output of the trigger 1. Therefore, the output potential of the AND-4 element 4 remains high, which allows triggering of the trigger 3 by pulses from the bus 6 and, c: 1, at the output of the pulse synchronizer, negative pulses will appear, the duration of which is equal to the period of the clock pulses. These pulses will pass to the synchronizer output until a high level appears on the 7 o bus. After that, a negative pulse from the zero output of trigger 3 converts trigger 2 into a single state. The low potential of the zero output of the trigger 2 sets a high potential at the zero output of the trigger 1. If the control signal has expired by this time, the trigger 1 is set to its initial (zero) state. The high potential of the zero output of the trigger 1 is fed to the first input of the element AND-NOT 4, the second input of which at this time contains a negative pulse from the output of the trigger 3. At the end of the output pulse, both inputs of the element I.-NO 4 will have a high potential, and The output of the element AND - NOT 4 is low potential, which confirms zero (initial) condition of trigger 3 and prohibits triggering of trigger 3 from clock pulses. Low potential of single output of trigger 1 (at the end of the control signal) sets trigger 2 In the zero (initial) state, Consequently, when a low level appears on the bus 7, a series of output pulses with a duration equal to the period of the following clock pulses is provided.

Claims (1)

Формула изобретенияClaim Синхронизатор импульсов, содержащий DT-триггер, тактовый вход кото- 20 рого подключен к шине тактовых импульсов первый RS-триггер, единичный выход которого соединен с первым нулевым входом второго RS-триггера, нулевой выход которого подключен к нулевому входу первого RS-триггера, единичный вход которого соединен с 5 шиной управляющего сигнала, и выходную шину, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения формирования управляемой '0 серии импульсов длительностью, равной периоду следования тактовых импульсов, в него введены элемент И-НЕ и шина сигнала Останов, причем нулевой выход DT-триггера соединен с единичным входом RS-триггера, первым входом элемента И-НЕ и информационным входом DT-триггера, нулевой вход которого соединен с выходом элемента И-НЕ, второй вход которого подключен к нулевому выходу первого RS-триггера, а второй нулевой вход второго RS-триггера соединен с шиной сигнала Останов.A pulse synchronizer containing a DT trigger, the clock input of which is connected to the clock bus of the first RS-trigger, the single output of which is connected to the first zero input of the second RS-trigger, the zero output of which is connected to the zero input of the first RS-trigger, single the input of which is connected to the 5th bus of the control signal, and the output bus, characterized in that, in order to expand the functionality by providing the formation of a controlled series of pulses with a duration equal to the period of the clock and pulses, an AND-NOT element and a Stop signal bus are introduced into it, and the zero output of the DT trigger is connected to a single input of the RS trigger, the first input of the AND gate and the information input of the DT trigger, the zero input of which is connected to the output of the AND element NOT, the second input of which is connected to the zero output of the first RS-trigger, and the second zero input of the second RS-trigger is connected to the bus signal Stop.
SU813323693A 1981-07-20 1981-07-20 Pulse synchronizer SU1269243A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813323693A SU1269243A1 (en) 1981-07-20 1981-07-20 Pulse synchronizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813323693A SU1269243A1 (en) 1981-07-20 1981-07-20 Pulse synchronizer

Publications (1)

Publication Number Publication Date
SU1269243A1 true SU1269243A1 (en) 1986-11-07

Family

ID=20971428

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813323693A SU1269243A1 (en) 1981-07-20 1981-07-20 Pulse synchronizer

Country Status (1)

Country Link
SU (1) SU1269243A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 504298, кл. Н 03 К 5/01, 1974. Авторское свидетельство СССР .№ 999148, кл. Н 03К5/153, 04.12.78. *

Similar Documents

Publication Publication Date Title
IE820103L (en) Arbiter circuit
JPS56106457A (en) Extracting system of clock signal
SU1269243A1 (en) Pulse synchronizer
SU898601A1 (en) Clock sysnchronization device
SU1064435A2 (en) Device for forming pulse burst
SU1264324A1 (en) Two-channel pulse discriminator
SU1277359A1 (en) Programmable pulse generator
SU365025A1 (en) PULSE FORMER
SU847506A1 (en) Single pulse discriminator
RU2052893C1 (en) Device for discrimination of first and last pulses in burst
SU961125A1 (en) Pulse-timing apparatus
SU1085003A1 (en) Reference frequency signal generator
SU1084980A1 (en) Device for converting pulse train to rectangular pulse
SU813754A1 (en) Pulse selector
SU886283A1 (en) Bipulse-to-binary signal converter
SU970670A1 (en) Pulse duration discriminator
SU1265981A1 (en) Device for discriminating pulses
SU1166288A1 (en) Single pulse former
SU966877A1 (en) Pulse duration discriminator
SU1679611A1 (en) Clock pulses synchronization unit
SU616710A1 (en) Pulse train-to-single rectangular pulse converter
SU1187259A1 (en) Device for converting pulse train to rectangular pulse
SU945968A1 (en) Single pulse shaper
SU1287256A1 (en) Programmable generator of time intervals
SU1525879A1 (en) Pulse shaper