Изобретение относитс к импульсной технике и может быть использоБа но в устройствах телемеханики, авто матики и вычислительной техники. Целью изобретени вл етс расши рение функциональных возможностей синхронизатора ш пульсов за счет обеспечени формировани управл емо серии импульсов длительностью, равной периоду следовани тактовьпс импульсов . На чертеже представлена функциональна схема предлагаемого синхронизатора импульсов. Синхронизатор импульсов сод€,ржит RS-триггеры 1-2, DT-триггер 3. элемент 4, шину 5 управл ющего сигнала, ш-1ну 6 тактовых икпульсов, шину 7 сигнала Останов и выходную шину 8. Синхронизатор импульсов работает следующим образом, В исходном состо нии триггеры 1-3 наход тс в нулевом состо нии. Низкий потенциал единичного выхода триггера 1 подтверж,дает нулевое сос то ние, триггера 2, Высокий потенгиа ал нулевого выхода триггеров 1 и 3 формирует на выходе элемента 4 низкий потенциап, которьш подтверждает нулевое состо ние триггера 3 и запрещает срабатывание триггера 3 по импульсам, поступающим на его С-вход по шине 6 тактовых и myльсов , При поступлении по шине 5 н.а еди ничный вход триггера 1 управл ющего сигнала отрицательной пол рности триггер 1 устанавливаетс в единичное состо ние„ Минимальна длительность управл ющего сигнала ограниче на только временем срабатывани триггера 1, Низкий потенциал нулево го выхода триггера . 1 за :рывэ.ет по первому входу элемент И-НЕ 4 и на выходе элемента И-НЕ формируетс вы сокий потенциал, который разрешает срабатывание триггера 3 по тактовым импульсам, поступающим на шину 6, По первому перепаду тактового импульса с низкого на высокий уровень (передний фронт тактового импульса) триггер 3 устанавливаетс в единичное состо ние и на выходной шине 8 форЬШруетс передний фронт отрицательного выходного и тульса5 которь закрывает по второ -гу входу элемент И-iiF, 4 и поступает на единичньй вхо 31 триггера 2. формиру на его единичном выходе высокий потенциал. Если на шину 7 nocTynae: низкий потенциал , то триггер 2 шг мен ет своего состо ни . По следующему перепаду тактового импульса с низкого на высокий уровень триггер 3 возвращаетс в исходное состо ние и на его выходе (на выходной шине 8) формируетс задний фронт выходного импульса . При этом высокий потенциал нулевого выхода триггера 3 открывает по второму входу элемент 4, которьй остаетс закрытым по первому входу низким потенциалом нулевого выхода триггера 1. Поэтому на выходе элемента И-НЕ 4 остаетс высокий потенциал, который разрешает срабатывание триггера 3 по импульсам с шины 6 и, с:1едователъно, на выходе синхронизатора импульсов будут по вл тьс отрицательные импульсы,длительность которых равна периоду следовани тактовых импульсов. Эти импульсы будут проходить на выход синхронизатора до по влени высокого уровн на шине 7 о После чего отрицательньм имгаульс с нулевого выхода триггера 3 переводит триггер 2 в единичное состо ние. Низкий потенциал нулевого выхода триггера 2 устанавливает на нулевом выходе триггера 1 высокий потенциал„ Если управл ющий сигнал к этому времени окончилс , то триггер 1 устанавливаетс в исходное ( нулевое) состо кие. Высокий потенциал нулевого выхода триггера 1 поступает на первьш вход элемента И-НЕ 4, па втором входе которого в это врем присутствует отрицательный импульс с выхода триггера 3. По окончании выходного импульса на обоих входах элемента И.-НЕ 4 будет высокий потенциал, а на ззыходе элемента И--НЕ 4 - низкий потенциал, который подтверждает нулевое (исходное) сос-то ние триггера 3 и запрещает срабатывание триггера 3 от тактовых импульсов Низкий потенциал единичного выхода триггера 1 (по окончанию управл ющего сигнала) устанавливает триггер 2 в нулевое (исходное) состо ние , Следовательно, при по влении низкого уровн на шине 7 обеспечиваетс форг-етровалие серии выходньгх импульсов длительностью, равной периоду следовани тактовых импульсов.The invention relates to a pulse technique and can be used in telemechanics, automatics and computer technology. The aim of the invention is to expand the functionality of the synchronizer w pulses by ensuring the formation of a controlled series of pulses with a duration equal to the period of the following pulses. The drawing shows a functional diagram of the proposed pulse synchronizer. The pulse synchronizer contains RS-triggers 1-2, DT-trigger 3. element 4, control signal bus 5, w-1 in 6 clock pulses, signal bus 7 Stop and output bus 8. The pulse synchronizer works as follows, the initial state triggers 1-3 are in the zero state. The low potential of the single output of trigger 1 confirms, gives zero state, trigger 2, the high potential of zero output of trigger 1 and 3 generates a low potential at the output of element 4, which confirms the zero state of trigger 3 and prohibits triggering of trigger 3 by the pulses received on its C input via bus 6 clock and gears. When the bus arrives 5 Na, the single input trigger 1 of the control signal of negative polarity trigger 1 is set to one state the minimum duration of the control signal and limit only on the trigger time 1, Low potential of the zero output of the trigger. 1 for: ryveet on the first input element AND-NOT 4 and at the output of the element AND-NOT a high potential is formed, which permits triggering of the trigger 3 on the clock pulses fed to the bus 6, On the first differential of the clock pulse from the low to the high level (the leading edge of the clock pulse) trigger 3 is set to one state and on the output bus 8, the leading edge of the negative output and the pulse 5 is closed, which closes on the second input element I-iiF, 4 and enters the single input 31 of the trigger 2. form it single out ode high potential. If on the 7 nocTynae bus: low potential, then the 2 wg trigger changes its state. On the next clock differential from a low to a high level, trigger 3 returns to its initial state and a trailing edge of the output pulse is formed at its output (on the output bus 8). At the same time, the high potential of the zero output of the trigger 3 opens element 4 through the second input, which remains closed by the first input low potential of the zero output of the trigger 1. Therefore, the output potential of the AND-4 element 4 remains high, which allows triggering of the trigger 3 by pulses from the bus 6 and, c: 1, at the output of the pulse synchronizer, negative pulses will appear, the duration of which is equal to the period of the clock pulses. These pulses will pass to the synchronizer output until a high level appears on the 7 o bus. After that, a negative pulse from the zero output of trigger 3 converts trigger 2 into a single state. The low potential of the zero output of the trigger 2 sets a high potential at the zero output of the trigger 1. If the control signal has expired by this time, the trigger 1 is set to its initial (zero) state. The high potential of the zero output of the trigger 1 is fed to the first input of the element AND-NOT 4, the second input of which at this time contains a negative pulse from the output of the trigger 3. At the end of the output pulse, both inputs of the element I.-NO 4 will have a high potential, and The output of the element AND - NOT 4 is low potential, which confirms zero (initial) condition of trigger 3 and prohibits triggering of trigger 3 from clock pulses. Low potential of single output of trigger 1 (at the end of the control signal) sets trigger 2 In the zero (initial) state, Consequently, when a low level appears on the bus 7, a series of output pulses with a duration equal to the period of the following clock pulses is provided.