SU1259493A1 - Устройство кодировани - Google Patents

Устройство кодировани Download PDF

Info

Publication number
SU1259493A1
SU1259493A1 SU843806917A SU3806917A SU1259493A1 SU 1259493 A1 SU1259493 A1 SU 1259493A1 SU 843806917 A SU843806917 A SU 843806917A SU 3806917 A SU3806917 A SU 3806917A SU 1259493 A1 SU1259493 A1 SU 1259493A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inputs
output
shift register
Prior art date
Application number
SU843806917A
Other languages
English (en)
Inventor
Александр Александрович Борисенко
Алексей Николаевич Сенин
Original Assignee
Предприятие П/Я А-3070
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3070 filed Critical Предприятие П/Я А-3070
Priority to SU843806917A priority Critical patent/SU1259493A1/ru
Application granted granted Critical
Publication of SU1259493A1 publication Critical patent/SU1259493A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике и позвол ет повысить быстродействие цифровых систем передачи информации и уменьшить искажени  выходного сигнала. Устройство кодировани  содержит регистр сдвига, четыре элемента И, элемент НЕ, два элемента ИЛ1 и выходной формирователь . Введение еще двух элементов НЕ на входе и на выходе регистра позвол ет устранить по вление локальных посто нных составл ющих на границах перехода от передачи единиц к передаче нулей и наоборот. 2 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано , например, в цифровых системах передачи информации.
Цель изобретени  - повышение быстродействи  и уменьшение искажений выходного сигнала.
На фиг. 1 приведена функциональна схема устройства кодировани ; на .фиг. 2 - временные диаграммы работы устройства.
Устройство кодировани  содержит регистр 1 сдвига на п+1 разр дов, где п - число разр дов входного параллельного кода, первый 2, второй 3 и третий 4 элементы НЕ, первый 5 второй 6, третий 7 и четвертый 8 элементы И, первый -Э и второй 10 элементы, ИЛИ и выходной формирователь 1 импульсов, обеспечивающий получение парафазных бипол рных сигналов на выходах устройства. Информационные входы регистра 1 сдвига с первого по п-й  вл ютс  информационными входами 12 устройства, вход разрешени  записи параллельного кода регистра 1  вл етс  управл ющим входом 13 устройства. Вход записи регистра 1 - вл етс  входом 14 записи устройства, вход сдвига регистра 1  вл етс  первым входом 15 синхрони- задии устройства, а вторые входы третьего 7 и четвертого 8 элементов И - вторым входом 16 синхронизации устройства . Выходы формировател  11  вл ютс  выходами 17 и 18 устройства.
Устройство работает следующим образом .
Информационное слово в виде двоичного параллельного кода, например, 1100011, поступает на информационные входы 12 и, при наличии разрешени  параллельной записи на входе 13 в виде единичного потенциала, переписываетс  в рег ист р 1 сдвига по заднему фронту импульса, поступающего на вход записи регистра 1 сдвига с входа 14 записи.
При поступлении на вход 13 нулевого потенциала даетс  разрешение на последовательный сдвиг информационного слова, записанного в регистр 1.
Сдвиг осуществл етс  по заднему фронту импульсов, поступающих на первый вход 15 .синхронизации. Импульсы , поступающие на второй вход 16 синхронизации, сдвинуты на полпериода относительно импульсов, поступающих на первый вход 15.
На фиг. 2 обозначено: О - входной параллельный код; S - сигнал на п-м
выходе регистра 1; Ь - сигнал на (n+l)-M выходе регистра I , 2 - сигнал на первом входе 15 синхронизации; 3 - сигнал на втором входе 16 синхронизации; е - выход третьего элемента И 7; ж - выход первого элемента НЕ 2; - выход первого элемента И 5; |j - выход третьего элемента НЕ 4; к - выход четвертого элемента И 8; л - выход второго элемента И 6; м - выход первого элемента ИЛИ 9; И - выход второго элемента ИЛИ 10;о - первый выход 17; и - сиг11ал на выходе линии св зи.
Положительный перепад напр жени 
на первом входе вьЪсодного формировател  1I образуетс  при совпадении сигналов на первом элементе И 5 или на третьем элементе И 7, а положительный перепад напр жени  на втором
входе выходного форм11ровател  11 образуетс  при совпадении сигналов на втором элементе И 6 или на четвертом элементе И 8.
При отрицательном перепаде напр жени  на первом и втором входах выходного формировател  11 на выходах 17 и 18 образуетс  средний уровень напр жени .
Выходной сигнал на выходе линии
св зи приобретает вид, показанный на фиг, дл  сравнени  показан пунктиром выходной сигнал известного устройства с локальной посто нной составл ющей .
40

Claims (1)

  1. Формула изобретени 
    Устройство кодировани , содержащее регистр сдвига, элементы И с первого по четвертый,первьй и второй эломенты или первый элемент НЕ и выходной формирователь импульсов, выходы которого  вл ютс  выходами устройства, а входы соединены с выходами соответствующих элементов ИЛИ, первые входы которых соединены с выходами соответственно первого и второго элементов И, первые входы которых объединены с входом сдвига регистра сдвига и по дключены к первому входу синхронизации устройства, второй вход синхронизации устройства соединен, с первыми входами третьего и четвертого элементов И, выходы которых подключе
    ны к вторым входам соответственно первого и второго элементов ИЛИ, вторые входы первого и четвертого элементов И объединены и подключены к выходу первого элемента НЕ, вход которого объединен с вторыми входами второго и третьего элементов И и подключен к выходу п-го разр да регистра сдвига, вход разрешени  записи параллельного кода которого  вл етс  управл ющим входом устройства, вход записи регистра сдвига  вл етс  входом записи устройства, а информационные входы с первого по п-й  вл ю с  соответствующими информационными входами устройства, где п - число
    - t5
    59493
    разр дов входного параллельного кода, отличающее с  тем,, что, с целью повышени  быстродействи  и уменьшени  искажений выходного сигнала , в устройство введены второй и третий элементы НЕ, вход второго элемента НЕ объединен с п-м информационным входом регистра сдвига, выход второго элемента НЕ подключен к (п+1)-му информационному входу регистра сдвига, вход третьего элемента НЕ объединен с третьим входом третьего элемента И и подключен к выходу (п+1)-го разр да регистра сдвига, а выход третьего элемента НЕ соединен с третьим входом четвертого элемента И.
    1 1 О О О J Т
    10
    .
    LTL
    .
    ГЦшит
    Фиг.1
    Составитель 0. Рёвинский Редактор М. Бланар Техред Л.Сердюкова Корректор И. Муска
    Заказ 5139/58 Тираж 816 Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    Фиг.2
SU843806917A 1984-10-22 1984-10-22 Устройство кодировани SU1259493A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843806917A SU1259493A1 (ru) 1984-10-22 1984-10-22 Устройство кодировани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843806917A SU1259493A1 (ru) 1984-10-22 1984-10-22 Устройство кодировани

Publications (1)

Publication Number Publication Date
SU1259493A1 true SU1259493A1 (ru) 1986-09-23

Family

ID=21144685

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843806917A SU1259493A1 (ru) 1984-10-22 1984-10-22 Устройство кодировани

Country Status (1)

Country Link
SU (1) SU1259493A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 938403, кл. Н 03 К 13/24, 1980. Модуль быстрой передачи данных А723-1. Руководство по эксплуатации 2.000.002.РЭ, рис. 3. *

Similar Documents

Publication Publication Date Title
GB1190099A (en) Improvements in or relating to Pulse Transmission Apparatus
GB1396923A (en) Data communication system
SU1259493A1 (ru) Устройство кодировани
GB895637A (en) Improvements in data processing systems
GB1146728A (en) Improvements in and relating to binary information transmission systems
SU1328822A1 (ru) Устройство дл обмена информацией
SU1462335A1 (ru) Устройство дл обмена информацией
SU1319036A1 (ru) Устройство дл контрол последовательного кода
SU1385129A1 (ru) Устройство дл сопр жени каналов св зи с ЭВМ
SU1310902A1 (ru) Последовательный регистр
SU1226463A1 (ru) Многоканальное устройство приоритета
SU1617443A1 (ru) Устройство дл приемопередачи информации последовательным кодом
SU1277092A1 (ru) Устройство дл сортировки чисел
SU1295451A1 (ru) Буферное запоминающее устройство
SU1261130A1 (ru) Приемное интервально-кодовое устройство
SU1298906A1 (ru) Счетчик импульсов
SU1260958A1 (ru) Многоканальное устройство дл приоритетного управлени
SU1330754A1 (ru) Счетчик с контролем
SU1343554A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1297070A1 (ru) Модель узла графа
SU1305686A1 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU1260969A2 (ru) Устройство дл сопр жени цифровой вычислительной машины с магнитофоном звукозаписи
SU1345325A1 (ru) Устройство дл задержки сигналов
SU894866A1 (ru) Устройство коммутации
SU1295426A1 (ru) Устройство дл классификации сигналов объектов