SU1254482A1 - Устройство дл формировани адреса команд - Google Patents

Устройство дл формировани адреса команд Download PDF

Info

Publication number
SU1254482A1
SU1254482A1 SU843777125A SU3777125A SU1254482A1 SU 1254482 A1 SU1254482 A1 SU 1254482A1 SU 843777125 A SU843777125 A SU 843777125A SU 3777125 A SU3777125 A SU 3777125A SU 1254482 A1 SU1254482 A1 SU 1254482A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
switch
elements
Prior art date
Application number
SU843777125A
Other languages
English (en)
Inventor
Борис Сергеевич Богумирский
Original Assignee
Тамбовское Высшее Военное Командное Краснознаменное Училище Химической Защиты
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тамбовское Высшее Военное Командное Краснознаменное Училище Химической Защиты filed Critical Тамбовское Высшее Военное Командное Краснознаменное Училище Химической Защиты
Priority to SU843777125A priority Critical patent/SU1254482A1/ru
Application granted granted Critical
Publication of SU1254482A1 publication Critical patent/SU1254482A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Цель изобретени  - повьшение быстродействи . Устройство содержит коммутатор, счетчик, две группы злементов И, злемент ИЛИ, элемент И и два элемента задержки. Указанна  совокупность признаков позвол ет достичь цель изобретени . 1 ил. 3

Description

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах управлени  ЦВМ.
Цель изобретени  - повьпаение быстродействи .
На чертеже приведена схема устройства .
Устройство содержит коммутатор 1, счетчик 2, блоки 3 и 4 элементов И, элемент РШИ 5, элемент И 6, элементы 7 и 8 задержки, группы 9,- 9 адресных входов, вход 10 условий, вход 11 запроса условного адреса команды, тактовый вход 12 и вмход 13.
Устройство работает следующим образом .
В исходном состо нии в счетчике 2 находитс  адрес первой команды программы , которую необходимо выполнить ЦВМ (в простейшем случае - нулевой); цепи установки устройства в исходное состо ние (не показаны).
Цикл вьиюлнени  команды начинаетс  по импульсу на входе. Этап выборки команды выполн етс  одинаково дл  всех типов команд. По импульсу на входе 12 открываетс  группа элементов
7и адрес команды из счетчика 5 передаетс  в запоминающее устройство.
Этап формировани  адреса следующей команды начинаетс  с по влени  импульса на выходе элемента 7 задержки , по которому содержимое счетчика 2 увеличиваетс  на единицу. Этот код и будет использован в качестве адрес следующей команды, если не произойдет запись информации в счетчик 2с вьжодов коммутатора 4, После этого по вл етс  импульс на выходе элемент
8задержки. Этот импульс проходит через элемент И 6 только тогда, когд присутствует ненулевой код на выхода коммутатора 1. Это возможно в случае когда на входе 11 присутствует разре
1254482
шающий сигнал. Прошедший через элемент И 6 импуЛьс разрешает запись адреса перехода -. выходов коммутатора 1 в счетчик 2, измен   адрес следую- 5 команды.
Цикл вьтолнени  следующей команды начинаетс  с подачи импульса на вход 12.,
0
5
0
,,
23
30
40

Claims (1)

  1. Формула изобретени 
    Устройство дл  формировани  адреса команд, содержащее коммутатор и счетчик , причем группы информационных входов коммутатора .подключены к группам входов адреса команды устройства, группа выходов коммутатора соединена с группой информационных входов счетчика , отличающеес  тем, что, с целые повьнпени  быстродействи , оно содержит два блока элементов И, два элемента задержки, элемент И и элемент ИЛИ, причем вход условий устройства подключен к первому входу первого блока элементов И, второй вход которого подключен к входу запроса условного адреса команды устройства , выход первого блока элементов И подключен к управл мщему входу коммутатора , группа выходов коммутатора соединена с группой входов элемента ИЛИ, выход которого соединен с первым входом элемента И, второй вход которого соединен с выходом первого элемента задержки, вход которого соединен с выходом второго элемента задержки и со счетньм входом счетчика, выход которого соединен с первым входом второго блока элемента И, второй вход которого соединен с входом второго элемента задержки и  вл етс  тактовым входом устройства, выход вто- рого блока элементов И  вл етс  выходом устройства, выход элемента И соединен с входом записи счетчика.
    I
    Редактор И.Касарда
    .Составитель Ю.Ланцов
    Техред И.Попович Корректор Л.Патай
    Заказ 4722/53 Тираж 671 Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    е-i
    12
    13
SU843777125A 1984-06-06 1984-06-06 Устройство дл формировани адреса команд SU1254482A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843777125A SU1254482A1 (ru) 1984-06-06 1984-06-06 Устройство дл формировани адреса команд

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843777125A SU1254482A1 (ru) 1984-06-06 1984-06-06 Устройство дл формировани адреса команд

Publications (1)

Publication Number Publication Date
SU1254482A1 true SU1254482A1 (ru) 1986-08-30

Family

ID=21133312

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843777125A SU1254482A1 (ru) 1984-06-06 1984-06-06 Устройство дл формировани адреса команд

Country Status (1)

Country Link
SU (1) SU1254482A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 955062, к . G 06 F 9/36, 1982. Авторское свидетельство СССР №714397, кл. G 06 F 9/36, 1980. *

Similar Documents

Publication Publication Date Title
US3623017A (en) Dual clocking arrangement for a digital computer
US5511207A (en) Program control circuit determining the designated number of times a sequence of instructions is repetitively executed to prevent further execution of a jump instruction
SU1541619A1 (ru) Устройство дл формировани адреса
SU1254482A1 (ru) Устройство дл формировани адреса команд
SU1368880A1 (ru) Устройство управлени
JPS5739438A (en) Input controlling system
SU1159020A1 (ru) Микропрограммное устройство управлени (его варианты)
SU1622935A1 (ru) Асинхронный распределитель
SU1223352A2 (ru) Устройство дл устранени эффекта дребезга контактов
SU1246100A1 (ru) Устройство дл отладки программ
KR950001588B1 (ko) 좌표값이 재 로드(load)되는 콘트롤 로직 회로
SU1157537A1 (ru) Устройство дл ввода информации
SU1176328A1 (ru) Микропрограммное устройство управлени
SU1397908A1 (ru) Микропрограммное устройство управлени
SU655073A1 (ru) Многофункциональное счетное устройство
SU1550609A1 (ru) Программируемое устройство формировани сигнала
SU1679480A1 (ru) Устройство дл вывода информации
SU1478213A1 (ru) Устройство дл вычислени функций синуса и косинуса
SU802963A1 (ru) Микропрограммное устройство управле-Ни
SU1410039A1 (ru) Устройство адресации пам ти
SU896621A1 (ru) Устройство микропрограммного управлени
SU1617440A1 (ru) Контроллер пам ти команд
SU1195364A1 (ru) Микропроцессор
RU1795463C (ru) Устройство дл контрол правильности выполнени последовательности команд в программе
SU1451680A1 (ru) Контролируемое арифметическое устройство