SU1251090A1 - Устройство дл обмена данными в вычислительной системе - Google Patents

Устройство дл обмена данными в вычислительной системе Download PDF

Info

Publication number
SU1251090A1
SU1251090A1 SU843833056A SU3833056A SU1251090A1 SU 1251090 A1 SU1251090 A1 SU 1251090A1 SU 843833056 A SU843833056 A SU 843833056A SU 3833056 A SU3833056 A SU 3833056A SU 1251090 A1 SU1251090 A1 SU 1251090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
node
group
Prior art date
Application number
SU843833056A
Other languages
English (en)
Inventor
Сергей Георгиевич Телелюхин
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU843833056A priority Critical patent/SU1251090A1/ru
Application granted granted Critical
Publication of SU1251090A1 publication Critical patent/SU1251090A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано в вычислительных системах автоматизации научных исследований . Изобретение позвол ет вычислительной системе оперативно измен ть устройства, участвующие в обмене с внешннм абонентом, а именно: данные от внешнего абонента могут подаватьс  либо на внешнюю пам ть, либо .на оперативнзгю пам ть; данные поступают внешнему абоненту либо от внешней, либо оперативной пам ти Bk- числительной системы в зависимости от кода, выставл емого вычислительной системой на инфо1 ационные входы данного устройства. Устройство содержит блок коммутации, блок управлени  и блок пам ти 7 ил. Од СЛ

Description

Изобретение относитс  к вычислительной .технике и может быть исполь- эовано в вычислительных системах автоматизации научных исследований,
Цель изобретени  - расширение функциональных возможностей устройства за счет обеспечени  доступа к внешней пам ти вычислительной системы .
На фиг. 1. представлена блок-схе ма устройстваJ на фиг. 2, 3 и 4 - функциональные схемы блока коммутации , блока передачи данных и управлени  и узла выбора режима; на фиг. 5 - временные диаграммы работы узла выбора режима и блока коммутации J на фиг. 6 - временные диаграммы распределени  объема пам ти дл  режимов От ВО (а) и На ВО (б), на фиг. 7 - схема прохождени  ин- формацио ных сигналов при организации обмена между вычислительной системой и внешним абонентом.
Устройство получает доступ к внеш ней и оперативной пам ти вычислительной системь: посредством подключени  к выходной 1 и входной 2 интерфейсным шинам канала ввода-вывода вычислительной системы, часть линий которых образуют соответственно первую и вторую группы информационных входов и выходов устройства.
Устройство содержит (фиг. 1) блок 3 пам ти, блок 4 передачи данных и управлени , блок 5 коммутации, шины 6-1 входа режима, входа синхронизации , входа команды, выхода синхронизации , выхода,контрол  и выхода прерывани  устройства соответственно входную 12 и выходную 13 шины групп информационных входов и выходов устройства .
На фиг. 1 показаны также входные 14 и 15 и выходные 16 и 17 шины вто рой и третьей групп информационных входов и выходов блока 4 управлени , выходна  18 шина четвертой группы информационных выходов блока 4, а также шины 19-22 выходов блока 4 и шины 23-25 входов блока 4.
Блок 5 коммутации содержит (фиг. 2 узлы 26-29 шинных формирователей, узлы 30-33 элементов И-ИЛИ, дешифраторы ЗА и 35, счетчик 36, триггер 37, элементы И 38-40, формирователи импульса (одновибраторы) 41-45 и узел 46 выбора режима.
0
5 о
..
0
S
5
Блок 4 содержит (фиг, 3) двоичный счетчик (реверсивный) 47, узел 48 элементов И-ИЛИ, узлы 49 и 50 элементов И, элементы И-ИЛИ 51-54, триггеры 55-58, элемент И 59, дешифраторы 60 и 61, регистр 62, узел 63 формировани  сигнала Сброс и узел .64 формировани  сигнала Разреше- тш .
Узел 46 выбора- режима содержит (фиг. 4) элементы 65 и 66 задержки, триггеры 67-70, двоичный счетчик 71 , элементы 72-78 И, элементы И-ИЛИ 79- 83 и элемент 84 ИЛИ.
На фиг. 5 обозначены сигналы Байт послан 85, Байт восприн т 86, данные на птне интерфейса 87, сигнал 88 фиксации команды на выходе триггера 67 (или 68), сигнал 89 на выходе триггера 37, сигналы 90 и 91 на выходе первого (2) и второго (2) разр дов двоичного счетчика 71, сигнал 91  вл етс  также сигналом Маска М на одиннадцатом выходе узла 46 выбора режима, сигнал 92 Маска К на восьмом выходе узла 46, логический 93 сигнал и 2 на элементе 74, сигнал 94 Сброс триггера 37, сигнал 95 загрузки кода длины файла обмена в двоичный счетчик 36, сигнал 96 Подмена данных на дес том выходе узла 46 выбора режима, сигнал 97 Обмен на шестом выходе узла 46, сигнал 98 Запрос очередного байта на выходе элемента 39 И, сигнал 99 Сопровождение текущего байта на выходе элемента 40 И, состо ние 100 двоичного счетчика 36.
На фиг. .6 обозначено: М - текущий объем заполненной пам ти блока 3, М и Мг - граничные объемы дл  формировани  сигнала Прерывание в режимах От ВО и На ВО соответственно; Т - текущее врем ; Т - врем  реакции на сигнал Прерывание А - моменты начала работы внешнего абонента; В - начала обмена канала с внешней пам тью; С - формирование сигнала Прерывание j Д - формирование сигнала Пуск внешнего абонента .
На фиг. 7 обозначено: вычислительна  система 101, устройство 102 ;у1  обмена информацией, внешний абонент 103, оперативна  104 и внешн   105 пам ть вычислительной систе- мы, канал 106 ввода-вывода, устJ
ройство 107 управлени  внешним устройством , гипотетические переключа тели 108, 109 и 110 информационных потокой.
Узлы 30, 31, 32, 33 и 48 элемен- тов И-ИЛИ выполн ют функции мультиплексировани  входных групп и содержат , на примере узла 48j р д элементов 2И-2И-2ИЛИ, первые входы элементов 2И объединены (причем один из них инвертирующий вход) и подключены к управл ющему входу узла,а к вторым входам подключаютс  одноименные линии из состава шин первой и второй входньгк групп узла, а выхо- ды элемента 2И-2И-2ИЛИ  вл ютс  выходом отдельной линии в группе выходов узла, Одновибраторы 42 и 44 формируют выходной импульс по заднему фронту входного сигнала (перепад 1 - О), Одновибраторы 41, 43 и 45 с инвертирующим входом формируют импульс по переднему фронту входного сигнала. Узел 63 формировани  сигнала Сброс содержит электричес- кий переключатель без фиксации, на контакте 11 которого установлен потенциал О, поступающий на выход узла (контакт 112) в положении Кнопка нажата. Узел формировани  сигна- ла Разрешение содержит тумблер, на контакте 113 которого установлен потенциал О, а на контакте 114 - 1, В положении Работа замкнуты контакты 114-115, в положении Транзит замкнуты контакты И3-115,
.Устройство работает следующим об- paSoM,
Кнопкой узла 63 подаетс  сигнал установки в О всех счетчиков, триг геров и регистра устройства. При потенциале О, на выходе узла 64 устройство 102 дп  обмена информацией находитс  в режиме транзитной передачи данных. Физически устройство 102 подключено в разрыв шин данных канала (I taH. К) и данных абонента (Шин А) интерфейсного кабел , соедин ющего канал 106 ввода-вывода и устройство 107 управлени  внешним уст- ройством в составе вычислительной системы 101,
Перва  группа информационных входов ус -ройства 102 подключаетс  к линии сигнала идентификации данных канала (Инф, К) и шине данных Шин, К выходной 1 интерфейсной шины канала. При этом данные, пере0904
даваемые по Шин, К, поступают на узел 26 и далее на вторую группу входов узла 33 элементов И-ИЛИ, Синал О с выхода триггера 69 разрешает прохождение этих данных на узел 27, группа выходов которого  вл етс  первой группой информационых выходов устройства 102 и подключена к части шины Шин, К выходной 1 интерфейсной шииы канала, соединенной с входом устройства 107, Следовательно, данные от канала 106 транзитом поступают на усройство 107,
Втора  группа информационных входов устройства 102 подключаетс  к линии сигнала иденти4н1кации данных абонента (Инф, А) и шине данных Шин, А входной 2 интерфейсно шины канала. Данные, передаваемое устройством 107 по Шин, А, поступают на узел 28 и далее на третью группу входов узла 30 И-ИПИ, Сигнал О с выхода триггера 70 и 67 разрешает прохождение этих данных на узел 29, группа выходов которо- го  вл етс  второй группой информационных выходов устройства 102 и .подключена к части шины Шин. , соединенной с входом канала 106, при этом данные от устройства 107 транзитом поступают к каналу 106,
Потенциал О с выхода узла 64 подаетс  также на входы элементов И-ИЛИ 53 и 54 и блокирует сигналы внешнего объекта на входе 7 синхронизации и входе 8 команды устройства 102,
При переводе тумблера узла 64 в положение Работа на выходе узла 64 устанавливаетс  потенциал 1, который снимает блокировку сигналов внешнего абонента с входов 7 и 8 и разрешает стробирование на элементах И 72 и 73 сигналов с выходов дешифраторов 34 и 35,
При передаче данных от внешнего абонента 103 к вычислительной системе 101 (режим От ВО) на шине 6 режима удерживаетс  потенциал 1, Данные внешнего абонента с шины 12 подаютс  узлом 48 элементов И-ИЛИ на шину 16 входа пам ти, запись в которую осуществл етс  по импульсу на шине 19 Запрос записи. Этим импульсом  вл етс  сигнал Сопровождение от во на шине 7 синхронизначени  М, на выходе дешифратора 61 формируетс  потенциал 1, по фронту которого триггер 56, работающий в режиме делител  на 2, перейдет в состо ние 1 по инверсному выходу, при этом на шине 11 по вл етс  потенциал 1 сигнала Прерывание , по которому вычислительна  система организует передачу нового файла данных. Триггеры 55 и 56 формируют сигнал Прерывание, причем в режиме От ВО этот.сигнал выдаетс  при заполнении пам ти до значени  М и более  чеек блока 3 пам ти а в режиме На ВО указанный сигнал
зации и поступает он с выхода элемента И-ИЛИ 53 также и на вход пр мого счета счетчика 47 (объема за- полнени  пам ти), что увеличивает его содержимое на единицу. Уменьшение содержимого счетчика 47 происходит при считывании из блока 3 пам ти . Дл  контрол  обращени  к пам ти выходы Перенос и Заем счетчика 47 подключены посредством элемента И-ИЛИ 52 к шине 10 устройства. Разрешение на выдачу сигнала контрол  формирует триггер 58, который уста- иавливаетс  в положение I по пер вому импульсу занесени  в пам ть.
В режиме От ВО, когда содержимое реверсивного счетчика 47 станет равным М,, на выходе дешифратора 60 установитс  потенциал 1, по фронту которого триггер 55 перейдет в состо ние 1, Потенциал 1 посредством элемента И-ИЛИ 51 будет установлен на шине 11 Прерьгоание, После поступлени  сигнала Прерывание вычислительна  система переходит к подпрограмме записи/считьгаани  на внешнюю пам ть файла данных,
В режиме На ВО содержимое реверсивного счетчика 47 увеличиваетс  при поступлении данных: от вычислительной системы. Когда содержимое счетчика станет равным М, на выход дешифратора 61 формируетс  потенциал 1, по фронту установлени  которого триггер 56 переходит в состо ние О. При этом триггер 57. устанавливаетс  в состо ние 1, которое по шине 9 поступает к внешнему абоненту в качестве сигнала Пус объекта. От внешнего абонента начи нают поступать запросы на байты данных , содержимое счетчика 47 уменьшаетс  ( фи. 66 и, когда достигает
формируетс  при уменьшении заполненного объема пам ти до М и менее. Значени  М и М выбираютс  в зависимости от общего объема пам ти блока 3, скорости цифровых потоков внешнего абонента и внешней пам ти, времени реакции вычислительной системы на Прерывание и от объема файла данных единичного объема между оперативной и внешней пам - тью.
в то же врем  содержимое счетчика 47 используетс  дл  организации второго режима управлени  обменом - программное управление со стороны вычислительной системы.
При передаче данных к оператив- ной пам ти 104 (вычислительна  система проводит при этом операцию чте- ни  внешней пам ти) файл данных
организован таким образом, что первый байт содержит код Д, второй байт - код К, код числа байт в файле , третий и четвертый байты отвод тс  под содержимое счетчика 47,- затем идут информационные, байты обмена или файл заканчиваетс .
При прохождении по второй группе информационных входов устройства 102 кода Д на выходе дешифратора 34 формируетс  сигнал 1, который стробируетс  предварительно задержанным в элементе 65 импульсом с выхода одновибратора 41 (соответствующим переднему фронту сигнала сопровождени  данных устройств 107 Инф, А) и переводит триггер 67 в состо ние 1 Фиксаци  кода Д (фиг 5, поз. 85, 87, 88). Это приводит к тому, что на выходе элемента И-ИЛИ 79 импульс Передний фронт сигнала Байт восприн т (П.Ф.Воспр.) соответствует импульсу переднего фронта сигнала Инф.К, формируемому одновибратором 43, Причем на выходе элемента И-ИЛИ 80 импульс Передний фронт сигнала Байт послан (П,Ф,Посл,) соответствует импульсу переднего фронта сигнала Инф. А, формируемому одновибратором 41, при этом на выходе элемента И-ИЛИ 81 импульс Задний фронт послан (З.Ф.Посл.) соответствует импульсу заднего фронта сигнала Инф. А, формируемому одновибратором 42J а на выходе элемента И-ИЛИ 82 импульс Задний фронт восприн т (З.Ф.Воспр.) соответствует импульсу заднего фронта сигнала Инф. К, формируемому одновнбрато- ром 44, Кроме того, фиксаци  кода Д разрета:ет сигналу П.В.Боспр. с выхода элемента И 78 поступить на единичный вход тригг ера 37, | на выходе которого разрешает сигналу З.Ф.Посл. с выхода элемента 38 И поступить на счетный вход счетчика 71 (фиг. 5, поз. 85, 88, 90), при этом на выходе первого разр да счетчика 71 устанавливаетс  потенциал 1, который с вьпсода элемента И 75 подаетс  (как сигнал Маска кода К) на элемент И-ИЛИ 83 и узел 32 элементов И-ИЛИ, на первую входную шину которого поступает в это врем  код второго байта файла. Этот код будет подведен к входу предварительной записи двоичного счетчика 36 и занесен в счетчик 36 по сигналу Загрузка К, который  вл етс  предварительно задержанным сигналом П.Ф,Поел., поступающим с выхода элемента И-ИЛИ 83 (фиг. 5, поз. 85, 92, 100).
Содержимое счетчика 36 уменьшаетс  на единицу и приходом с выхода элемента И 77 каждого импульса сигнал З.Ф.Посл. (фиг, 5, поз. 85, 100).
С приходом К-го (после загрузки счетчика) импульса счета содержимое счетчика 36 станет равным О и на его выходе Перенос по витс  сигнал 1 По переходу О, 1 одновибратор 45 формирует импульс Конец файла, кот орый устанавливает . в исходное состо ние счетчик 71 и триггеры 67- 70, привод  тем самым устройство 102 в исходное состо ние ожидани  управлени  от вычислительной системы 101.
Но прежде чем это произойдет, второй импульс З.Ф.Посл, поступает на вход счетчика 71 и устанавливает на выходе его второго разр да 1 (фиг. 5, поз. 90, 91), Этот потенцигш подаетс  на первый вход элемента И 76 и разрешает импульсу З.Ф.Воспр. с выхода элемента 82 установить триггер 70 в единичное состо ние. Сигнал Подмена с выхода триггера 70 поступает на первый инверсный вход узла 30 элементов И-ИЛИ и прекращает режш4 транзитной передачи данных по входной 2 интерфейсной шине канала 106. Одновременно с этим потенциал 1 с вы2510908 ,
хода второго разр да счетчика 71 поступает (как сигнал Маска М) на дев тые и восьмые входы узла 30 и подключает четвертую группу входов 5 узла 5 коммутации к группе входов узла 29, что позвол ет передать в оперативную пам ть 106 вычислительной системы Г01 код объема заполнени  блока 3 пам ти. Сначала переда10 етс  содержимое младших восьми, разр дов , а затем старших восьми разр дов кода счетчика 47. При этом младшие разр ды подведены к второй группе входов узла 30 элементов И-ИЛИ и
15 выбираютс  при 1 на вькоде первого разр да счетчика 71, а старшие разр ды счетчика 47 подведены к первой группе входов узла 30 и выбираютс  при О на выходе первого разр да
20 счетчика 71 (в присутствии сигнала Маска М).
Дл  фиксации содержимого счетчика 47 сигнал Загрузка М с первого выхода узла 46 выбора режима по25 даетс  на вход занесени  в ре- гистр 62.
С приходом п того импульса 3,Ф. Поел. на обоих разр дах счетчика 71 устанавливаетс  О и импульс
З.Ф.Воспр. с выхода элемента 82 получает возможность пройти элемент И 74 и установить триггер 64 в единичное состо ние, а триггер 37 в нулевое положение (фиг. 5, поз. 90,
5 91, 94 и 89). После этого прекращаетс  поступление счетных импульсов на счетчик 71, а сигнал Обмен с выхода триггера 69 подключает к второй группе информационных выходов уст0 ройства выход блока 3 пам ти (посредством узла 30 элементов И-ИЛИ и узла 29 шинных формирователей). Кроме того, сигнал П.ф.Воспр. получает возможность пройти элемент 39
5 (фиг, 5, поз, 98) и поступить в/ качестве сигнала Запрос ЕС на третий вход элемента 54, с выхода которого этот импульс поступает на вычитан ций вход счетчика 47 (объема
0 заполнени  пам ти) и по шине 20 - на вход Запрос чтени  блока 3 пам ти . По этому запросу на шине 14 блок 3 пам ти выставл ет очередной байт данных дл  последующей переда5 чи к вычислительной системе. Так, в режиме От ВО осуществл етс  доступ внешнего абонента 103 к оперативной пам ти 104.
9
Дл  реализации доступа внеганего абонента 103 к внешней пам ти 105 в режиме От ВО по первой группе информационных входов устройства 102 должен поступить код С. Па вы- ходе дешифратора 35 по вл етс  потенциал 1, который позвол ет импульсу с выхода элемента 66 задержки установить триггер 68 фиксации кода С в единичное состо ние. При этом сигнал П.ФвВоспр, на выходе элемента И-ИЛИ 79  вл етс  сигналом З.Ф.Инф, А с выхода одновибратора 42, сигнал П.Ф,Поел, на выходе элемента И-ИЛИ 80 - сигналом П.Ф, Инф, к с выхода одновибратора 43, сигнал З.Ф.Посл, - сигналом З.Ф. Инф. К с выхода одновибратора 44, сигнал З.Ф.Воспр. - сигналом П.Ф. Инф. А - с выхода одновибратора 41.
, Загрузка кода числа байт обмена происходит аналогично указанному, только код этот поступает с второй группы входов узла 32 элементов И-ИЛИ. Кроме того, содержимое счет- чика 47 не выдаетс  на вторую группу информационных выходов устройства 102, так как в данном случае происходит подмена данных в файле, идущем по выходной 1 интерфейсной ши- не канала 106 к устройству 107, и, следовательно, данные на входной
2интерфейсной шине канала 106 им не воспринимаютс . Когда по вл етс  сигнал Обмен ;(триггер 69 установ- лен в единичное состо ние, как описано выше), то к первой группе информационных выходов устройства 102 при помощи узлов 50, 33 и 27 подключаетс  шина 14 группы выходов блока
3пам ти и каждый байт, поступающий от канала 106 к устройству 107, замен етс  на байт, введенный в блок 3 пам ти внешним абонентом 103. Так внешний абонент записывает свои дан- вые во внешнюю пам ть вычислительной системы rOl.
При передаче данных от вычислительной системы 101 внешнему абоненту 103 (режим На ВО) на шине 6 ре жима удерживаетс  потенциал О. Данные ввод тс  в блок 3 пам ти (фиг. 7) либо из оперативной пам ти 104 (при поступлении кода С на пер- }зую группу информационных входов устройства 102, когда вычислитель- ма  система проводит операцию записи файла данных на внешнюю пам тьJ
5 О 5 20
25 ЗО
,, 40
45
50 55
25109010
либо от внешней пам ти 106 (при поступлении кода Д на вторую группу информационных входов устройства 102, при этом вычислительна  систе- . ма организует операцию чтени  файла данных внеш гей пам ти). Затем по запросам внешнего абонента на шине 8 данные из блока 3 пам ти вывод тс  внешнему абоненту по шине 13. Последовательность прохождени  управл ющих и переключающих сигналов организуетс , как это показано вьште дл  режима От ВО и доступа к оперативной или внешней пам ти, и прослеживаетс  при помощи схемы на фиг. 7 и временных диаграмм (фиг. 5). Гипотетический переключатель 108 ото- бражает функции узла 31 элементов И-ИЛИ, его контакты (1-2) замкнуты при фиксации кода С, а контакты (1-3) замкнуты при фиксации кода Д. Переключатель 109 в положении замкнутых контактов (1-2) соответствует , состо нию узла 33 элементов И-ИЛИ при фиксации кода С, а в положении замкнутых контактов (1-3) - узлу 30 при фиксации кода Д. Переключатель ПО отображает функции узла 48 - контакты (1-2) замкнуты в режиме На ВО, что соответствует подключению к выходу узла 48 его второй группы входовJ контакты (2-3)замкнуты н режиме От ВО, это соответствует подключению к выходу узла 48 первой группы его входов, узла 49 - активного в режиме На ВО и соответствующего замкнутым контактам (4-5}, и . узла 50 - активного в режиме От ВО и соответствующего замкнутым контак- , там (5-6).

Claims (1)

  1. Формула изобретени 
    Устройство дл  обмена данными в вычислительной системе, содержащее блок коммутации, блок пам ти и блок передачи данных и управлени , причем перва  группа информационных входов блока коммутации подключена к группе информационных выходов канала ввода - вывода вычислительной систе мы, перва  группа информационных выходов блока коммутации подключена к группе информационных входов внешней пам ти вычислительной системы, втора  группа информационных входов блока коммутации подключена к группе информационных выходов внешней
    11
    naMfjtH вычислительной системы, первые группы информационных входов и выходов блока передачи данных и управлени  подключены к группам информационных выходов и входов внешне- .го абонента соответственно, выход прерывани  блока передачи данных и / управлени  подключен к входу прерывани  вычислительной системы, входы режима работы и синхронизации блока передачи данных и управлени  подключены к выходам режима работы и синхронизации внешнего абонента соответственно, выходы синхронизации и режима контрол  работы блока передачи данных и управлени  подключены к входам синхронизации и контрол  режима, работы внешнего абонента соответственно, при этом первый выход блока коммутации сое- . динен с входом увеличени  счета байтов блока передачи данных и управлени , выход сброса которого соединен с установочным входом блока коммутации , выход записи блока передачи данных и управлени  соединен с входом записи блока пам ти, группы информационных входов и выходов которого соединены с вторыми группами информационных выходов и входов блока передачи данных и управлени  соответственно, треть  группа информационных выходов которого соединена с третьей группой информационных входов блока коммутации, при этом блок коммутации содержит три
    узла шинных формирователей, п ть од- новибраторов, два дешифратора, первый узел элементов И-ИЛИ, три элемента И, триггер, счетчик,причем группы информационных входов первого шинного формировател  и информационных выходов второго шинного формировател  образуют первые группы информационных входов и выходов блока коммутации, группа информационных входов третьего шинного формировател  образует вторую группу информационных входов блока коммутации, перва  группа входов первого узла элементов И-ИЛИ образует третью групу информационных входов блока коммутации , первьй нулевой вход триггера соединен с входом сброса счетчика и  вл етс  установочньм входом блока коммутации, выход первого элемента И  вл етс  первым выходом бло- ка коммутации, при этом в блоке комутации группа информационных выхо
    251090 2
    дов первого узла шинных формирователей соединена с группой входов первого дешифратора и второй группой входов первого узла элементов И-ИЛИ, S причем блок передачи данных и управлени  содержит реверсивный счетчик, два дешифратора; узел формировани  сигнала сброса, три триггера, элемент И, три элемента И-ИЛИ, узел элемен- 10 тов И-ИЛИ, два узла элементов И, при этом перва  группа пр мых входов, узла элементов И-ИЛИ образует первую группу информационных входов блока передачи данных и управлени , t5 группа выходов первого узла элементов И образует первую группу информационных выходов блока передачи данных и управлени , группа входов пер-, вого узла элементов И соединена с 20 первой группой входов второго узла элеме нтов И и образует вторую группу информационных входов блока передачи данных и управлени , группа выходов узла элементов И-ИЛИ образует
    25 вторую группу информационньк выходов блока передачи данных и управлени , группа выходов второго узла элементов И образует третью группу инфор-. мационных входов блока передачи дан30 ных и управлени , инверсный вход элемента И соединен с инверсным и первым входами первого элемента И-ИЛИ, с управл ющим входом первого дешифратора , с инверсным управл ющим входом
    jr второго дегшфратора, с группой инверсных входов первого узла элементов И, с второй группой входов второго узла элементов И, с пр мым и ин- версным входами узла элементов И-ИЛИ,
    4Q с первым пр мым и инверсным входами узла элементов И-ШШ, с первым пр - мьтм и инверсным входами второго элемента И-ИЛИ и  вл етс  -входом режима работы блока передачи данных и управ 5 лени , второй вход второго элемента И-ШШ  вл етс  входом синхронизации блока передачи данных и управлени ,, третий вход второго элемента И-ИЛИ  вл етс  входом увеличени  счета бай
    50 тов блока передачи данных и управлени , выход узла формировани  сигнала сброса соединен с нулевыми входами реверсивного счетчика, первого, второТо, третьего триггеров и  в55 л етс  выходом сброса блока переда- чи данных и управлени , выход первого триггера  вл етс  выходом синхронизации блока передачи данных и
    управлени 5 выкод третьег о элемента И-ЙЛИ 55вп етс  выходом контрол  режима работы блока передачи данных и управлени , выход первого элемента И-ИЛИ  вл етс  выходом прерьшанйк блока передачи данных и управлени , выход второго элемента И-ЙШ1 соединен с входом увелтлчени  счета реверсивного счетчика и  вл етс  выходом записи ®лока передачи и управ лениЯв гфи этом в блоке передачи даннызс   управлени  группа информа- ционньк выходов реверсивного счетчика соединена с группами информационных входов первого и второго дешифраторов,, выход второго дешиф ратора соединен с синхровходом второго триггера и входом элемента и, выход которого соединен с едикичньм входом первого триггера, выход пер- вого дешифратора соединен с синхро- входом третьего триггераj нулевой выход которого соединен с инфор ма- циоиньп входом третьего триггера единичный выход которого соединен с вторым входом, первого элемента И- ЙЛЙ,, третий вхад которого соединен к инфоркадионньйч входом н нулевым аы ходом второго триггераJ, о т л н - чащщрес  TeKj что,, с целью расширени  функциональгшх возможностей за счет обеспечени  доступа к внежней ггам ти вычислигелькой -системьзз в блок коммутации введены четвертый узел шинных формщэонапглей,, три узла элементов И-ШШ; узел бора а в блок передачи дай- нык и управлени  введены регистрg четварть й триггер., четвертый элемент ., узел формировани  сигнала разреагеки  5 причем втора  группа информационных входов блока комьтута™ цин подключена к группа информациок- 1ых выходов канала ввода - вывода вьгеислительной cHCTeMiiij командт-гый вход блока ггередачи данньк и управлени  подключен к выходу запросов внешнего-абонентаэ при этом треть; к четверта  групгш информатдаонт-щ входов блока передачи данных и уира леки  соединены с третьей группой информационных выходов и четвертой группой информационных входов блока ко мутапу.и соответственно9 З жорой вьжод которого соединен с входет уменьшени  счета блока передачи дан- ньш и управлени 3 вход загшеи которого соединен с третьи вьжодом бло
    25
    5 JO 1 S хО зз
    5109014
    ка коммутации.; вход разрешени  установки режима которого соединен с выходом разрешени  блока передачи данных и управлени , выход чтени  ко- 5 торого соединен с входом чтени  блока пам ти5 при этом группа выходов четвертого узла шинных формирователей образует вторую группу информационных выходов блока коммутации, группа выходов второго узла элементов И-ИЛИ образует третью группу информационных входов блока коммутации , перва  и втора  группы входов третьего узла элементов И-ИЛИ образуют четвертую группу информационных входов блока коммутации первый :8ход узла выбора режима  вл етс  вхо дом разрешени  установки р ежима блока коммутации-, первый выход узла выбора режима соединен с входом записи йчетчика и  вл етс  третьим выходом блока ког -гутации, выход второго эле-- мента И  вл етс  вторым EL-ХОДОМ бло-. ка ком гутации при этом ь блоке ко«ч - му г.зции выходы сопровождени  данных первого узла шинных формирователей соединены с входами первого и вто- pofo одновибраторовэ- выходы которых соединены с вторым и третьим входом узла выбора ре;кима соответственноj четвертый и п тый входы которого сое,динены с выходами третьего и четвертого одновибраторов соответствен HOj входы которых соединены с выходом сопровождени  данных третьего узла шинных формирователей;, группа информационных выходов которых соединена с третьей группой входов третьего узла элементов И-ЙЛИ, с первыми группами входов второго и четвертого узлов элементов И-ИЛИ и группой входов второго дешифратора;, выход которого соединен с шестым входом узла выбора режима; седьмой вход которого соединен с выходом первого де- кфраторе..) восьмой вход узла Б:;5бор.з режима соединен с вькодом п того од новибраторае вход которого соединен с выходом переноса счетчика, нулевой зхсд которого соединен с давлтым входом узла выбора режима, дес тый вход которого соед1-шен с выходом третьего .йламента И, первый ЕКОД котс рого соединен с вторым выходом узла выбора иежима, третий к четвертый выходы которого соединаны с е,а ;«кчгл::,ы и нто- рык нулевым входами трмггзра соответ- CTBGHHCj вькход которого еоеднкан с
    30
    40
    вторым входом третьего элемента И, п тый выход узла выбора режима соеднен с входом уменьшени  счета счетчка , группа информационных входов которого соединена с группой выходов четвертого узла элементов И-ИЛИ, втра  группа входов которого соединена с вторыми группами входов первго и второго узлов элементов И-ИЛИ, первый и второй входы второго узла элементов И-ИЛИ соединены с шестым выходом узла выбора режима, первыми входами первого и второго элементов ;И, первым входом третьего узла эле- ментов И-ИЛИ, первым пр мым и инвер ным входами первого узла элементов И-ИЛИ, второй пр мой вход которого соединен с третьим входом второго узла элементов И-ИЛИ, с первьЫ входом четвертого узла элементов И-ИЛИ и седьмым выходом узла выбора режима , восьмой выход которого соединен с вторым и третьим входами четверто- го узла элементов И-ИЛИ, четвертый вход которого соединен с вторым, третьим, четвертым входами третьего узла элементов И-ИЛИ, с четвертым входом второго узла элементов И-ИЛИ и дев тым выходом узла выбора режима , дес тый выход которого соединен с первым инверсным входом третьего .узла элементов И-ИЛИ, п тый и шестой входы которого соединены с одиннадцатым выходом узла выбора режима, :двенадцатый выход которого соединен с седьмым и вторым инверсным входа ми третьего узла элементов И-ИЛИ, тринадцатый и четырнадцатый выходы узла выбора режима соединены с вторыми входами первого и второго элементов И соответственно, при этом вход записи регистра  вл етс -входом записи блока передачи данных и управлени  , группа выходов регистра образует четвертую группу информационных -выходов блока передачи данных и управлени , первый и второй входы четвертого элемента И-ИЛИ  вл ютс  входом уменьшени  счета и командным входом блока управлени  соответственно, втора  группа входов узла элемента И-ИЛИ образует третью группу информационных входов блока передачи данных и управлени , выход четвертого элемента И-ИЛИ соединен с входом уменьшени  счета реверсивного счетчика и  вл етс  выходом чтени  блока передачи данных и
    10
    15
    го
    5
    0
    5
    0
    5
    0
    5
    управлени , выход узла формирова ни  сигнала разрешени  соединен с четвертым входом второго элемента И-ИШ1. третьим входом четвертого элемента И-Ш1И и  вл етс  выходом разрешени  блока передачи данных и управлени , причем в блоке передачи данных и управлени  группа информационных входов регистра соединена с группами информационных входов первого и второго дешифраторов и группой информационных выходов реверсивного счетчика, выходы переноса , и заема которого соединены с первым и вторым входами третьего элемента И-ИЛИ соответственно, третий и четвертый входы которого соединены с выходом четвертого триггера , нулевой вход которого соединен с входами сброса регистра и реверсивного счетчика, вход увеличени  счета которого соединен с единичным входом четвертого триггера, четвертый и инверсный входы четвертого элемента И-ИЛИ соединены с первым входом второго элемента И-ИЛИ, при этом узел выбора режима .содержит счетчик , четьфе триггера, два элемента задержки, п ть элементов И-ИЛИ, элемент ИЛИ, семь элементов И, при этом первые входы первого и второго элементов И  вл ютс  первым входом узла выбора режима, вход первого элемента задержки соединен с первыми входами первого и второго элементов И-РШИ и  вл етс  вторым входом узла выбора режима, первые входы третьего и четвертого элементов И-ИЛИ  вл ют- с  третьим входом узла выбора режима , вторые входы первогю и третьего элементов И-ИЛИ  вл ютс  четвертым входом узла выбора режима, вход второго элемента задержки соединен с вторыми входами второго и четвертого элементов И-ИЛИ и  вл етс  п тым входом узла выбора режима, второй вход первого элемента И  вл етс  шестым входом узла выбора режима, второй вход второго элемента И  вл етс  седьмым входом узла выбора режима, первый нулевой вход счетчика соединен с первыми нулевыми входами первого, второго, третьего, четвертого триггеров и  вл етс  восьмым входом узла выбора режима, второй нулевой вход счетчика соединен с вторыми нулевыми входами первого, второго, третьего четвертого триггеров и  вл 
    етс  дев тым входом узла выбора режима , счетный вход счетчика  вл етс  дес тым входом узла выбора режима, выход п того элемента И-ИЛИ  вл етс  первым выходом узла выбора режима выход третьего элемента И-ИЛИ соединен с первым входом шестого элемента И и  вл етс  вторым выходом узла выбора режима, выход седьмого элемента И  вл етс  третьим выходом узла выбора режима, выход третьего элемента И соединен с едииичным вхо дом первого триггера и  вл етс  чет- вер тым выход ом узла выбора режима, выход шестого элемента И  вл етс  п тым выходом узла выбора режима, выход первого триггера  вл етс  шестым выходом узла выбора режима, единич-- ный выход второго триггера соединен ,с первым входом п того элемента И-ИЛИ первым входом элемента ИЛИ, третьими входами первого, второго, третьего , 4eTBeptoro элементов И-ИЛИ и  вл етс  седьмым выходом узла выбора режима, выход четвертого элемента И соединен с вторым и третьим входами п того элемента И-ИЛИ и  вл етс  восьмым выходом узла выбора режима, единичный выход третьего триггера соединен с четвертым входом п того элемента Н-ИЛИ вторым вхо- дом элемента ИЛИ, четвертыми входами первого, второго, третьего, иетвер- того элементов И-ШШ и  вл етс  де- ёйтйм вь ходом узла выбора режима, выход четвертого триггера  вл етс  дес тым выходом узла выбора режима.
    ггёрвый выход счетчика соединен с первым инверсным входом третьего элемента И, инверсным входом четверто,- го элемента И, первым входом п того элемента И и  вл етс  одиннадцатым выходом узла выбора режима, второй ВЫХОД счетчика соединен с входом четвертого элемента И, вторым инверсным входом третьего элемента И и  вл етс  двенадцатым выходом узла выбора режима, выход второго элемента И-ИЛИ  вл етс  тринадцатым выходом узла выбора режима, выход пер- - вого элемента И-ИЛИ соединен с первым входом седьмого элемента И и  вл етс  четырнадцатым выходом узла выбора режима, причем в узле выбора режима выход первого элемента задержки соединен с п тым входом п того элемента И-ИЛИ и третьим входом второго элемента И, выход которого соединен с единичным выходом второго триггера, нулевой выход ко- .Торого соединен с третьим входом nepTtaro элемента И, четвертый вход iкоторого соединен с выходом второго элемента задержки и шестым входом п того элемента И-ИЛИ, выход первого элемента И соединен с единичным входом третьего триггера, нулевой вход которого соединен с четвертым входом второго элемента И, выход элемента ИЛИ соединен с вторыми входами шестого и седьмого элементов И,выход четвертого элемента И-ИЛИ соединен с входом третьего элемента И и вторым входом п того элемента И.
    434/ «г
    m
    30
    32
    лг; jr .1,1 I,
    J-L
    и
    si
    R
    &
    fH AU
    Й 2
    46
    .in I
    Л- V
     
    LU
    IJsf- ll I I
    M tn rh
    pa
    a
    35
    J
    :t3
    51
    л.
    fl5«e3
    ооооо
    N )
    S§ ь, 4s
    «)
    to N OQ O) bi Sj
    ) Cs OS C
    Редактор М.Дыпын
    фив.7
    Составитель Л.Пйстмал
    Техред И.Гайдош Корректор В. Бут га
    Заказ 4412/46
    Тираж 671
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое прадпри тиа, г. Ужгород, ул. Проектна , 4
    Подписное
SU843833056A 1984-12-30 1984-12-30 Устройство дл обмена данными в вычислительной системе SU1251090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843833056A SU1251090A1 (ru) 1984-12-30 1984-12-30 Устройство дл обмена данными в вычислительной системе

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843833056A SU1251090A1 (ru) 1984-12-30 1984-12-30 Устройство дл обмена данными в вычислительной системе

Publications (1)

Publication Number Publication Date
SU1251090A1 true SU1251090A1 (ru) 1986-08-15

Family

ID=21154512

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843833056A SU1251090A1 (ru) 1984-12-30 1984-12-30 Устройство дл обмена данными в вычислительной системе

Country Status (1)

Country Link
SU (1) SU1251090A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 888098, кл. G 06 F 3/ОА, 1981. Авторское свидетельство СССР 1084776, кл. G 06 F 3/04, 1984. *

Similar Documents

Publication Publication Date Title
EP0033343B1 (en) Cmos microprocessor architecture
SU1251090A1 (ru) Устройство дл обмена данными в вычислительной системе
US4090256A (en) First-in-first-out register implemented with single rank storage elements
EP0314069B1 (en) Multi-CPU system using common memory
EP0382342B1 (en) Computer system DMA transfer
SU1399751A1 (ru) Устройство дл сопр жени двух ЭВМ
EP0176976A2 (en) Disk controller with shared address register
SU1513462A1 (ru) Устройство дл сопр жени эвм с внешним устройством
SU1262515A1 (ru) Устройство сопр жени с пам тью
SU966687A1 (ru) Устройство дл сопр жени
RU2022345C1 (ru) Устройство сопряжения интерфейсов
SU1151976A1 (ru) Устройство дл управлени обменом
SU1325479A1 (ru) Устройство приоритетного доступа к общей пам ти
SU760076A1 (ru) Устройство для сопряжения1
SU1483491A1 (ru) Устройство дл управлени пам тью
SU1113793A1 (ru) Устройство дл ввода информации
SU1183976A1 (ru) Устройство для сопряжения электронно-вычислительной машины с индикатором и группой внешних устройств
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
SU1751772A1 (ru) Устройство дл ввода в микроЭВМ дискретных сигналов
SU1290344A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1401470A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1649556A1 (ru) Устройство обмена данными
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU955008A1 (ru) Устройство дл ввода-вывода информации
SU1536366A1 (ru) Устройство дл ввода-вывода информации