SU1290344A1 - Устройство дл моделировани систем массового обслуживани - Google Patents

Устройство дл моделировани систем массового обслуживани Download PDF

Info

Publication number
SU1290344A1
SU1290344A1 SU853901850A SU3901850A SU1290344A1 SU 1290344 A1 SU1290344 A1 SU 1290344A1 SU 853901850 A SU853901850 A SU 853901850A SU 3901850 A SU3901850 A SU 3901850A SU 1290344 A1 SU1290344 A1 SU 1290344A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
inputs
trigger
Prior art date
Application number
SU853901850A
Other languages
English (en)
Inventor
Юрий Николаевич Беленов
Владимир Степанович Любинский
Original Assignee
Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С. filed Critical Рижское Высшее Военно-Политическое Краснознаменное Училище Им.Маршала Советского Союза Бирюзова С.С.
Priority to SU853901850A priority Critical patent/SU1290344A1/ru
Application granted granted Critical
Publication of SU1290344A1 publication Critical patent/SU1290344A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и предназначено дл  моделировани  процессов обслуживани  в сложных системах. Цель изобретени  - расширение функциональных -возможностей за.счет воспроизведени  режима абсолютного приоритета обслуживани  без потерь поступивших за вок. Устройство содержит блок моделировани  очереди, состо щий из элементов И, ИЛИ, задержки и реверсивных счетчиков очереди за вок высокого и низкого приоритета, блок поиска свободных каналов, состо щий из элементов И, ИЛИ, задержки, запрета и TptirrepoB, и блок обслуживани , состо щий из злементов И, ШЩ, . задержки, триггеров, счетчиков обслуженных за вок высокого и низкого приоритета, счетчика вытесненных за вок, счетчиков за вок высокого и низкого приоритета, не прин тых к обслуживанию с первого раза. 3 ил. с S (Л с |С ;о о оэ 4 4

Description

Изобретение относитс  к вычислиельной технике, предназначено дл  оделировани  процессов обслуткивани  может быть использовано при исслеовании сложных систем.
Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет воспроизведени  режима абсолютного приоритета в обслуживании без потерь поступивших за вок.
На фиг. 1 приведена схема блока моделировани  очереди; на фиг. 2 - схема блока поиска свободных каналов ; на фиг. 3 - схема блока обслуивани .
Блок 1 моделировани  очереди содержит вход 2 за вок высокого и вход 3 за вок низкого приоритета, реверсивные счетчики очереди за вок высокого 4 и низкого 5 приоритета, третий 6 и четвертый 7 элементы И, первый 8 и третий 9 элементы задержки, п тый 10 и шестой П элементы И, первый 12 и второй 13 элементы ИЛИ, второй 14 и четвертый 15 элементы задержки, четвертый 16, седьмой 17, третий 18 и п тый 19 элементы ИЛИ,. реверсивные счетчики очереди за вок
высокого 20 и низкого 21 приоритета, восьмой элемент ИЛИ 22, второй 23 и первый 24 элементы И, шестой элемент ИЛИ 25, седьмой элемент И 26, входы и вь1ходы 27-32 элементов.
Блок 33 поиска свободных каналов содержит первьш элемент ИЛИ 34, первый элемент 35 запрета, первый триггер 36, второй элемент 37 запрета, второй триггер 38, второй элемент ИЛИ 39, третий элемент 40 запрета, четвертый триггер 41, третий триггер 42, первый элемент 43 задержки, первый 44 и второй 45 элементы И, п тый триггер 46, второй элемент 47 задержки, шестой 48 и седьмой 49 элементы И, третий 50, восьмой 51, четвертый 52, дев тый 53, п тый 54 и дес тый 55 элементы И, третий 56 и четвертый 57 элементы ИЛИ, входы и выходы 58-63 элементов блока. Блок 64 обслуживани  содержит пер- вый элемент ИЛИ 65, первый триггер 66, первый элемент И 67, второй элемент ИЛИ 68, первый элемент 69 задержки , п тый ИЛИ 70, третий триггер.71, четвертый элемент И 72, шестой элемент ИЛИ 73, третий элемент 74 задержки, седьмой элемент ИЛИ 75,
0
5
второй триггер 76, дев тый 77 и восьмой 78 элементы И, второй элемент 73 задержки, дес тый 80 и с,едьмой 8Ь элементы И, дев тый элемент,ИЛИ 82, четвертый триггер 83, второй 84 и третий 85 элементы И, третий элемент ИЛИ 86, п тый 87 и шестой 88 элементы И, четвертый элемент ИЛИ 89, восьмой элемент ИЛИ 90, счетчики обслу сенных за вок высокого 91 и низкого 92 приоритета, счетчик 93 вытесненных за вок, счетчики за вок высокого 94 и низкого 95 приоритета, не прин тые к обслуживанию с первого раза, выходы 96 и 97 элементов блока, первый 98 и второй 99 генераторы случайны : импульсов.
Устройство работает следующим образом .
Приоритетные и обычные за вки по вл ютс  на входах 2 и 3 соответственно и регистрируютс  реверсивными счетчиками 20 и 21. Кроме того, на суммирующие входы этих счетчиков могут поступать за вки с выхода блока обслуживани  как не прошедшие обслуживание . Эти за вки вначале поступают на вычитающие входы реверсивных счетчиков (приоритетные за вки по цепи: выход 30, элемент ИЛИ 16, обычные - выход 32, элемент ИЛИ 17). Через элементы 8 и 9 задержки и входы элементов ИЛИ 12 и 13 за вки вновь регистрируютс  реверсивными счетчиками..С целью ликвидации потерь за вок при возможном их совпадении на входах элементов ИЛИ 12, 13 используютс  элементы И 10 и 11 и элементы 14 и 15 задержки.
Реверсивные счетчики 20 и 21 настраиваютс  на определенную длину очереда , регистрируемую элементами И 23, 24. При достижении определенной длины очереди с элементов И 23, 5 24 поступают сигналы на инверсные входы элементов И 6, 7, что предотвращает поступление за вок в систему (система с отказами при достижении очередью определенной длины).
Дл  того чтобы в устройство поиска свободного канала поступала одна за вка (приоритетна  или обычна ), предусмотрен элемент 26 запрета, который закрывает выход дл  обычных за вок, если имеетс  приоритетна  за вка. Следовательно, в блок поиска свободного канала по входу 27 может поступать только приоритетна  за в0
5
0
0
5
3
ка, а по входу 28 - только обычна  Блок поиска свободного канала распдел ет поступающие за вки между двм  каналами обслуживани . Каждьй кнал может в .один и тот же момент времени обслуживать или приоритетную за вку, или обычную. Если оба канала зан ты обслуживанием обычны или приоритетных за вок, то вновь поступающа  обычна  за вка поступа оп ть в блок моделировани  очереди (реверсивный счетчик 21). Если оба канала зан ты обслуживанием приори
тетных за вок, то вновь поступающа  приоритетна  за вка становитс  в очередь приоритетных за вок (реверсивный счетчик 20). Если зан ты оба канала и хот  бы один из них зан т обслуживанием обычной за вки, то поступающа приоритетна  за вка вытесн ет обыч- ную из канала обслуживани . В этом случае обычна  за вка не снимаетс  из очереди.
Поступающа  по входу 27 или 28 люба  за вка ищет свободный канал. За зан тостью каналов след т триггеры 36, 42 и 46. Триггеры 38 и 41 обеспечивают распознавание приоритетности за вки. Если оба канала свободны , то триггеры блока поиска сво- бодного канала наход тс  в нулевом состо нии..Поступающа  за вка через злемент ИЛИ 34, открытый элемент 35 запрета переводит триггер 36 в единичное состо ние, в котором он находитс  до тех пор, пока за вка не уйдет в канал обслуживани . Если свободен первый канал, за вка через элемент И 45 поступает на входы элементов И 50 и 51. Если за вка приоритетна , то триггер 38, перрход  в единичное состо ние, разрешает рход за вки в первый канал обслуживани  через элемент И 50 и выхо 58. После этого триггер 38 переходит в нулевое состо ние. Если за вка обычна , то триггер 41 переходит в : единичное состо ние и обеспечивает Прохождение за вки через элемент И 51 и выход 59.
Когда первый канал обслуживани  зан т за вкой, триггер 42 переходит в единичное состо ние и находитс  в нем до тех пор, пока не закончитс  обслуживание за вки. Чтобы обеспечит нахождение сигнала в свободный второй канал при свободном первом, предусмотрена предварительна  установка
O
5
5
0
0 5 0
5
4
триггера. 36 в нулевое состо ние, прежде чем от триггера 42 через элемент 43 задержки будет подан сигнал зан тости канала на один вход элемента И 44. В этом случае следующа  поступающа  за вка при зан том первом канале , перевод  триггер 36 в единичное состо ние, проходит через элемент И 44 к входам элементов И 48, 49. Если второй канал свободен, то за вка через элемент И 49 и соответствующий элемент И 52 дл  приоритетных или И 53 дл  обычных за вок поступает в канал. Триггер 46 переходит в единичное состо ние, в котором находитс  до тех пор, пока не освободитс  канал В этом случае триггер 36 переходит в нулевое состо ние, прежде чем разрешающий сигнал через элемент 47 задержки поступит на вход элемента И 48.
Если оба канала зан ты, за вка, поступающа  после очередной установки триггера 38 в единичное состо ние, 5 проходит через элементы И 44, 48 и далее через элемент И 54 дл  приоритетных за вок на выход 62 и через элемент И 55 дл  обычных за вок на выход 63. С выхода 63 обычные за вки поступают вновь во входное устройство и регистрируютс  счетчиком 95. С выхода 62 приоритетные за вки при зан тых каналах поступают в блок обслуживани  на узел из триггеров 76 и 83 и элементов И 77, 78, 80 и 81. Если триггеры 76 и 83 наход тс  в единичном состо нии, то это означает, что в каналах - приоритетные за вки, и поэтому вновь поступивша  приоритетна  за вка по цепи: выход 62, элемент И 77, элемент И 80 регистрируетс  счетчиком 94 и возвращаетс  в схему очереди приоритетных за вок входного устройства (вход 29). Триггеры 38 и 41 переход т в нулевое состо ние после подачи сигналов с элементов ИЛИ 56 и 57 при прохождении за вок через соответствующие выходы устройства поиска свободного канала. Рассмотрим работу блока обслуживани .
Если канал зан т обслуживанием какой-либо за вки, то триггер 66 или 71 находитс  в единичном состо нии до тех пор, пока с соответствующего генератора случайных импульсов не поступит импульс, свидетельствующий о конце обслуживани  за вки. После этого триггер 66 или 71 пере0
ходит в нулевое состо ние по цепи обратной св зи через элемент ИЛИ 68 или 73. Одновременно .подаетс  сигнал на установку в нулевое состо ние триггера А2 или 46 блока поиска свободного канала по цепи 96 или 97. Регистраци  конца обслуживани  за вки производитс  дл  приоритетных за вок счетчиком 91, а обычных - счетчиком 92. В этом случае сигнал о сн тии за вок из очереди подаетс  дл  приоритетных за вок по цепи 30, а л  обычных за вок - по цепи 31, откуда сигнал поступает на вычитающий вход соответствующего реверсивного счетчика.
Если первый канал зан т обслуживанием обычной за вки, а второй - приоритетной, то по приходе приоритетной за вки триггер 76 находитс  в нулевом состо нии, сигнал с элемента И 78 поступает на элемент 69 задержки и элемент ИЛИ 68 первого канала. При этом триггер 66 переходит в нулевое состо ние, а затем по цепи: элемент 69 задержки, элемент ИЛИ 65 триггер переводитс  в единичное состо ние , т.е. происходит вытеснение из обслуживани  обычной за вки, котора  остаетс  в пам ти схемы очереди обычных за вок как необ служенна  Триггер 76 фиксирует прохождение приоритетной за вки в первый канал, переход  в единичное состо ние после сигнала по цепи: выход элемента И 78 элемент 79 задержки, элемент ИЛИ 75. Элемент 79 задержки введен дл  того, чтобы вначале триггеры 36 и 38 перешли в нулевое состо ние, а затем триггер 76 - в единичное состо ние, чем предотвращаетс  передача сигнала через элемент И 77 в схему. Кроме- того, счетчиком 93 фиксируетс  происшедшее в первом канале вытеснение обычной за вки. Аналогичные действи  происход т, если оба канала зан ты обслуживанием обычных за вок, а внов пришедша  за вка - приоритетна .
Если первый канал зан т обслуживанием приоритетной за вки, а второй - :обычной, то вновь пришедша  приоритетна  за вка застанет триггер 76 в единичном со сто нии. Сигнал проходит
по цепи: выход 62, элементы И 77, 81, j низкого приоритета устройства, выИЛИ 82, .перевод  триггер 83 в единичное состо ние. Вытеснение обычной за вки из,второго канала проходит по цепи: выход И 81, элемент ИЛИ 73, нуход третьего элемента И соединен со счетным входом счетчика за вок высокого приоритета и первым входом первого элемента ИЛИ, выход четвертого
2903446
левой вход триггера 71. После этого триггер переходит в единичное состо ние по цепи: элемент 74- задержки, элемент ИЛИ 70, единичный вход триггера 71, что свидетельствует о зан тости канала приоритетной за вкой. Факт вытеснени  за вки фиксируетс  счетчиком 93 по цепи: элемент 74 задержки , элемент ИЛИ 90, счетчик 93.
JQ Сигналы о конце обслуживани  приоритетных за вок фиксируютс  счетчиком 91 через элементы ИЛИ 86, И 84 дл  первого канала и элемент И 87 дл  второго канала. Сигналы о конце обJ5 служивани  обычных за вок фиксируютс  счетчиком 92 через элементы ИЛИ 89, И 85 дл  первого канала и элемент И 88 дл  второго канала. Элементами И 84, 85 управл ет триггер 76, а элементами И 87, 88 - триггер 83.
20
Таким образом, в результате моделировани  по показани м счетчиков известно общее число приоритетных за вок , поступивших в систему (счетчик 4); обжее число обычных за вок, по- ступив:ших в систему (счетчик 5); число за вок, не прин тых к обслуживанию с первого раза, приоритетных
(счетчик 94) и обычных (счетчик 95); число обычных за вок, вытесненных из каналов приоритетными за вками (счетчик 93); число обслуженных при-, оритетных (счетчик 91) и обычных
(счетчик 92) за вок. Име  такие данные , при соблюдении условий статистического моделировани  по количеству за вок можно определить веро тность состо ний моделируемой СМО.

Claims (1)

  1. Формула изобретени 
    Устройство дл  моделировани  систем массового обслуживани , содержащее блок моделировани  очереди, состо вши из реверсивного счетчика очереди за вок высокого приоритета, реверсивного счетчика очереди за вок низкого приоритета, разр дные выходы
    которых: подключены к входам соответственно первого и второго элементов И, третий и четвертый элементы И, первые входы которых  вл ютс  соответственно входами за вок высокого
    ход третьего элемента И соединен со счетным входом счетчика за вок высокого приоритета и первым входом первого элемента ИЛИ, выход четвертого
    элемента И подключен к счетному входу счетчика за вок низкого приоритета и первому входу второго элемента ИЛИ, третий и четвертый элементы ИЛИ блок поиска свободных каналов, состо щий из двух элементов ИЛИ, блок обслуживани , состо щий из первого и второго генераторов случайньпс импульсов , первого и второго элементов И, счетчика обслуженных за вок высокого приоритета и счетчика обслуженных за вок низкого приоритета, о т- лич ающеес  тем, что, с целью расширени  функциональных возможностей за счет воспроизведени  режима абсолютного приоритета в обслуживании без потерь поступивших за вок , блок моделировани  очереди дополнительно содержит с п того по седьмой элементы И, четыре элемента задержки, с третьего по восьмой элементы ИЛИ, блок поиска свободных каналов дополнительно содержит третий
    рому входу второго элемента ИЛИ, выход шестого элемента И соединен с входом четвертог о элемента задержки, выход которого подключен к первому входу п того элемента ИЛИ, второй вход которого соединен с выходом второго элемента ИЛИ, а его выход - с суммирую- входом реверсивного счетчика очереди низкого приоритета за вок, разр дные вьгходы которого соединены соответственно с входами шестого элемента ИЛИ, вычитающий вход реверсивного счетчика очереди за вок низкого приоритета подключен к выходу седьмо- 15 го элемента ИЛИ, выход шестого элемента ИЛИ подключен к пр мому входу седьмого элемента И, инверсный вход которого соединен с выходом восьмого элемента ИЛИ, входы которого подключены соответственно к разр дным выходам реверсивного счетчика очереди за вок высокого приоритета, в блоке поиска свободных каналов выход первого элемента ИЛИ соединен с информационным
    и четвертый элементы ИЛИ, три элемента запрета, п ть триггеров, два эле- 25 входом первого элемента запрета, вы- мента задержки, дес ть элементов И, ход которого подключен к первому вхо- блок обслуживани  дополнительно вклю- ДУ первого триггера, выход которого чает дев ть элементов ИЛИ, с третье- соединен с управл юп91м входом первого по дес тый элементы И, три элемен- го элемента запрета и первыми входа- та задержки, четыре триггера, счетчик Л) ми первого и второго элементов И,
    вытесненных за вок, счетчик за вок высокого приоритета, не прин тых к обслуживанию с первого раза, счетчик за вок низкого приоритета, не прин тых к обслуживанию с первого раза, причем в блоке моделировани  очереди инверсный вход третьего элемента И соединен с выходом первого элемента И, а его выход соединен с первым входом п того элемента И, второй вход которого подключен к выходу первого элемента задержки и к второму входу первого элемента ИЛИ, выход п того элемента И соединен с входом второго элемента задержки, выход которого подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен с выходом первого элемента ИЛИ, а выход - с суммирующим входом
    реверсивного счетчика очереди за вок 50 того и п того элементов И подключены
    высокого приоритета, вычитающий вход которого подключен к, выходу четвертого элемента ИЛИ, инверсньй вход четвертого элемента И соединен с выходом второго элемента И, а выход Iчетвертого элемента И соединен с первым входом шестого элемента И, второй вход которого подключен к выходу третьего элемента задержки и вто- элемента И и первым входам дев того
    to
    . , 20 8
    рому входу второго элемента ИЛИ, выход шестого элемента И соединен с входом четвертог о элемента задержки, выход которого подключен к первому входу п того элемента ИЛИ, второй вход которого соединен с выходом второго элемента ИЛИ, а его выход - с суммирую- входом реверсивного счетчика очереди низкого приоритета за вок, разр дные вьгходы которого соединены соответственно с входами шестого элемента ИЛИ, вычитающий вход реверсивного счетчика очереди за вок низкого приоритета подключен к выходу седьмо- 15 го элемента ИЛИ, выход шестого элемента ИЛИ подключен к пр мому входу седьмого элемента И, инверсный вход которого соединен с выходом восьмого элемента ИЛИ, входы которого подключены соответственно к разр дным выходам реверсивного счетчика очереди за вок высокого приоритета, в блоке поиска свободных каналов выход первого элемента ИЛИ соединен с информационным
    25 входом первого элемента запрета, вы- ход которого подключен к первому вхо- ДУ первого триггера, выход которого соединен с управл юп91м входом первого элемента запрета и первыми входа- Л) ми первого и второго элементов И,
    выход второго элемента запрета соединен с первым входом второго триггера , выход которого подключен к управл ющему входу второго элемента заJJ прета и первым входам третьего, четвертого и п того элементов И, выход первого элемента И соединен с первыми входами шестого и седьмого элементов И, а выход второго элемента И
    40 подключен к первому входу второго элемента ИЛИ, второму входу третьего элемента И, первому входу восьмого элемента И и первому входу третьего триггера, первый выход которого че45 рез первый элемент задержки подключен к второму входу первого элемента И, а второй выход третьего триггера соединен с вторым входом второго элемента И, выходы третьего, четверсоответственно к входам третьего элемента ИЛИ, выход которого соединен с вторым входом второго триггера, выход третьего элемента задержки со- 55 единеи с первым входом четвертого триггера, выход которого подключен к управл ющему входу третьего элемента запрета, второму входу восьмого
    дес того эдементов И, первый выход  того триггера через второй элемент адержки соединен с вторым входом естого элемента И, выход которого i одключен к вторьм входам п того и ес того элементов И и второму входу торого элемента ИЛИ, выход которого, оединен с вторым входом первого. триггера, выходы восьмого, дев того и дес того элементов И соединены соответственно с входами четвертого элемента ИЛИ, второй выход п того триггера подключен к второму входу седьмого элемента И, выход которого соединен с вторыми входами четвертого и дев того элементов И, первым входом п того триггера и третьим входом второго элемента ИЛИ, в блоке обслуживани  выход первого элемента ИЛИ соединен с первым входом первого триггера,, второй вход которого подключен к выходу второго элемента ИЛИ, выход первого триггера соединен с первым входом первого элемента И, второй вход которого подключен к выходу первого генератора случайных импульсов, выход первого элемента И соединен с первым входом второго элемента ИЛИ и первыми входами второго и третьего элементов И, выход второго элемента И подключен к первому входу второго триггера и первому входу третьего элемента ИЛИ, выход которого соединен со счетным входом счетчика обслуженных за вок высокого приоритета, выход третьего элемента И соединен с первым входом четвертого элемента ИЛИ, выход которого соединен со счетным входом счетчика обслуженных за вок низкого приоритета, выход п того элемента ИЛИ -подключен к первому входу третьего триггера, выход которого соединен с первым входом- четвертого элемента И, выход которого подключен к первому входу шестого элемента ИЛИ и первым входам п того и шестого элементов И, выход п того элемента И соединен с вторым входом третьего элемента ИЛИ и первым входом четвертого триггера, первый выход которого подключен к первому входу седьмого элемента И и второму входу шестого элемента И, выход которого соединен -с вторым входом четвертого элемента ИЛИ, выход седьмого элемента ИЛИ подключен к второму входу второго триггера, первый выход которого соединен с вторым входом третьего элемента И и первым входом восьмо 1290344 го
    to
    f5
    20
    25
    клю мен эл под ве ИЛИ со эле три вто дев под эл эл со вы об се ро ду во ход че ко п  тр с и ИЛИ но во ди ге
    jr чай вх пе со тр
    40 ло ро мо вы со
    45 эл оч ко пе ны
    50 бл хо кл ме че че бл хо со де
    30
    55
    344 го
    10
    5
    0
    5
    элемента И, выход которого подключен к второму входу второго элемента ИЛИ и входам первогв и второго элементов задержки, выходы которых подключены к первым входам соответственно первого и восьмого элементов ИЛИ, выход второго элемента задержки соединен с первым входом седьмого элемента ИЛИ, второй выход второго триггера соединен с вторым входом второго элемента И и первым входом дев того элемента И, выход которого подключен к второму входу седьмого элемента И и первому входу дес того элемента И, выход которого соединен со счетным входом счетчика за вок высокого приоритета, не прин тых к обслуживанию с первого раза, выход седьмого элемента И подключен к второму входу шестого элемента ИЛИ, входу третьего элемента задержки и первому входу дев того элемента ИЛИ, выход которого соединен с вторым входом четвертого триггера, второй выход которого подключен к вторым входам п того и дес того элементов И, выход третьего элемента задержки соединен с первым входом п того элемента ШШ и вторым входом восьмого элемента ИЛИ, вых:од которого подключен к счетному входу счетчика вытесненных за вок , вьпсод шестого элемента ИЛИ соединен с вторым входом третьего триггера , а выход второго генератора слуr чайных импульсов соединен с вторым входом четвертого элемента И, выход первого элемента И блока обслуживани  соединен с вторым входом третьего триггера блока, поиска свободных кана0 лов, вых:од третьего элемента И которого подключен к второму входу седьмого элемента ИЛИ блока обслуживани , выход третьего элемента ШШ которого соединен с первым входом четвертого
    5 элемента ИЛИ блока моделировани  очереди, выход восьмого элемента ШШ которого соединен с первым входом первого элемента ИЛИ и информационным входом второго элемента запрета
    0 блока поиска свободных каналов, выход восьмого элемента И которого подключен к третьему входу первого элемента ШШ блока обслуживани , выход четвертого элемента И которого подключен к второму входу п того триггера блока поиска свободных каналов, выход четвертого элемента И которого соединен с вторыми входами п того и дев того элементов ИЛИ блока обслу0
    5
    живани , выход дес того элемента И которого подключен к входу первого элемента задержки и второму входу четвертого элемента ИЛИ блока моделировани  очереди, выход седьмого элемента И которого соединен с вторым входом первого элемента ИЛИ и информационным входом третьего элемента запрета блока поиска свободных каналов, выход дев того элемента И которого подключен к третьему входу п того элемента ИЛИ блока обслуживани , выход четвертого элемента ИЛИ которого соединен с первым входом седьмого элемента ИЛИ блока моделировани  очереди, второй вход седьмог элемента ИЛИ и вход третьего эле
    мента задержки блока моделировани  очереди соединены с выходом дес того элемента И блока поиска свободных | каналов и счетным входом счетчика за вок низкого приоритета, не прин тых к обслуживанию с первого раза, блока обслуживани , выход п того элемента И блока поиска свободных каналов соединен с вторыми входами восьмого и дев того элементов И блока обслуживани , второй вход седьмого элемента ИЛИ которого подключен к выходу третьего элемента И блока поиска свободных каналов, выход четвертого элемента ИЛИ которого подключен к второму входу четвертого триггера , блока поиска свободньк канала.
    Фиг.1
    Фиг. 2.
    30
    . Составитель В. Фукалов Редактор И. Рыбченко Техред Л.Сердюкова Корректор О, Лугова 
    Заказ 7904/48
    Тираж 673Подписиое
    ВНИИПИ Государствениого комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4
    5V
    Фиг.З
SU853901850A 1985-05-27 1985-05-27 Устройство дл моделировани систем массового обслуживани SU1290344A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853901850A SU1290344A1 (ru) 1985-05-27 1985-05-27 Устройство дл моделировани систем массового обслуживани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853901850A SU1290344A1 (ru) 1985-05-27 1985-05-27 Устройство дл моделировани систем массового обслуживани

Publications (1)

Publication Number Publication Date
SU1290344A1 true SU1290344A1 (ru) 1987-02-15

Family

ID=21179502

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853901850A SU1290344A1 (ru) 1985-05-27 1985-05-27 Устройство дл моделировани систем массового обслуживани

Country Status (1)

Country Link
SU (1) SU1290344A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 610112, кл. G 06 F 15/20, 1975.. Авторское свидетельство СССР 1242983, кл. G 06 F 15/20, 1984. *

Similar Documents

Publication Publication Date Title
SU1290344A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1091161A2 (ru) Устройство дл управлени обслуживанием за вок в пор дке поступлени
SU1193677A1 (ru) Устройство дл организации очереди
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
SU1049916A1 (ru) Устройство дл моделировани многофазных систем массового обслуживани
SU1550530A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1137477A2 (ru) Устройство дл моделировани марковских потоков сигналов
SU1522232A1 (ru) Устройство дл коммутации сообщений в сет х передачи данных
SU1481790A1 (ru) Устройство дл моделировани систем массового обслуживани
RU1837288C (ru) Устройство динамического приоритета
SU1354203A1 (ru) Устройство дл моделировани узлов коммутации сообщений
SU1111172A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1185335A1 (ru) Устройство дл управлени обслуживанием запросов
SU1142835A1 (ru) Устройство с динамическим измерением приоритета
SU1411758A1 (ru) Устройство дл сопр жени к абонентов с М вычислительными машинами
SU941981A1 (ru) Устройство дл сопр жени абонентского пункта с цифровой вычислительной машиной
SU1730643A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1481901A1 (ru) Преобразователь последовательного кода в параллельный
SU1681308A1 (ru) Устройство дл моделировани многоканальных систем массового обслуживани
SU1388863A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1272340A1 (ru) Устройство дл моделировани систем массового обслуживани с относительными приоритетами
SU1111162A1 (ru) Многоканальное устройство дл обслуживани запросов со сменными кодами приоритетов
SU1316050A1 (ru) Буферное запоминающее устройство
SU1495793A1 (ru) Устройство динамического приоритета
SU1434431A2 (ru) Устройство дл организации очереди