SU1243119A1 - Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени - Google Patents

Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени Download PDF

Info

Publication number
SU1243119A1
SU1243119A1 SU833661768A SU3661768A SU1243119A1 SU 1243119 A1 SU1243119 A1 SU 1243119A1 SU 833661768 A SU833661768 A SU 833661768A SU 3661768 A SU3661768 A SU 3661768A SU 1243119 A1 SU1243119 A1 SU 1243119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
sequence
pulses
delayed
cycle
Prior art date
Application number
SU833661768A
Other languages
English (en)
Inventor
Юрий Степанович Дмитриев
Александр Николаевич Тырсин
Original Assignee
Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева filed Critical Куйбышевский Ордена Трудового Красного Знамени Авиационный Институт Им.Акад.С.П.Королева
Priority to SU833661768A priority Critical patent/SU1243119A1/ru
Application granted granted Critical
Publication of SU1243119A1 publication Critical patent/SU1243119A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение предназначено дл  подавлени  помех в трактах преобразовани  младших разр дов цифровых измерительных устройств. Цель изобретени  - повышение помехоустойчивости и уменьшение времени преобразовани  выходной последовательности импульсов. Способ включает следующие операции: задержку импульсов, сравtC СО 1г бьиг. 7 ;о

Description

нение их уровней с пороговым, многократное последовательное преобразование , во врем  каждого из которых каждый импульс входной последовательности задерживают на разное число тактов. При этом в-К-м такте пре- образовани  (1-2)-й импульс дважды задерживают на один такт; (1.-1)-й импульс задерживают на один такт. 1--Й импульс не задерживают. Произво .«
Изобретение бтноситс  к электроизмерительной и импульсной технике и предназначено дл  подавлени  вли ни  помех в трактах преобразовани  младших разр дов цифровых измерительных устройств.
Цель изобретени  уменьшение времени преобразовани  выходной последовательности импульсов и повышение помехоустойчивости.
На фиг.1 представлена временна  .диаграмма преобразовани ; на фиг.2 - ..фт,ок-схэма устройства, реализутацего способ; на фиг.З - устройство двухкратного преобразовани  по предлагаемому способу; на фиг.4 - функциональна  схема тракта преобразовани  аналоговых сигналов в цифровые.
Способ преобразовани  последовательности пр моугольных импульсов напр жени  включает операции задержки импульсов и сравнени  уровней импульсов с пороговым уровнем, в котором многократко последовательно повтор ют преобразовани , во врем  каждого из которых каждый импульс из входной последовательности задержи- вают на разное число тактов, что в t-M такте преобразовани  (-2)-й пульс дважды задерживают на один такт, (с.-1)-й импульс задерживают на один такт, I -и импульс не задерживают , производ т сравнение уровней трех указанных импульсов во врем  действи  t-го импульса и формируют выходной импульс с уровнем, равным уровню двух из трех подвергавшихс  сравнению импульсов.
. Устройство дл  осуществлени  способа преобразовани  последовательнос-д т сравнение уровней трех указанных импульсов во врем  действи  -го импульса и формируют выходной импуль с уровнем, равным уровню двух из трех подвергавшихс  сравнению импульсов; . Устройство, реализующее способ, содержит распределитель 1 импульсов, D-триггеры 2-4, мажоритарный элемент 5, вход 6 и выход 7 устройства, 1 з,п,ф-ль.,4 ил„
ти пр моугольных импульсов напр жени  содержит последовательно соединенные распределитель 1 импульсов, три 1)триггера 2-4 и мажоритарный
элемент 5, при этом информационные входы трех D-триггеров объединены и  вл ьэтрЯ входом 6 преобразовател , а синхронизирующие.входы соединены с вы- распределител  1 импульсов,.
пр мые входы D-триггеров 2-4 подключены к соответствукщим входам мажо- ритарного элемента -Sj выход которого  вл етс  выходом 7 устройства, Кроме того, функциональна  схема
тракта преобразовани  аналоговых сигналов в цифровые содержит устройство 9 преобразовани  последовательности импульсов, датчики 10, аналого- цифровой .преобразователь-11, коммутатор 12, оперативное ЗУ 13, устройство 14 преобразовани  после цифровой обработки сигналов, дешифратор 15, . индикатор 16. - . .
На фиг,1 обозначены диах рамма исходкой последовательности импульсов (ft.), диаграмма последовательности импульсоВэ преобразованной по предложенному способу один раз (S), диаграмма последовательности импульсов , преобразованной по предложенному способу два раза .(&) Над диаграммами за1шсаны номера тактов. Рассмотрим диаграмму 6 , На первом такте осуществл етс  прием 1-ГО импульса из
последо.вательн:остиС , На втором так-- те преобразовани  1-й импульс последовательности Л задерживают на один TakT н принимают 2-й импульс последовательности Ci, На третьем такте преобразовани  1-й импульс последо31
вательности CL задерживают еще на оди такт, 2-й импульс задерживают на один такт, принимают 3-й импульс. Затем сравнивают амплитуду этих трех импульсов, которые  вл ютс  импуль- сами с амплитудой единичного уровн , следовательно, на третьем такте у последовательности ё сформируетс  импульс с амплитудой единичного уровн . Аналогично, например, на 14-м такте преобразовани  12-й импуль с дважды задерживаетс  на один такт, 13-й импульс задерживаетс  один раз на один такт, принимаетс  14-й импульс , У импульсов 12, 13 и 14 -го тактов два имеют амплитуду нулевого уровн , следовательно, на 14-м такте -у последовательности О сформируетс  импульс с амплитудой нулевого уровн  . Аналогично формируютс  и все остальные импульсы последовательности б . Последовательность Ь формируетс  также, как и последовательность б , только дл  нее входной  вл етс  последовательность б ,
Во врем  одного преобразовани  по предлагаемому способу происходит испра.вление амплитуд импульсов 7, 17 и 23-го тактов входной последовательности импульсов, во врем  повтор ного преобразовани  по предлагаемому способу происходит исправление амплитуды импульса 25-го такта входной последовательности импульсов.
причем в каждом преобразовании участки импульсов одинаковой амплитуды сдвигаютс  вправо на один такт. Импульсы 12 и 13-го тактов входной последовательности сохранились в выходной последовательности импульсов и передвинулись вправо на два такта.
По предложенному способу в ка ждо такте преобразовани  используют три импульса5 однако можно использовать в каждом такте преобразовани  и лю- бое другое (большее чем три) нечетное число импульсов. При увеличени числа импульсов эффективность преобразовани  возрастает, но в то же врем  очень сильно усложн етс  тех- ническа  реализаци  предлагаемого способа.
Устройство, реализующее .способ преобразовани , .работает следующим образом,,
На вход распределител  1 импульсов (фиг,2) из тактового генератора импульсов подаютс  тактовые импуль
5 Ш 15 20 5
-
5
0
19.4
сы с той же частотой, что и поступ- ление преобразуемой (входной) последовательности импульсов. Распределитель 1 и три D-триггера 2-4 осуществл ют задержку импульсов, мажоритар ньй элемент 5 формирует на каждом такте новый импульс с амплитудой, равной амплитуде двух из трех поступивших на его вход импульсов, С выхода мажоритарного элемента 5 подаетс  уже преобразованна  последовательность импульсов.
Дл  осуществлени  двухкратного преобразовани  по предложенному способу предназначено соединение, показанное на фиг,3. Многократное преобразование осуществл етс  устройством со схемой, аналогичной на фиг,2 с распределителем 1 импульсов и отличающийс  от нее количеством (М) формирователей 8, состо щих из последовательно включенного счетчика и-мажоритарного элемента.
Функциональна  схема тракта преобразовани  аналоговых сигналов в цифровые (фиг,4) включает в себ  как устройства преобразовани  до цифровой обработки сигналов, так и устройство преобразовани  после цифровой обработки сигналов.

Claims (2)

  1. Формула изобретени 
    1, Способ преобразовани  последовательности пр моугольных импульсов напр жени , включающий операции задержки импульсов и сравнени  уровней импульсов с пороговым уровнем, о т- личающийс  тем, что, с целью уменьшени  времени преобразовани  выходной последовательности импульсов , повышени  помехоустойчивости , многократно последовательно пов-. тор ют. преобразовани , во.врем  каждого из которых .каждый импульс из входной последовательности задерживают на разное число тактов, что в i-u такте преобразовани  (-2)-й импульс дважды задерживают на один такт, (--1)-й импульс задерживают на один такт,.-й импульс не задерживают, производ т сравнение уровней трех указанных импульсов во врем  действи  t -ro импульса и формируют вькод- ной импульс с уровнем, равным уровню двух из трех подвергавшихс  сравнению импульсов.
    5
  2. 2. Устройство дл  преобразовани  последовательности пр моугольных импульсов напр жени , содержащее последовательно соединенные распределитель импульсов, три D-триггера и мажоритарный элемент, отличающеес  тем, что, с цепью уменьшени  времени преобразовани  выходной последовательности импульссГв,
    1,23 4 5,Г, 7 8.9 Ю 111tJSM,n,Wff№19EBlffg2S K№
    iq6
    повышени  помехдустойчивости, информационные входы трех D-триггеров объединены и  вл ютс  входом преоб- разовател1 , а синхронизирующие входы соединены с выходами распределител  импульсов, пр мые выходы В-триггероВ| подклнзчены к соответствующим входам мажоритарного элемента, выход которого  вл етс  выходом устройства
    фог.1
    Редактор Л.Гратилло
    (игЛ
    Составитель В.Чижиков
    Техред Н.Ббш.ало- Корректор А.Т ско
    Заказ 3717/56Тираж 816Подписное
    ВНИИПИ Государственного комитета СССР
    по делам и зобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна , 4
SU833661768A 1983-11-09 1983-11-09 Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени SU1243119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833661768A SU1243119A1 (ru) 1983-11-09 1983-11-09 Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833661768A SU1243119A1 (ru) 1983-11-09 1983-11-09 Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени

Publications (1)

Publication Number Publication Date
SU1243119A1 true SU1243119A1 (ru) 1986-07-07

Family

ID=21088844

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833661768A SU1243119A1 (ru) 1983-11-09 1983-11-09 Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени

Country Status (1)

Country Link
SU (1) SU1243119A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Новицкий П.В. Основы информационной теории измерительных устройств. Л.: Энерги , 1968, с. 219. Гришина Ю.П. и др. Микропроцессоры в радиотехнических системах. М.: Радио, 1982, с.120-125. *

Similar Documents

Publication Publication Date Title
SU1243119A1 (ru) Способ преобразовани последовательности пр моугольных импульсов напр жени и устройство дл его осуществлени
JPH0720582U (ja) 半導体試験装置用波形整形回路
JPH0645936A (ja) アナログ・デジタル変換方式
SU1721809A1 (ru) Устройство преобразовани последовательности пр моугольных импульсов напр жени
SU1594703A1 (ru) Преобразователь двоичного кода в четырехпозиционный код
SU1511851A1 (ru) Устройство дл синхронизации импульсов
SU985758A1 (ru) Устройство обработки радиолокационных сигналов
SU684710A1 (ru) Фазоимпульсный преобразователь
JPS6354020A (ja) A/d変換装置
SU1173548A1 (ru) Устройство выбора каналов
RU1830531C (ru) Устройство дл вычитани частот двух импульсных последовательностей
SU1292169A1 (ru) Генератор импульсов
SU1374430A1 (ru) Преобразователь частоты в код
RU1791806C (ru) Генератор синхросигналов
SU1264180A1 (ru) Сигнатурный анализатор
SU432667A1 (ru) Фазо-импульсный многозначный элемент
SU1350486A1 (ru) Преобразователь перемещени в последовательность импульсов
SU1578810A1 (ru) Преобразователь непозиционного кода в двоичный код
RU1791833C (ru) Устройство дл выделени элементов изображени подвижных объектов
SU1622931A1 (ru) Способ преобразовани последовательностей пр моугольных импульсов и устройство дл его осуществлени
SU693538A1 (ru) Преобразователь интервала времени в цифровой код
SU957424A1 (ru) Генератор импульсов
SU1328931A1 (ru) Устройство фазировани временного интервала с тактовыми импульсами
SU1545212A1 (ru) Устройство дл реализации булевых функций
SU683018A1 (ru) Преобразователь временных интервалов в код