SU1236616A1 - Преобразователь двоично-дес тичного кода в двоичный - Google Patents

Преобразователь двоично-дес тичного кода в двоичный Download PDF

Info

Publication number
SU1236616A1
SU1236616A1 SU843757023A SU3757023A SU1236616A1 SU 1236616 A1 SU1236616 A1 SU 1236616A1 SU 843757023 A SU843757023 A SU 843757023A SU 3757023 A SU3757023 A SU 3757023A SU 1236616 A1 SU1236616 A1 SU 1236616A1
Authority
SU
USSR - Soviet Union
Prior art keywords
binary
input
output
counter
converter
Prior art date
Application number
SU843757023A
Other languages
English (en)
Inventor
Виктор Николаевич Тюкин
Валерий Олегович Лебедев
Original Assignee
Вологодский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вологодский Политехнический Институт filed Critical Вологодский Политехнический Институт
Priority to SU843757023A priority Critical patent/SU1236616A1/ru
Application granted granted Critical
Publication of SU1236616A1 publication Critical patent/SU1236616A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к автоматике и цифровой вычислительной технике-и может быть использовано дл  преобразовани  двоично-дес тичного кода в двоичный в устройствах ввода-вывода и преобразовани  информации . Цель изобретени  - упрощение преобразовател . Поставленна  цель достигаетс  введением в преобразователь , содержащий двоичный и двоично-дес тичный счетчики, генератора импульсов, элементов И, НЕ, дешифратора нул , регистра записи и элемента задержки с соответствующим их взаимным подктвочением, а также тем, что двоично-дес тичный счетчик выполнен реверсивным. 2 ил. с ®

Description

Изобретение относитс  к автоматике и цифровой вычислительной технике и может быть использовано дл  преобразовани  дес тичного кода чисел в двоичный в устройствах ввода-вывода и преобразовани  информации.
Целью изобретени   вл етс  упрощение преобразовател .
На фиг.1 приведена схема преобразовател ; на фиг.2 - диаграмма его работы.
Схема содержит генератор 1 импульсов , элементы И 2 и 3, элемент НЕ U, элемент 5 задержки, двоично-дес тичный (реверсивный) счетчик 6, дешиф- ратор 7 нул , двоичный счетчик 8 и регистр 9 записи.
Преобразователь работает согласно временнь1м диаграммам (фиг.2) следующим образом.
Информаци , подлежаща  преобразованию , в двоично-дес тичном ходе Np поступает на информационные входы двоично-дес тичного реверсивного счетчика 6. В исходном положении, соответствующем началу цикла преобразовани , двоично-дес тичный счетчик 6 находитс  в нулевом состо нии. При этом сигнал U, на выходе дешифратора 7 нул , на который подана ин- формаци  NPPс выхода двоично-дес тичного реверсивного счетчика 6, имеет значение, соответствующее логическому О, который, поступа  на второй вход первого элемента И 2, запирает его Дл  импульсной последовательности f, вырабатываемой генератором 1 импульсов и поступающей на первый вход первого элемента И 2. Одновременно , с этим выходной сигнал и„ дешифратора 7 нул  через элемент НЕ 4 поступает на второй вход второго элемента И 3 логической 1, на первый вход которого подана импульсна  последовательность f с выхода генератора импульсов. При этом первый же импульс f, импульсной последовательности f, пройд  второй элемент ИЗ, соединенный с входом переписи С регистра 9 записи, заносит в по следний информацию N. с выхода двоичного счетчика 8. Кроме того, i-гм- пульс f с выхода второго элемента ИЗ поступает на вход элемента 5 задержки , на выходе которого образует- с  задержанный импульс f, врем  чистого запаздывани  которого относительно импульса f должно быть меньше , чем период следовани  импульсной последовательности f, но достаточным дл  срабатывани  регистра 9 записи. Сигнал f, поступа  с выхода элемента 5 задержки, во-первых, на вход сброса R двоичного счетчика 8, устанавливает его и .нулевое состо ние, а во-вторых,.по входу предваритель- ной записи С заносит в двоично-дес тичный реверсивный счетчик 6 двоично-дес тичный код и„ числа, подлежапХ
щего преобразованию. При этом, в случае отличи  двоично-дес тичного кода Ng, от нулевого значени  дешифратор 7 нул51 вьщает сигнал U , соответствующий логической 1, который, во- первых, поступа  на второй вход первого элемента И 2, открывает его дл  импульсной последовательности f, а во-вторых, пройд  через элемент НЕ 4 на второй вход второго элемента И 3, запрещает ему формировать импульсную последовательность f . Импульсна  последовательность через первый элемент И 2 поступает одновременно на вход обратного счета (-) двоично-дес тичного реверсивного счетчика 6 и на счетный вход двоичного счетчика 8. При этом информаци , представленна  в двоично-дес тичном коде N, считываетс  из двоично-дес тичного счетчика 6 и переписываетс  в двоичный счетчик 8 соответственно в двоичном коде N импульсной последовательностью f . По окончании считывани , соответствующего обнулению двоично-дес тичного счетчика 6, дешифратор 7 нул  своим сигналом запирает по второму входу первый элемент И 2 и отпирает через элемент НЕ 4 по второму входу второй элемент И 3. При этом первый же импульс , выделенный из импульсной последовательности вторым элементом И 3 и поступающий на вход переписи регистра 9 записи, переписывает преобразованную в двоичный код информацию с выхода двоичного счетчика 8. в регистр 9 записи, выходы которого  вл ютс ; выходами преобразовател . Далее цикл преобразовани  повтор етс .

Claims (1)

  1. Формула изобретени 
    Преобразователь двоично-дес тичного кода в двоичный, содержащий двоичный и двоично-дес тичный счетчики , генератор импульсов, элементы И,НЕ, отличающийс  тем, что, с целью упрощени  его конструкции , он содержит элемент задержки, дешифратор нул  и регистр записи, а двоично-дес тичный счетчик выполнен реверсивным, причем выход генератора импульсов соединен с первыми входами первого и второго элементов И, вторые входы которых соответственно подключены непосредственно и через элемент НЕ к выходу дешифратора нул , вход которого соединен с выходом двоично-дес тичного счетчика , информационный вход, счетный
    вход и вход предварительной записи которого подключены соответственно к информационному входу преобразовател , к выходу первого элемента И, соединенного со счетным входом двоичного счетчика, и к выходу элемента задержки, соединенного с входом сброса двоичного счетчика, выход которого соединен с информационным входом регистра записи, выход которого  вл етс  информационным входом преобразовател , а вход переписи подключен к выходу второго элемента И, соединенного с входом элемента задержки .
    Редактор В.Иванова
    Составитель Н.Шелобанова
    Техред И.Попович Корректор Л.Пилипенко
    Заказ 3098/58 Тираж 816 Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г,Ужгородэул.Проектна , 4
SU843757023A 1984-06-21 1984-06-21 Преобразователь двоично-дес тичного кода в двоичный SU1236616A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843757023A SU1236616A1 (ru) 1984-06-21 1984-06-21 Преобразователь двоично-дес тичного кода в двоичный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843757023A SU1236616A1 (ru) 1984-06-21 1984-06-21 Преобразователь двоично-дес тичного кода в двоичный

Publications (1)

Publication Number Publication Date
SU1236616A1 true SU1236616A1 (ru) 1986-06-07

Family

ID=21125286

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843757023A SU1236616A1 (ru) 1984-06-21 1984-06-21 Преобразователь двоично-дес тичного кода в двоичный

Country Status (1)

Country Link
SU (1) SU1236616A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1048469, кл. G Об F 5/02, 1983. Авторское свидетельство СССР № 879581, кл. G 06 F 5/02, 1980. *

Similar Documents

Publication Publication Date Title
SU1236616A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU1043639A1 (ru) Одноразр дный двоичный вычитатель
SU1290295A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU1348823A1 (ru) Устройство дл сдвига последовательных чисел в избыточном коде
SU1348997A1 (ru) Реверсивный счетчик импульсов
SU1061264A1 (ru) Счетчик
SU1264170A1 (ru) Дифференцирующее устройство
SU378833A1 (ru) Устройство для ввода информации
SU1285605A1 (ru) Кодовый преобразователь
RU1784963C (ru) Преобразователь кода Гре в параллельный двоичный код
SU1444820A1 (ru) Устройство дл обращени матриц и решени систем линейных уравнений
SU1242938A1 (ru) Вычислительное устройство
SU1388995A1 (ru) Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно
SU1302320A1 (ru) Регистр сдвига
SU1529449A1 (ru) Реверсивное счетное устройство
SU490120A1 (ru) Устройство дл суммировани
SU1302437A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU949823A1 (ru) Счетчик
SU1275425A1 (ru) Устройство дл преобразовани двоичного кода в двоично-дес тичный код
SU1259337A1 (ru) Асинхронный регистр сдвига
SU1383401A1 (ru) Устройство дл автоматического адресовани транспортных средств
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU425360A1 (ru) СЧЕТЧИК ИМПУЛЬСОВ ДВОИЧНОГО позиционного КОДА
SU450369A1 (ru) Счетный модуль
SU1490711A1 (ru) Устройство дл подсчета числа импульсов в единицу времени