SU1211740A1 - Устройство дл сопр жени абонента с каналом св зи - Google Patents

Устройство дл сопр жени абонента с каналом св зи Download PDF

Info

Publication number
SU1211740A1
SU1211740A1 SU843782314A SU3782314A SU1211740A1 SU 1211740 A1 SU1211740 A1 SU 1211740A1 SU 843782314 A SU843782314 A SU 843782314A SU 3782314 A SU3782314 A SU 3782314A SU 1211740 A1 SU1211740 A1 SU 1211740A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
information
timer
Prior art date
Application number
SU843782314A
Other languages
English (en)
Inventor
Юрий Петрович Рукоданов
Владимир Васильевич Макаров
Леонид Вольфович Друзь
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU843782314A priority Critical patent/SU1211740A1/ru
Application granted granted Critical
Publication of SU1211740A1 publication Critical patent/SU1211740A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Устройство относитс  к цифровой вычислительной технике и можеть быть использовано в аппаратуре передачи данных. Основной задачей устройства  вл етс  повышение достоверности принимаемой информации. Устройство содержит трансформатор, два усилител , генератор импульсов, четыре сдвиговых регистра, два блока мажоритарных элементов, счетчик, дешифратор , два таймера, элемент ИЛИ,два элемента И, элемент И-НЕ. 5 ил. 4;

Description

Изобретение относитс  к цифровой вычислительной технике и может быть использовано в аппаратуре передачи данньпс сигналами трех уровней на большие рассто ни .
Цель изобретени  - повьшение достоверности принимаемой информации. На фиг,1 представлена функциональна  схема устройства; на фиг.2 таймер; на фиг.З и 4 - мажоритар- ный элемент; на фиг.5 - временна  диафрагма работы устройства.
Устройство сопр жени  (фиг.1) содержит транформатор 1, первый усилитель 2, второй усилитель 3, первы сдвиговой регистр 4, второй сдвиговой регистр 5, первый элемент И 6, второй элемент И 7, триггер 8, элемент ИЛИ 9, генератор 10 импульсов, третий сдвиговый регистр 11, четвертый сдвиговый регистр 12, первый блок 13 мажоритарных элементов, второй блок 14 мажоритарных элементов, счетчик 15, дешифратор 16, первый таймер 17, второй таймер 18, элемен И-НЕ 19, вход 20 устройства, информационный выход 21, тактовый выход 22 выход 23 разрешени , выход 24 записи .
Таймер (фиг.2) состоит из счетчика 25 и дешифратора 26. Счетчик считает , если на входе С присутствует потенциал логического нул , и останавливаетс , если на входе С по вл етс  потенциал логической единицы.
Блок мажоритарных элементов (фиг.З),например, дл  дев ти входов состоит из стандартных трехвходовых и мажоритарных элементов 27 - 30, соединенных, как показано на фиг.З.
Другой пример выполнени  блока мажоритарных элементов представлен на фиг.4. Он состоит из элементов И 31.1 -И 31.К и элемента ИЛИ 32.
Устройство работает следующим образом.
До прихода сигнала информации, вид которого представлен на фиг. 5, а, на выходах усилителей 2 и 3 присутствует потенциал логического нул , на фоне которого по вл ютс  импульсы помехи. Генератор 10 импульсов посто нно вьщает сдвигающие импульсы на сдвиговые регистры. На выходе блока 13 или 14 (фиг.З) по вл етс  сигнал лишь в том случае, если на большинстве его входов присутствует сигнал (например, на 5
10
15
0
11
5
5
0
5
0
5
0
5
740
входах из 9). При применении блока 13 или 14, выполненого по фиг.З, полагаетс , что сигнал помехи занимает меньше времени, чем сигнал информации на фоне помех. На фиг. 5,б показан пример сигнала помехи. Частота генератора 10 выбрана таким образом, что сдвиговые регистры 4, 5, 11, 12 задерживают сигналы на врем  Т (фиг.5,а).
Сигнал на выходе элементов И 6 и 7 по вл етс  лишь в том случае, если- сигнал по вилс  на выходе одного блока 14 или 13 и через врем  Т по вилс  на выходе параллельного блока 13 или 14, т.е. если сигнал помехи повтор ет форму полезного сиг- нала. До прихода сигнала информации на тактовом выходе устройства (на выходе элемента ИЛИ 9) присутствует потенциал логического нул . На выходе второго таймера 18 - потенциал логической единицы, так как счетчик 25, вход щий во второй таймер 1 8, при наличии потенциала логического нул  на нулевом входе при включении питани  досчитывает до числа, определ емого дешифратором 26, вход щим во второй таймер 18. На выходе первого таймера 17 присутствует потенциал логического нул , так-как счетчик 25, вход щий в первый таймер 25, устанавливаетс  в нулевое состо ние по нулевому входу потенциалом логической единицы, поступающей с выхода второго таймера 18. Потенциал логической единицы с выхода второго таймера 18 держит также в нулевом состо нии выходы счетчика 15. На выходе элемента И-НЕ 19 - логическа  единица , говорит о том, что в данный момент времени прин то неправильное количество бит. На выходе записи устройства присутствует логический нуль, говор щий о том, что с прин той информацией не следует проводить никаких операций. На тактовом выходе - логический нуль. Информаци  на вьпсоде триггера 8 и выходе устройства 21 игнорируетс , так как она при отсутствии тактовых импульсов и наличии запрещающих сигналов на выходах устройства 23 и 23 не должна обрабатьшатьс  устройствами, использующими информацию с выхода 21.
С приходом сигнала, содержащего информацию на выход 20 устройства (фиг.5,в), на выходе усилителей 2 и
3
3 по вл ютс  сигналы информации, прорезанные помехами (фиг.5,г и фиг,5 д). Сигналы с генератора импульсов .представлены на фиг.5,е, сигналы на выходах первого и второго мажоритарных элементов - соответственно на фиг.5,ж и фиг.5,3. Сигналы на выходах первого сдвигового регистра 4 и второго сдвигового регистра 5 показаны на фиг. 5,и и фиг.5,к соответственно . Совпадение сигналов на входах первого элемента И 6 устанавливает триггер 8 в состо ние единицы. Совпадение сигналов на входах второго- элемента И 7 устанавливает триг гер 8 в состо ние логического нул . Сигналы с выходов элементов И 6 и 7 собранные элементом ИЛИ 9,  вл ютс  тактовыми импульсами, необходимыми дл  дальнейшего преобразовани  полученной информации (преобразование из последовательного кода в параллельный ) . Сигнал на выходе триггера 8 показан на фиг.5,л, сигнал на выходе элемента ИЛИ 9 - на.фиг.5,м. Эти тактовые импульсы передним фронтом устанавливают второй таймер 18 в начальное состо ние, на выходе его по вл етс  логический нуль. Сигнал на выходе 22 устройства в сжатом масштабе показан на фиг.5,н. Выход второго таймера показан на фиг.5,о. Сигнал нул  с выхода второго таймера 18 запускает первый таймер 17 и открывает дл  счета счетчик 15, который подсчитывает количество прин тых бит. Сигнал на выходе дешифратора 16 (фиг.5,п) по вл етс  лишь тогда, когда прин то ожидаемое количество бит в посылке. Первый таймер вьщает сигнал на выход несколько позже, чем срабатывает дешифратор 16 (фиг,.5,р). По переднему фронту этого сигнала, подаваемого на выход 24 устройства, можно производить перепись получаемой с устройства сопр жени  информации на запоминающие элементы.. По прошествии определенного времени таймер 18 срабатывает и сбрасывает сигнал на выходе первого таймера 17. Счетчик 15 должен срабатывать по заднему фронту импульсов, поступающих на счетный вход счетчика 15.
Если усилители 2 и 3 имеют порог срабатывани  и его можно настроить таким образом, что уменьшаетс  количество импульсов помехи на выходе
211740
. усилителей 2 и 3, то можно применить мажоритарное устройство, изображенное на фиг.4. При таком исполнении сигнал на выходе по вл етс  при на- 5 личии двух сигналов на входах. Если применить трехвходовые элементы И 31, то сигнал на выходе присутствует при наличии трех сигналов на входах-.
10

Claims (1)

  1. Формула изобретени 
    15
    20
    25
    Устройство дл  сопр жени  абонента с каналом св зи, содержащее два усилител , два сдвиговых регистра, . два элемента И, элемент ИЛИ, триггер , причем входы первого и второго усилителей подключены к выходам канала св зи, выход триггера подключен к информационному входу абонента , выход элемента ИЛИ подключен к тактовому входу абонента, при этом выходы первого и второго сдвиговых регистров соединены с первыми входами первого и второго элементов И соответственно, выход первого элемента И соединен с единичным входом триггера и первым входом элемента ИЛИ, второй вход которого соединен с нулевым входом триггера и выходом второго элемента И, отличающеес  тем, что, с целью повышени  достоверности принимаемой информации , в него введены третий и четвертый сдвиговые регистры, два
    35 блока мажоритарных элементов, генератор импульсов, счетчик, дешифратор , два таймера, элемент И-НЕ,причем выход элемента И-НЕ подключен к разрешающему входу абонента, вы40 ход первого таймера соединен с первым входом элемента И-НЕ и подключен к входу записи абонента, выход генератора импульсов соединен с тактовыми входами первого, второй, третьего
    45 и четвертого сдвиговых регистров,со счетными входами первого и второго таймеров, выход второго таймера соединен с установочными входами первого таймера и счетчика, выходы ко50 торого соединены с входами дешифратора , выход которого соединен с вторым входом элемента , выход элемента ИЛИ соединен со счетным входом счетчика и установочным входом
    55 второго таймера, выход первого усилител  соединен с информационным входом первого блока мажоритарных элементов и информационным входом
    третьего сдвигового регистра, группа выходов которого соединена с группой информационньпс входов первого блока мажоритарных элементов, выход которого соединен с информадионным входом первого сдвигового регистра и вторым входом второго элемента И, выход второго усилител  соединен с информационным входом второго блока
    мажоритарных элементов и информационным входом четвертого сдвиговрго регистра, группа выходов которого соединена с группой информационных входов второго блока мажоритарньк элементов, выход которого соединен с информационным входом второго сдвигового регистра и вторьш входом первого элемента И.
    21
    Фиг.г
    27
    J/./
    28
    Г
    30
    29
    J/,
    Jf
    J/.K
    Фиг.д
    Фиг A
    nnn
    П .. П
    ппп
    Illllllllllllllll
    nn
    r I
SU843782314A 1984-08-22 1984-08-22 Устройство дл сопр жени абонента с каналом св зи SU1211740A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843782314A SU1211740A1 (ru) 1984-08-22 1984-08-22 Устройство дл сопр жени абонента с каналом св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843782314A SU1211740A1 (ru) 1984-08-22 1984-08-22 Устройство дл сопр жени абонента с каналом св зи

Publications (1)

Publication Number Publication Date
SU1211740A1 true SU1211740A1 (ru) 1986-02-15

Family

ID=21135360

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843782314A SU1211740A1 (ru) 1984-08-22 1984-08-22 Устройство дл сопр жени абонента с каналом св зи

Country Status (1)

Country Link
SU (1) SU1211740A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 926638, кл. G 06 F 3/00, 1982. Авторское свидетельство СССР № 1005063, кл. G 06 F 11/26, 1983. *

Similar Documents

Publication Publication Date Title
SU1211740A1 (ru) Устройство дл сопр жени абонента с каналом св зи
GB1503949A (en) Word commencement detector for a data transmission system
SU1249583A1 (ru) Буферное запоминающее устройство
SU1442997A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по последовательному каналу св зи
SU1148116A1 (ru) Многовходовое счетное устройство
SU430426A1 (ru) Приемник требований на обслуживание устройства для группового телеуправления
SU945980A1 (ru) Устройство дл преобразовани временных интервалов в двоичный код
SU1688438A1 (ru) Устройство дл приема и передачи данных
SU1201858A1 (ru) Устройство дл передачи и приема информации
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
SU1176360A1 (ru) Устройство дл передачи и приема информации
SU1501072A1 (ru) Устройство дл сопр жени абонента с каналом св зи
SU1439608A1 (ru) Устройство дл сопр жени @ источников информации с ЦВМ
SU882016A1 (ru) Приемник интервально-кодовых сигналов
SU902293A1 (ru) Устройство дл приема дискретной информации
SU1241288A1 (ru) Буферное запоминающее устройство
SU1633382A1 (ru) Устройство дл ввода информации
SU633155A1 (ru) Устройство дл приема цифровой информации
SU1045370A1 (ru) Формирователь импульсов
SU1517136A1 (ru) Преобразователь последовательного кода в параллельный
SU1496014A1 (ru) Устройство избирательного вызова
SU1275531A1 (ru) Устройство дл цифровой магнитной записи
SU1374234A1 (ru) Устройство дл сопр жени телеграфной линии св зи с ЦВМ
SU1068927A1 (ru) Устройство дл ввода информации
SU1254396A1 (ru) Цифровой дискриминатор фазоманипулированного сигнала