SU1206820A1 - Stochastic piece-linear interpolator - Google Patents

Stochastic piece-linear interpolator Download PDF

Info

Publication number
SU1206820A1
SU1206820A1 SU843790366A SU3790366A SU1206820A1 SU 1206820 A1 SU1206820 A1 SU 1206820A1 SU 843790366 A SU843790366 A SU 843790366A SU 3790366 A SU3790366 A SU 3790366A SU 1206820 A1 SU1206820 A1 SU 1206820A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
stochastic
output
piece
Prior art date
Application number
SU843790366A
Other languages
Russian (ru)
Inventor
Анатолий Владимирович Косых
Виктор Петрович Багаев
Original Assignee
Омский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Омский политехнический институт filed Critical Омский политехнический институт
Priority to SU843790366A priority Critical patent/SU1206820A1/en
Application granted granted Critical
Publication of SU1206820A1 publication Critical patent/SU1206820A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

1one

Устройство относитс  к вычислительной технике и может использоватьс  дл  нелинейного преобразовани  информации.The device relates to computing and can be used for non-linear information conversion.

Цель изобретени  - упрощение устройства за счет сокращени  объема посто нной пам ти.The purpose of the invention is to simplify the device by reducing the amount of permanent memory.

На чертеже представлена структурна  схема стохастического кусочно-линейного интерпол тора.The drawing shows a structural diagram of a stochastic piecewise linear interpolator.

Стохастический кусочно-линейный интерпол тор содержит посто нное запоминающее устройство (ПЗУ) I, первый 2 и второй 3 линейный преобразователи код-веро тность (ЛПКБ), счетчик 4 адреса, генератор 5 импульсов , синхронизатор 6, регистр 7 хранени  и ключ 8. Входом интерпол тора  вл ютс  входы ЛПКВ 3,The stochastic piecewise linear interpolator contains a read-only memory (ROM) I, first 2 and second 3 linear code-probability converters (LPKB), counter 4 addresses, pulse generator 5, synchronizer 6, storage register 7, and key 8. Input the interpolator are the inputs of the CELP 3,

1206820112068201

а выходом - выход ЛПКВ 2. Выход ЛПКВ 3 соединен с сигнальным входом ключа 8 и входом запуска синхронизатора 6. Вход задани  интервалаand the output is the CELP output 2. The CELP switch 3 is connected to the signal input of the key 8 and the trigger input of the synchronizer 6. The interval setting input

5 синхронизатора 6 соединен с выходом генератора 5 импульсов. Выход ключа 8 соединен со счетным входом счетчика 4 адреса, выходы которого через последовательно соединенные ПЗУ 15 synchronizer 6 is connected to the output of the generator 5 pulses. The output of the key 8 is connected to the counting input of the counter 4 addresses, the outputs of which through serially connected ROM 1

10 и регистр 7 хранени  соединены со входом ЛПКВ 2. Первый выход синхронизатора соединен с управл ющим входом ключа 8, второй его выход - с входом обнулени  счетчика 4 адреса,10 and the storage register 7 are connected to the CELP input 2. The first synchronizer output is connected to the control input of the key 8, its second output to the zero input of the counter 4 addresses,

5 а. третий - с входом разрешени  записи регистра 7 хранени .5 a. the third is with the enable entry of the storage register record 7.

Разр дность ЛПКВ 3 выбираетс  равной разр дности преобразуемого кода, а разр дность ЛПКВ 2 - равнойThe bit depth of the CELP 3 is chosen equal to the bit width of the code being converted, and the size of the CELP 2 is set to

20 разр дности хранимых в ПЗУ 1 слов.20 bits stored in ROM 1 words.

Claims (1)

СТОХАСТИЧЕСКИЙ КУСОЧНО-ЛИНЕЙНЫЙ ИНТЕРПОЛЯТОР, содержащий постоянное запоминающее устройство, первый и второй линейные преобразователи код-вероятность, вход первого и выход второго из которых являются соответственно входом и выходом интерполятора, отличающий — с я тем, что, с целью упрощения за ка адреса, выходы которого подключе — ны к адресным входам постоянного запоминающего устройства, выходы которого подключены к информационным входам регистра хранения, выходы которого соединены с входами второго линейного преобразователя кодвероятность, при этом первый, второй и третий выходы синхронизатора подключены соответственно к управляющему входу ключа, к входу обнуления счетчика адреса и к входу разрешения записи регистра хранения .A STOCHASTIC PIECE LINEAR INTERPOLATOR containing a read-only memory, first and second linear code-probability converters, the input of the first and the output of the second of which are the input and output of the interpolator, respectively, which differs in that, in order to simplify the addressing, the outputs which are connected to the address inputs of the permanent storage device, the outputs of which are connected to the information inputs of the storage register, the outputs of which are connected to the inputs of the second linear code converter digestibility, while the first, second and third outputs of the synchronizer are connected respectively to the control input of the key, to the input of resetting the address counter and to the input of recording storage register permission.
SU843790366A 1984-07-26 1984-07-26 Stochastic piece-linear interpolator SU1206820A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843790366A SU1206820A1 (en) 1984-07-26 1984-07-26 Stochastic piece-linear interpolator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843790366A SU1206820A1 (en) 1984-07-26 1984-07-26 Stochastic piece-linear interpolator

Publications (1)

Publication Number Publication Date
SU1206820A1 true SU1206820A1 (en) 1986-01-23

Family

ID=21138419

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843790366A SU1206820A1 (en) 1984-07-26 1984-07-26 Stochastic piece-linear interpolator

Country Status (1)

Country Link
SU (1) SU1206820A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Яковлев В.В., Федоров Р.Ф. Стохастические вычислительные машины. Л.: Машиностроение, 1974, с. 344. Яковлев В.В., Федоров Р.Ф. и Добрис Г.В. Стохастические преобразователи информации. Л.: Машиностроение, 1978, с. 171-173, рис. 70. *

Similar Documents

Publication Publication Date Title
SU1206820A1 (en) Stochastic piece-linear interpolator
KR880003474A (en) Digital servo circuit
SU1322256A1 (en) Device for sorting information
SU1285605A1 (en) Code converter
SU720507A1 (en) Buffer memory
SU750496A1 (en) Multichannel system for analysis of extremums
SU962821A1 (en) Digital register of pulse signal shape
RU2002307C1 (en) Character generator addressing device
SU1270900A1 (en) Device for converting serial code to parallel code
SU1501100A1 (en) Function generator
SU1487191A1 (en) Multichannel code-voltage converter
SU1169173A1 (en) Device for translating serial code to parallel code
SU1631728A1 (en) Position coder
SU1367163A1 (en) Binary serial code to unit-counting code converter
SU1487159A1 (en) Digital frequency multiplier
JPS55134478A (en) Waveform memory unit
SU1667261A1 (en) Parallel-to-serial converter
SU622172A1 (en) Dynamic storage
SU1383345A1 (en) Logarithmic converter
SU1539758A1 (en) Programmable shaper of periodic function
SU1037309A1 (en) Displacement to parallel converter
SU401014A1 (en) THE DEVICE OF THE TRANSFORMATION OF THE SCALE IS IMAGED
SU1487150A1 (en) Pulse sequence shaper
SU1725394A1 (en) Counting device
SU955067A1 (en) Data channel polling device