SU1205280A1 - Устройство дл синхронизации импульсов - Google Patents
Устройство дл синхронизации импульсов Download PDFInfo
- Publication number
- SU1205280A1 SU1205280A1 SU843761569A SU3761569A SU1205280A1 SU 1205280 A1 SU1205280 A1 SU 1205280A1 SU 843761569 A SU843761569 A SU 843761569A SU 3761569 A SU3761569 A SU 3761569A SU 1205280 A1 SU1205280 A1 SU 1205280A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- pulse
- bus
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к импульсной технике и предназначено дл согласовани асинхронных импульсов с импульсами тактовой частоты.
Целью изобретени вл етс повышение точности и надежности устрой™ ства.
На фиг, 1 представлена электрическа функциональна схема устройства; на фиг. 2 - временные диаграммы, по сн кхцие его работу.
Устройство дл синхронизации импульсов содержит первьй и второй триггеры 1 и 2, первьй из которых D-типа, а второй - 1К-типа, С-входы которых соединены с шиной тактовых импульсов 3, элемент 4 И, первьй вход которого соединен с инверсным выходом второго триггера 2 и с В-вхо дом первого триггера 1, пр мой выход которого соединен с вторым входом элемента 4 И, третий вход которого соединен с I и С-входами второго триггера 2, R-вход которого через инвертор 5 соединен с шиной 6 входных импульсов, выход элемента 4 И соединен с выходной шиной 7,
Устройство работает следующим образом,
В исходное состо ние устройство приводитс подачей логического нул на установочный R-вход триггера 1 и на установочный S-вход триггера 2„
В исходном состо нии на вькоде инвертора 5 присутствует уровень логической единицы (фиг, 2 - высокий потенциал, на пр мом выходе триггера 1 (фиг, 22) - низкий потенциал, соответственно на инверсном выходе - высокий потенциал; на пр мом выходе триггера 2 присутствует высокий потенциал , соответственно на инверсном выходе (фиг, 2q - низкий потенциал а на выходе элемента 4 низкий потенг- циал.
Входной импульс, по вившийс на шиНе 6 (фиг. 2 S ) , передним фронтом через инвертор 5 записывает логический нуль в триггер 2, На инверсном выходе триггера 2 по вл етс логи ческа единица, котора поступает на информационный вход триггера 1, первый вход элемента 4, и по первому переднему фронту тактового импульса (фиг, 2а), по вившегос на шине 3, записываетс в триггер 1 и поступает на второй вход элемента 4, На пр мом выходе триггера 1 по вл етс логич-ес
052802
ка единица, котора поступает на третий вход элемента 4, что вызовет по вление уровн логической единицы, на выходе элемента 4 (фиг, 2е) . По 5 окончании тактового импульса на выходе элемента 4 пропадает уровень логической единицы, длительность которого равна длительности тактового импульса. Временные характеристики
10 первого импульса на выходе элемента 4 совпадают, исключа задержки распространени сигнала при переключении триггера 1 и элемента 4, с тактовым импульсом, ближайшим к перед-
15 нему фронту входного импульса. Устройство при этом находитс в устойчивом состо нии, отличающемс от исходного только инверсным состо нием триггеров 1 и 2, следовательно на
20 С-входе триггера 1 присутствует уровень логической единицы,
С приходом второго входного импульса по шине 6 в триггер 2 записываетс логический нуль.
25 С приходом каждого входного импульса происходит формирование выходного импульса, т.е. после по влени первого импульса на вькоде элемента 4 состо ние устройства не
30 измен етс до окончани последовательности входных импульсов. При этом временные характеристики второго и последующих импульсов на выходе элемента 4 совпадают, исключа
,- задержку распространени сигнала при переключении только элемента 4, с тактовым импульсом, ближайшим к переднему фронту входного импульса. Следовательно, увеличиваетс точность
4Q синхронизации импульсов, . , : После прохождени последовательности входных синхронизируемых импульсов , т„е, при отсутствии входного импульса на шине 6, по окончании пер вого тактового импульса в триггер 2 записываетс логическа единица, а передним фронтом второго тактового импульса в триггер - логический нуль. При этом триггеры 1 и 2 устаJQ навливаютс в исходное состо ние.
Последующие тактовые импульсы надежно удерживают устройство в исходном состо нии .
Максимальна частота входных им- пульсов, поступающих по входной шине 6, не должна превьш ать (дл правильной работы устройства) частоту такто- вЫх импульсов, поступающих по шине 3.
а б В г
е
в-R
Н
Р
М
f-t
Т
ь
.2
Claims (1)
- (.57) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее первый и второй триггеры, первый из которых D-типа, а второй - IK-типа, С—входы которых соединены с. шиной тактовых импульсов, шину входных импульсов и выходную шину, о т л что, с целью надежности устройства^в него введены инвертор и элемент И, первый вход которого соединен с инверсным выходом второго триггера и D-входом первого триггера, прямой выход которого соединен с вторым входом элемента И, третий вход которого соединен с Iи С-входами второго триггера, R-вход. которого через инвертор соединен с шиной входных импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843761569A SU1205280A1 (ru) | 1984-06-27 | 1984-06-27 | Устройство дл синхронизации импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843761569A SU1205280A1 (ru) | 1984-06-27 | 1984-06-27 | Устройство дл синхронизации импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1205280A1 true SU1205280A1 (ru) | 1986-01-15 |
Family
ID=21127034
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843761569A SU1205280A1 (ru) | 1984-06-27 | 1984-06-27 | Устройство дл синхронизации импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1205280A1 (ru) |
-
1984
- 1984-06-27 SU SU843761569A patent/SU1205280A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1205280A1 (ru) | Устройство дл синхронизации импульсов | |
KR0152346B1 (ko) | 클럭 스위칭 회로 | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
SU690620A1 (ru) | Устройство дл синхронизации импульсных сигналов | |
SU1190492A1 (ru) | Формирователь импульсов | |
SU1709499A1 (ru) | Устройство дл формировани импульсов ответа | |
SU839034A1 (ru) | Формирователь импульсов | |
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1128376A1 (ru) | Устройство дл синхронизации импульсов | |
SU1001495A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1190498A1 (ru) | Устройство дл синхронизации импульсов | |
SU1228245A2 (ru) | Устройство дл синхронизации импульсов | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU402143A1 (ru) | Устройство для синхронизации импульсов | |
SU1265981A1 (ru) | Устройство дл выделени импульсов | |
SU627580A1 (ru) | Устройство дл синхронизации импульсов | |
SU1243113A1 (ru) | Устройство дл синхронизации импульсов | |
SU1018212A1 (ru) | Формирователь импульсов | |
SU1190502A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
SU1483617A1 (ru) | Устройство дл синхронизации и формировани серии импульсов | |
SU1531185A1 (ru) | Устройство синхронизации импульсов | |
SU1451841A1 (ru) | Устройство дл вычитани и выделени импульсов | |
SU790120A1 (ru) | Устройство дл синхронизации импульсов | |
RU1811003C (ru) | Устройство дл разделени импульсов | |
SU1192126A1 (ru) | Устройство дл синхронизации импульсов |