SU1202033A1 - Синхронный фильтр - Google Patents

Синхронный фильтр Download PDF

Info

Publication number
SU1202033A1
SU1202033A1 SU833563600A SU3563600A SU1202033A1 SU 1202033 A1 SU1202033 A1 SU 1202033A1 SU 833563600 A SU833563600 A SU 833563600A SU 3563600 A SU3563600 A SU 3563600A SU 1202033 A1 SU1202033 A1 SU 1202033A1
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
resistor
keys
inputs
additional
Prior art date
Application number
SU833563600A
Other languages
English (en)
Inventor
Игорь Борисович Аксенов
Алексей Александрович Мальцев
Original Assignee
Казанский Ордена Трудового Красного Знамени И Ордена Дружбы Народов Авиационный Институт Им.А.Н.Туполева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казанский Ордена Трудового Красного Знамени И Ордена Дружбы Народов Авиационный Институт Им.А.Н.Туполева filed Critical Казанский Ордена Трудового Красного Знамени И Ордена Дружбы Народов Авиационный Институт Им.А.Н.Туполева
Priority to SU833563600A priority Critical patent/SU1202033A1/ru
Application granted granted Critical
Publication of SU1202033A1 publication Critical patent/SU1202033A1/ru

Links

Landscapes

  • Noise Elimination (AREA)

Abstract

СИНХРОННЫЙ ФИЛЬТР, содержащий два канала, каждый из которых содержит N цепей из последовательно соединенных ключей и конденсаторов, другие выводы конденсаторов соеди нены с первым выводом первого резистора , выход каждого канала через второй резистор подключен к инвертирующему входу сумматора, а также, блок управлени , выходы которого подключены к соответствующим управл ющим входам ключей каждого канала. при этом входы ключей каждого канала объединены, отличающий- с   тем, что, с целью расширени  динамического диапазона, объединенные входы ключей каждого канала  вл ютс  входом синхронного фильтра, первьй резистор каждого канала подключен к общей шине, в каждый канал введены последовательно соединенные и включенные между неинвертирующим входом сумматора и общей шиной переменный резистор, дополнительный конденсатор, дополнительный ключ и первый дополнительный резистор, причем точка соединени  переменного резистора и дополнительного конденсатора через второй доО ) полнительный резистор соединена с общей шиной, при этом блок управлени  содержит 2М-разр дный счетчик с и триггер,тактовые входы-которых , объединены и  вл ютс  входом блока 0 О управлени , нечетные разр ды счетчика и триггера подключены к управл ющим входам ключей одного канала, ю а Четные разр ды - к управл ющим о со входам ключей другого канала. 00

Description

Изобретение относитс  к радиотех нике и может использоватьс  дл  подавлени  квазистационарных периодических помех в радою- и телеприемных трактах,
Цель изобретени  - расширение динамического диапазона.
На чертеже представлена функциональна  электрическа  схема синхронного фильтра,
Синхроньаш фильтр содержит два канала I и 2, N последовательно соединенных ключей 3 и конденсаторов 4, первьй резистор 5, второй резистор . 6, сумматор 7, блок управлени  8, переменный резистор 9, дополнитель- ньш конденсатор 10, дополнительный ключ 11, первый дополнительный резистор 12, второй дополнительный резистор 13, 2«N-разр дный счетчик 14 и триггер 15.
Синхронный фильтр работает следующим робразом.
Перед началом работы 2К-разр д- ный счетчик 14 и триггер 15 должны быть установлены в начальное состо ние , при котором .первые разр ды устанавливаютс  в нулевое состо ние, остальные разр ды в единичное состо ние . Под действием входной тактовой частоты 2К-разр дньш счетчик 14 и триггер 15 начинают считать, вырабатыва  сигналы управлени  ключами 3. Ключи 3 в своем канале открываютс  через такт входной такто вой частоты. Импульсы управлени  . ключами 3 синфазны с импульсами управлени  дополнительным ключом 11. Тактовые помехи возникают из-за проникновени  управл кщих импульсов через паразитные емкости ключей и по вл ютс  на выходе ключей в виде узких остроконечных импульсов. Помехи ключей3 и дополнительного ключа 11 синфазны, как и сигналы управлени , и при подаче на разные входы сумматора 7 они вычитаютс . Аналогично происходит вычитание помех в другом канале. При подаче на вход синхронного фильтра сигнала он поступает на входы каналов 1 и 2, где суммируетс  с паразитной тактовой помехой. Через конденсаторы 4 на инвертирующий вход сумматора 7 поступает сумма входного сигнала и паразитной тактовой помехи с обоих каналов. На неинвертирующий вход сумматора 7 поступает только тактова  помеха, поскольку входы дополнительных ключей 11 заземлены через первый дополнительный резистор 12, равнономинальный резисторам фильтра, и сигнал на них не поступает.
В сумматоре 7 происходит вычитание паразитной тактовой помехи. Точность вычитани  регулируетс  .переменными резисторами 9 обоих каналов 1 и 2. Первый дополнительный резистор 12 включён дл  того, чтобы дополнительный ключ 11 имел одинаковый режим работы с ключом 3 каналов 1 и 2.
Подключение управл ющих входов ключей через разр д в пределах канала позвол ет уменьшить вли ние кл oчей друг на друга и тем самым по-. высить точность паразитной помехи и расширить динамический диапазон устройства.

Claims (1)

  1. СИНХРОННЫЙ ФИЛЬТР, содержащий два канала, каждый из которых содержит N цепей из последовательно соединенных ключей и конденсаторов, другие выводы конденсаторов соединены с первым выводом первого резистора, выход каждого канала через второй резистор подключен к инвертирующему входу сумматора, а также, блок управления, выходы которого подключены к соответствующим управляющим входам ключей каждого канала, при этом входы ключей каждого канала объединены, отличающийс я тем, что, с целью расширения динамического диапазона, объединенные входы ключей каждого канала являются входом синхронного фильтра, первый резистор каждого канала подключен к общей шине, в каждый канал введены последовательно соединенные и включенные между неинвертирующим входом сумматора и общей шиной переменный резистор, дополнительный конденсатор, дополнительный ключ и первый дополнительный резистор, причем точка соединения переменного резистора и дополнительного конденсатора через второй дополнительный резистор соединена с общей шиной, при этом блок управления содержит 2·Ν—разрядный счетчик и триггер,тактовые входы1которых . объединены и являются входом блока управления, нечетные разряды счетчика и триггера подключены к управляющим входам ключей одного канала, а Четные разряды - к управляющим входам ключей другого канала.
    >
SU833563600A 1983-03-11 1983-03-11 Синхронный фильтр SU1202033A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833563600A SU1202033A1 (ru) 1983-03-11 1983-03-11 Синхронный фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833563600A SU1202033A1 (ru) 1983-03-11 1983-03-11 Синхронный фильтр

Publications (1)

Publication Number Publication Date
SU1202033A1 true SU1202033A1 (ru) 1985-12-30

Family

ID=21053481

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833563600A SU1202033A1 (ru) 1983-03-11 1983-03-11 Синхронный фильтр

Country Status (1)

Country Link
SU (1) SU1202033A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 455454, кл. Н 03 Н 7/10,30.12.74. Авторское свидетельство СССР № 1092707, кл. Н 03 Н 19/00, 21.01.83. *

Similar Documents

Publication Publication Date Title
SU1202033A1 (ru) Синхронный фильтр
SU1757080A1 (ru) Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах
RU2124804C1 (ru) Синхронный детектор
SU1730713A1 (ru) Цифровой частотный детектор
SU667966A1 (ru) Устройство дл сравнени чисел
SU594579A2 (ru) Устройство дл формировани четвертичных последовательностей
SU1070683A1 (ru) Демодул тор сигналов частотной и фазовой телеграфии
SU1256226A1 (ru) Устройство фазовой синхронизации
SU1282345A1 (ru) Устройство дл формировани биимпульсного сигнала
SU1698883A1 (ru) Устройство дл ввода информации
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU744635A2 (ru) Устройство дл определени аргумента вектора
SU1021013A1 (ru) Формирователь сигналов с частотно-фазовой манипул цией
SU1167735A1 (ru) Преобразователь напр жени в частоту импульсов
RU1817250C (ru) Демодул тор фазоманипулированных сигналов
SU574847A1 (ru) Фильтр-подавитель квадратурной составл ющей сигнала переменного тока
SU362465A1 (ru) ЦИФРОВОЕ УСТРОЙСТВО дл ВОСПРОИЗВЕДЕНИЯ ФАЗОВЫХ СДВИГОВ
SU540401A1 (ru) Приемник частотно-манипулированных сигналов
SU567217A1 (ru) Устройство кадровой синхронизации
SU708513A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1124442A2 (ru) Устройство тактовой синхронизации с дискретным управлением
SU467387A1 (ru) Преобразователь угол-код
RU1800586C (ru) Синхронный перестраиваемый фильтр
SU1347172A1 (ru) Синхронизатор импульсов
SU1223329A1 (ru) Умножитель частоты