SU1182647A1 - Устройство задержки - Google Patents
Устройство задержки Download PDFInfo
- Publication number
- SU1182647A1 SU1182647A1 SU823480468A SU3480468A SU1182647A1 SU 1182647 A1 SU1182647 A1 SU 1182647A1 SU 823480468 A SU823480468 A SU 823480468A SU 3480468 A SU3480468 A SU 3480468A SU 1182647 A1 SU1182647 A1 SU 1182647A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- output
- unit
- input
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относится к автоматике, вычислительной технике, радиотехнике, радиолокации, телемеханике,
технике связи,,
Целью изобретения является повы- 5 шение точности за счет уменьшения погрешности формирования задержки и увеличения быстродействия.
На фиг. 1 изображена функциональная схема предлагаемого устройства; Ю на фиг. 2 - то же, упрощенный вариант.
I
Устройство содержит входной блок 1, блок 2 выработки тактирующих сиг- 15 налов, состоящий из генератора 3 тактовых, импульсов, фазосдвигающего блока 4 и т η -разрядных счетчиков 5-1-5-т, блок 6 формирования сигналов "Запись-считывание", времяза- 20 дающий блок 7, блок памяти, состоящий из т оперативных запоминающих устройств (ОЗУ) 8—1—8— гл, например с организацией 2п-1 бит т формирователей 9-1-9-т, элемент ИЛИ 10. 25
Выход генератора 3 тактовых импульсов соединен с входом фазосдвигающего блока 4, прямые выходы фазосдвигающего блока 4 соединены со счетными входами η --разрядных счет- зо чиков 5-1-5-ти первыми входами формирователей 9-1-9-т, инверсные выходы фазосдвигающего блока 4 соединены с соответствующими входами блока 6 формирования сигналов "Запись-считывание", выходы счетчиков 5-1-5- т соединены с адресными входами ОЗУ 8-1-8-т, выходы блока 6 формирования сигналов "Запись-считывание" соединены с входами "Запись-считывание"
ОЗУ 8-1-8-т, входы блока 7 соединены с одним из счетчиков 5-1-5-ш, выход блока. 7 соединен с установочными входами всех счетчиков 5-1-5-т, информационные входы всех ОЗУ 8-1-8-т 45 соединены с выходом входного блока 1, вход которого является входом устройства, выходы ОЗУ 8-1-8- т соединены с вторыми входами формирователей 9-1-9-т, выходы формирова- 5θ телей 9-1-9-т соединены с входами элемента ИЛИ 10, выход которого является выходом устройства.
Времязадающий блок может содержать. например, элементы равнознач- 55
ногти, одни входы которых подключены к выходам одного из счетчиков,
а на другие подается код задержки.
Фазосдвигающий блок может содержать, например, элемент согласования по входу, многоотводный элемент задержки, элементы согласования по выходу, имеющие прямые и инверсные выходы.
В качестве многоотводного элемента задержки могут быть линии задержки с распределенными параметрами, линии задержки с сосредоточенными па· раметрами, регистры, счетчики с дешифраторами и т.д.
Блок формирования сигналов "Запись-считывание" вырабатывает импуль сы специальной формы и может быть выполнен, например, в виде элементов НЕ-ИЛИ, на первые входы которых 1 —
подается сигнал частоты £(г + —), а
на второй вход - сигнал £(р +
ш
с соответствующих инверсных выходов фазосдвигающего блока, где р 1, 2, ... га.
В качестве формирователей могут быть использованы, например, элементы И или другие элементы, обеспечивающие передачу на выход информации при наличии разрешающего сигнала.
Устройство задержки работает следующим образом.
Генератор 3 вьщает импульсы типа меандр на блок 4, на выходах которого будут меандры, сдвинутые относи1
тельно друг друга на время &ΐ= ——, тг-р
где £т - частота тактовых импульсов, далее эти меандры поступают на счетные входы η -разрядных счетчиков 5-1-5-т, блок 6 и на-первые входы формирователей 9-1-9-т . п-разрядные счетчики перебирают адреса ОСУ 8-1, 8-2, ..., 8—гг^ причем адреса соседних ОЗУ сдвинуты относительно друг друга на время д ι
га£
это время на информационные входы ОЗУ поступают сигналы ст входного блока 1 ив соответствии с выбранным адресом записываются в одно ОЗУ.
Блок 6 формирует сигналы, обеспечивающие работу ОЗУ. Времязадающий блок 7 формирует через определенный временной интервал Т сигнал установки.
Поскольку установочные входы всех
счетчиков соединены, все счетчики
считают импульсы, соответствующие
з 1 ϊβ;
определенному времени Т, а значит и в блоке памяти будет перебираться определенное число ячеек Ν, причем Т и N связаны следующей формулой:
5
где - частота тактовых импульсов·,
Т - период следования тактовых
ИМПУЛЬСОВ; 10
т - число потоков, на которые
разделяется входной сигнал.
Так как ОЗУ работает таким образом, что при одном и том же выбранном адресе из его ячеек сначала _ 15
считывается информация, а затем записывается новая, то поток информационных битов, поступающий на вход этого запоминающего устройства, будет задержан на время Т ±АТК, при- 20 чем время Т формирует времязадающий блок, а погрешность АТК определяется количеством ОЗУ.
Далее поток информационных битов с выходов ОЗУ 8-1-8-т поступает на 25 вторые входы формирователей 9-1-9-т, на первые входы которых поступают сигналы с выхода фазосдвигающего блока 4.
Сигналы, поступающие с выхода зо
блока 4, блокируют поступление информации с ОЗУ в момент записи.
С выходов формирователей 9-1-9-м потоки информационных битов поступают на элемент ИЛИ 10 и объединяются ^5 в один поток, который поступает на выход устройства. Таким образом, распределительный поток информационных битов на т потоков на входах ОСУ на т-входовом элементе ИЛИ сво- др дится в один поток, при этом поток информационных битов будет задержан на время Т + АТК.
В случае снижения требований к быстродействию возможно, с целью . 45
уменьшения аппаратно-мощностных затрат, число выходов фазосдвигающего устройства и число счетчиков уменьшить в два раза, т.е. на ОЗУ требут 50
ется -разрядных счетчиков, при
этом выходы р -разрядного счетчика соединяются с адресными входами 2-х ОЗУ; входы блока 6 соединяются с η-ми разрядами η-разрядного счетчи- 55 ка (или с выходом времязадающего блока), а выходы с входами "Записьсчитывание" ОЗУ и третьими входами
847 4
формирователей, причем, если прямой выход соединен с (ш - 1)-м ОЗУ, то инверсный ему выход соединен с т ~м ОЗУ.
На фиг. 2 изображен пример реализации такого варианта устройства.
Оно работает аналогично устройству задержки, изображенному на фиг. 1, с тем отличием, что если в нечетные ОЗУ производится запись информации в течение нечетных тактов временного интервала Т, задаваемого времязадающим устройством, то в это же время из четных ОЗУ производится считывание ранее записанной туда информации. И наоборот, если в четные ОЗУ производится запись, то из нечетных ОЗУ производится считывание.
Блок 6 формирования сигналов "Запись-считывание" в этом случае может представлять собой, например, счетные триггеры, входы каждого из которых соединены с выходами η-го разряда соответствующего счетчика или с выходом времязадающего блока. Возмож· но также использование одного триггера, вход которого подключен к выходу времязадающего блока в качестве формирователя сигналов "Записьсчитывание" . Состояние этого триггера будет меняться в зависимости от поступления импульсов на его
вход с частотой £ = -^=. Поскольку
прямой выход этого триггера соединен с нечетными ОЗУ и третьими входами формирователей, то это обеспечивает прохождение сигнала на вход элемента ИЛИ при считывании из данного ОЗУ и блокировку выходного сигнала при записи.
Аналогично, если считывание производится из четного ОЗУ, то инверсный выход формирователя сигналов "Запись-считывание" разрешает прохождение сигнала на вход элемента ИЛИ, а при записи блокирует прохождение сигнала (или блокирует формирование этого сигнала формиоователем). 1
Использование в качестве выходов устройства выходов формирователей позволяет реализовать многоотводное устройство задержки, а подключение к управляющим входам времязадающего блока программирующего узла реализовать программируемую линию задержки.
1 182647
раг. 2
Claims (2)
- УСТРОЙСТВО ЗАДЕРЖКИ, содержащее входной блок, генератор тактовых импульсов и блок памяти, подключенный соответствующими входами к выходу входного блока, вход которого является входом устройства, отличающееся тем, что, с целью повышения точности за счет уменьшения погрешности формирования задержки и увеличения быстродействия, в него введены блок формирования сигналов "Запись-считывание",т формирователей, элемент НПИ, фазосдвигаю-Фт.1щий блок, подключенный входом к выходу генератора тактовых импульсов, щп -разрядных счетчиков, выходы которых соединены с адресными входами блока памяти, содержащего та оперативных запоминающих устройств, и времязадающий блок, входы которого соединены с одним из г» -разрядных счетчиков, а выход соединен с установочными входами счетчиков, при этом г одни выходы фазосдвигающего блока соединены со счетными входами η-разрядных счетчиков и первыми входами формирователей, а другие - с входами блока формирования сигналов "За— · пись-считывание", выходы блока формирования сигналов "Запись-считывание" соединены с входами "Записьсчитывание" блока памяти, выходы которого соединены с вторыми входами формирователей, а выходы последних соединены с входами элемента ИЛИ, выход которого является выходом устройства.„ЗЦ „„ 1182647>11182647
- 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823480468A SU1182647A1 (ru) | 1982-08-23 | 1982-08-23 | Устройство задержки |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823480468A SU1182647A1 (ru) | 1982-08-23 | 1982-08-23 | Устройство задержки |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1182647A1 true SU1182647A1 (ru) | 1985-09-30 |
Family
ID=21025656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823480468A SU1182647A1 (ru) | 1982-08-23 | 1982-08-23 | Устройство задержки |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1182647A1 (ru) |
-
1982
- 1982-08-23 SU SU823480468A patent/SU1182647A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4271483A (en) | Delay circuits | |
SU1182647A1 (ru) | Устройство задержки | |
SU1622835A1 (ru) | Цифровое фазосдвигающее устройство | |
SU1193789A1 (ru) | Программируема лини задержки | |
SU602947A1 (ru) | Микропрограммное устройство управлени | |
JPH037823Y2 (ru) | ||
SU1610595A1 (ru) | Устройство задержки | |
SU1536366A1 (ru) | Устройство дл ввода-вывода информации | |
SU1654850A1 (ru) | Устройство дл селекции признаков объектов | |
RU2009617C1 (ru) | Устройство тактовой синхронизации | |
SU657435A1 (ru) | К-значный фазоимпульсатор сумматор | |
SU476601A1 (ru) | Устройство сдвига цифровой информации | |
SU1665385A1 (ru) | Устройство дл вычислени преобразовани Фурье-Галуа | |
SU951402A1 (ru) | Устройство дл сдвига информации | |
SU1112542A1 (ru) | Устройство дл задержки пр моугольных импульсов | |
SU1368880A1 (ru) | Устройство управлени | |
SU1383445A1 (ru) | Устройство дл задержки цифровой информации | |
SU1056174A1 (ru) | Устройство дл вывода информации | |
RU1827713C (ru) | Устройство задержки | |
SU754672A1 (ru) | Дешифратор 1 | |
SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1095397A1 (ru) | Преобразователь двоичного сигнала в балансный п тиуровневый сигнал | |
RU1815647C (ru) | Перестраиваемое логическое устройство | |
JPS62125589A (ja) | 半導体集積回路 | |
SU1160433A1 (ru) | Коррел ционный измеритель времени запаздывани |