SU1180899A1 - Устройство дл формировани контрольного кода по модулю три - Google Patents

Устройство дл формировани контрольного кода по модулю три Download PDF

Info

Publication number
SU1180899A1
SU1180899A1 SU833647232A SU3647232A SU1180899A1 SU 1180899 A1 SU1180899 A1 SU 1180899A1 SU 833647232 A SU833647232 A SU 833647232A SU 3647232 A SU3647232 A SU 3647232A SU 1180899 A1 SU1180899 A1 SU 1180899A1
Authority
SU
USSR - Soviet Union
Prior art keywords
modulo
convolution
group
inputs
node
Prior art date
Application number
SU833647232A
Other languages
English (en)
Inventor
Валерий Павлович Глынин
Александр Петрович Григорьев
Владимир Федорович Тараев
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU833647232A priority Critical patent/SU1180899A1/ru
Application granted granted Critical
Publication of SU1180899A1 publication Critical patent/SU1180899A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ КОНТРОЛЬНОГО КОДА ПО МОДУЛЮ ТРИ, содержащее элемент ИЛИ-НЕ и выходной узел свертки по модулю три, включаю щий два мультиплексора с m адресными входами, причем адресные входы первого и второго мультиплексоров объединены и  вл ютс  группой адресных входов узла свертки по модулю три, (Зи+1)-й информационный вход первого мультиплексора объединен с

Description

по модулю три s-й группы, первый и второй входы и выход каждого элемента ИПИ-НЕ s-й группы соединены соответственно с первым, вторым и третьим информационными входами сооветствующего узла свертки по модулю три (з+1)-й группы, адресные входы каждого j-ro узла свертки по модулю три соединены с выходами .остатка два и остатка один всех г-х узлов свертки по модулю три
(2,iJzlHEt2l,,i(m±2;L), зьпсоды остатка два и остатка один
всех узлов свертки по модулю три (В-1)-й группы, кроме первого, соединены с адресными входами выходного узла свертки по модулю три, выход остатка два и остатка один первого узла свертки по модулю три (-1)-й группы соединены соответственно с первым и вторым информационными входами выходного ,узла свертки по модулю три, первый, второй и третий информационные входы выходного узла свертки по модулю три соединены с первым,и вторым входами и выходом элемента ИЛИ-НЕ СЕ.-1)-й группы.
Изобретение относитс  к вычислительн бй технике и может быть исполь зовано в схемах контрол  систем пер дачи и преобразовани  двоичной кодо вой информации, в цифровых вычислительных машинах и других устройствах дискретной техники дл  получени контрольного признака - остатка по модулю три. Целью изобретени   вл етс  сокра щение аппаратурных затрат. На фиг. 1 изображена структурна  схема устройства дл  случа  и на фиг. 2 - функциональна  схема узла свертки по модулю три. Устройство дл  формировани  остатка по модулю три содержит группу 1 дешифраторов, первую группу 2 узлов свертки по модулю три, первую группу 3 элементов ИЛИ-НЕ, вторую группу 4 узлоЕ свертки по модул три,вторую группу 5 элементов ИПИ-НЕ, выходной узел 6 свертки по модулю три, элемент ИПИ-НЕ 7, информационную группу 8 входов устройства, выходы 9 устройства. Узел свертки по модулю три содержит мультиплексоры 10 и 11. Устройство работает следующим образом. Узлы свертки по модулю три группы 2 устроены таким образом, что на выходах первого 10 и второго 11 мультиплексоров по вл ютс  сигналы в случае, если остаток по модулю три шестиразр дного числа, поступающего на адресные входы мультиплексоров 10 и 11 и входы соответствующего дешифратора группы 1, равен двум или единице соответственно. Сигналы с выходов узлов свертки по модулю три первой группы 2 поступают на входы соответствующих узлов свертки.по модулю три второй группы 5. Выходы тех узлов свертки по модулю , три первой группы 2, которые соединены с первым и вторым информационными входами соответствующего узла свертки по модулю три второй .труппы 5, соединены еще с входами соответствующего элемента ИПИ-НЕ первой группы 4, выход которого соедин етс  с третьим информационным входом узла свертки по модулю три группы 5. На выходах 9 устройства формируетс  контрольный диод числа по модулю три. Если т-число нечетное, то в первой группе узлов свертки по модулю три дл  тех узлов, чей младший адресный разр д соединен с нечетным разр дом контролируемого числа, объединение информационных входов должно быть другим. В этом случае первый информационный вход узла свертки по модулю три объединен с (Зk+1)-и входами первого мультиплексора и с (3k+2)-K входами второго мультиплексора . Второй информационный вход узла свертки по модулю три объединен с (3k+3)-и входами первого мультиплексора и с (3k+1)-и входами рторого мультиплексора. Третий информационный вход узла свертки по модулю три объединен с (Зи+2)-и входами первого мультиплексора и с (ЗК+3)-и входами второго мультиплексора .

Claims (2)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ КОНТРОЛЬНОГО КОДА ПО МОДУЛЮ ТРИ, содержащее элемент ИЛИ-НЕ и выходной узел свертки по модулю три, включающий два мультиплексора с m адресными входами, причем адресные входы первого и второго мультиплексоров объединены и являются группой адресных входов узла свертки по модулю три, (Зк+1)-й информационный вход первого мультиплексора объединен с (Зк+З) —м информационным входом второго мультиплексора и является первым информационным входом узла сверт-
  2. 2т ки по модулю три (Οέ^-γ-), (Зк+2.)-й информационный вход первого мультиплексора объединен с (Зк+1)-м информационным входом второго мультиплексора и является вторым информационным входом узла свертки по модулю три, (3к+3)-й вход первого мультиплексора объединен с (Зк+2)-м входом второго мультиплексора и является третьим информационным входом узла свертки по модулю, три, выходы первого и второго мультиплексоров являются соответственно выходом остатка один” и выходом остатка два узла свертки по модулю три и соединены с входами элемента ИЛИ-НЕ, выход элемента ИЛИ-НЕ и выходы остатка один и остатка два узла свертки по модулю три являются выходами устройства, отличающееся тем, что, с целью сокращения аппаратурных затрат, оно содержит группу из т+~2'' ДешиФРатоР°в (и “ разрядность контролируемого числа), (?-1)-ю группу узлов свертки по модулю три (Е - ближайшее шее или равное п-2Ь1 ПО Pi (111+2)-) дулю три в элементов п-2 2 (m+2)l+1 целое log= число,
    ТУ
    П1+2 т-<2 ~2~ боль), узлов свертки по могруппе и (Е-1)-ю группу ИЛИ-НЕ по q; = элементов ИЛИ-НЕ в группе (14i4£-1), причем адресные входы узлов свертки по модулю три первой группы и адресные входы дешифраторов группы являются информационной группой входов устройства, первый, второй и третий информационные входы каждого узла свертки по модулю три первой группы соединены соответственно с выходами, соответствующими кодам два, один и ноль, соответствующего дешифратора группы, первый и второй информационные входы каждого j-ro узла свертки по модулю три (s+D-й группы (U'j4p5+ ; 14s^E-2) соединены соответственно с выходами остатка два и остатка один /1 . (j“1) (ш+2) , (1 + —---5----- )-го узла свертки по модулю три s-й группы, первый и второй входы и выход каждого элемента ИЛИ-НЕ s-й группы соединены соответственно с первым, вторым и третьим информационными входами соответствующего узла свертки по модулю три (э+1)-й группы, адресные входы каждого j-ro узла свертки по модулю три соединены с выходами .остатка два и остатка один всех г-х узлов свертки по модулю три (2 + ) выходы остатка два и остатка один всех узлов свертки по модулю три (Ы)~й группы, кроме первого, соединены с адресными входами выходного узла свертки по модулю три, выход остатка два и остатка один первого узла свертки по модулю три (?-1)-й группы соединены соответственно с первым и вторым информационными входами выходного узла свертки по модулю три, первый, второй и третий информационные входы выходного узла свертки по модулю три соединены с первым,и вторым входами и выходом элемента ИЛИ—НЕ (β,-Γ)-ή группы.
SU833647232A 1983-09-28 1983-09-28 Устройство дл формировани контрольного кода по модулю три SU1180899A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833647232A SU1180899A1 (ru) 1983-09-28 1983-09-28 Устройство дл формировани контрольного кода по модулю три

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833647232A SU1180899A1 (ru) 1983-09-28 1983-09-28 Устройство дл формировани контрольного кода по модулю три

Publications (1)

Publication Number Publication Date
SU1180899A1 true SU1180899A1 (ru) 1985-09-23

Family

ID=21083586

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833647232A SU1180899A1 (ru) 1983-09-28 1983-09-28 Устройство дл формировани контрольного кода по модулю три

Country Status (1)

Country Link
SU (1) SU1180899A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Ф. Селлерс. Методы обнаружени ошибок в работе ЭЦВМ. М: Мир, 1972, с. 88-90, 93. Авторское свидетельство СССР № 949658, кл. G 06 F 11/00, 1979. *

Similar Documents

Publication Publication Date Title
GB1345488A (en) Memory system
KR970029836A (ko) 반도체기억장치 및 그의 액세스방법
SU1180899A1 (ru) Устройство дл формировани контрольного кода по модулю три
JPS63108566A (ja) デイジタルミユ−テイング回路
CA1191211A (en) Electronic time switch
SU991409A1 (ru) Устройство дл определени количества единиц в двоичном числе
SU1095397A1 (ru) Преобразователь двоичного сигнала в балансный п тиуровневый сигнал
SU1163355A1 (ru) Устройство дл формировани кода адреса
US6667646B2 (en) Small-sized digital generator producing clock signals
SU1236560A1 (ru) Запоминающее устройство
JPS60230732A (ja) 回線多重化crc符号生成装置
SU1124438A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
SU928358A1 (ru) Устройство дл формировани адресов пам ти
SU1571591A1 (ru) Устройство дл формировани сигналов четности
SU743199A1 (ru) Распределитель импульсов
SU1120485A1 (ru) Дешифратор интервально-временных сигналов
JPS612442A (ja) 位相変動吸収装置
RU2022465C1 (ru) Аккордный шифратор
SU913455A1 (ru) Постоянное запоминающее устройство с самоконтролем i
SU920696A1 (ru) Устройство дл вывода информации на дисплей
RU1807477C (ru) Устройство дл сравнени чисел
SU1298803A1 (ru) Полупроводниковое запоминающее устройство
JPS6160456B2 (ru)
SU1647561A1 (ru) Устройство дл умножени по модулю семь
SU1644385A1 (ru) Устройство дл формировани четверично-кодированных последовательностей