SU1172030A1 - Многоуровневый регенератор бипол рных сигналов - Google Patents
Многоуровневый регенератор бипол рных сигналов Download PDFInfo
- Publication number
- SU1172030A1 SU1172030A1 SU833695175A SU3695175A SU1172030A1 SU 1172030 A1 SU1172030 A1 SU 1172030A1 SU 833695175 A SU833695175 A SU 833695175A SU 3695175 A SU3695175 A SU 3695175A SU 1172030 A1 SU1172030 A1 SU 1172030A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- pulse
- threshold
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
МНОГОУРОВНЕВЫЙ РЕГЕНЕРАТОР . БИПОЛЯРНЫХ СИГНАЛОВ, содержащий выходной формирователь линейного сигнала, (п-1) пороговых блоков, где п - число уровней многоуровневого сигнала, выделитель тактовой частоты, элемент задержки, входной усилитель, выход которого подключен к объединенным входам (п-1) пороговых блоков, отличающийс тем, что, с целью повышени помехоустойчивости путем увеличени стабильности амплитуды многоуровневого сигнала, в него дополнительно введень п-пороговый блок, первый и второй элементы И, первый, второй и третий формирователи импульсов, интегратор, первый вход которого соединен с выходом первого формировател импульсов , второй вход - с выходом второго формировател импульсов, а выход - с управл ющим входом входного усилител , выход которого подключен к объединенным входам выделител тактовой частоты и ппорогового блока, выход которого подключен к информационному входу третьего формировател импульсов, стробирующий вход которого соединен с выходом выделител тактовой частоты, через элемент задержки - с объединенными первыми входами первого и второго формирователей импульсов, с стробирующим входом выходного формировател линейного сигнала, информационные входы которого соединеi ны с соответствующими выходами (п-1) пороговых блоков, при этом пр мой выход (Л третьего формировател импульсов подключен к первому входу первого элемента И, а инверсный выход - к первому входу второго элемента И, а вторые входы первого и второго элементов И объединены и соединены с выходами (п-1) пороговых блоков , выход первого элемента И подключен к второму входу первого формировател импульсов , а выход второго элемента И подключен к второму входу второго формиро вател импульсов. ND
Description
Изобретение относитс к электросв зи и может быть использовано в линейных трактах при передаче цифровых сигналов по коаксиальному кабелю световоду, а также в радиосистемах.
Целью изобретени вл етс повышение помехоустойчивости путем увеличени стабильности амплитуды многоуровневого сигнала .
На фиг. 1 представлена структурна схема регенератора многоуровневого сигнала; на фиг. 2 - временные диаграммы, по сн ющие работу устройства.
Регенератор многоуровневого сигнала содержит входной усилитель 1, {п-1)-пороговых блоков 2, где п - число уровней многоуровневого сигнала, элемент 3 задержки, выходной формирователь 4 линейного сигнала, выделитель 5 тактовой частоты, п-пороговый блок 6, первый , второй и третий формирователи импульсов 7-9, первый и второй элементы И 10 и 11, интегратор 12.
Работа регенератора описана дл случа трехуровневого сигнала п 3. Входной сигнал, усиленный входным усилителем 1, поступает на пороговые блоки 2 и 6, а также на выделитель тактовой частоты 5 (фиг. 2а). При передаче по линии св зи импульсов с логическим уровнем «+1 происходит переключение (п-1)-порогового блока 2, порог срабатывани которого равен «+0,5 и его выходной сигнал (фиг. 26) открывает первый и второй элементы И 10 и 11. При этом, если сигнал на выходе входного усилител 1 превысит порог срабатывани п-порогового блока 6, равный « + , то третий формирователь 9 импульсов синхронно с тактовым сигналом (фиг. 2в) формирует соответствующий импульс (фиг. 2г). Этот импульс через открытый первый элемент И 10 дает команду на запуск первого формировател 7 импульсов, который под воздействием тактовых импульсов , задержанных элементом 3 задержки на некоторую часть тактового интервала , формирует соответствующий импульс (фиг. 2е). Этот импульс поступает далее на интегратор 12, в результате чего
сигнал на его выходе увеличиваетс (фиг. 2з). Это приводит к уменьшению коэффициента усилени входного усилител 1. Если сигнал на выходе входного усилител 1 не превысит порога срабатывани п-порогового блока 6, то сигнал с инверсного выхода третьего формировател 9 импульсов (фиг. 2д) пройдет через открытый (п-1)пороговым блоком 2 второй элемент И на второй формирователь 8 импульсов, который формирует соответствующий сигнал (фиг. 2ж). Это приводит к тому, что уменьшитс сигнал на выходе интегратора 12 (фиг. 2з), соответственно увеличитс коэффициент усилени входного усилител .
Таким образом, в регенераторе производитс селективна обработка многоуровневого сигнала на выходе входного усилител 1 по следующему алгоритму: производитс подсчет числа превышений и непревышений амплитуды многоуровневого сигнала порогового уровн п-го порогового блока 6 в моменты времени, соответствующие передаче п-го порогового блока 6 в моменты времени, соответствующие передаче п-го уровн передаваемого многоуровневого сигнала, а в интеграторе 12 с дифференциальным входом происходит сравнение числа превышений и непревышений , в результате чего выходное напр жение интегратора 12 с дифференциальным входом пропорционально разности числа превышений и непревыщений, и указанное напр жение измен ет коэффициент усилени входного усилител 1.
Таким образом необходимо, чтобы превышени и непревышени в среднем были равны друг другу. Регенератор многоуровневого сигнала не чувствителен к статистике принимаемого сигнала. Стабильность амплитуды многоуровневого сигнала на 0 входах пороговых блоков 2 определ етс стабильностью характеристики п-го порогового блока 6 и не зависит от уровн шума из-за того, что напр жение на выходе интегрирующего блока пропорционально медиане смеси сигнала с шумом.
h-l-л -ь
Claims (1)
- МНОГОУРОВНЕВЫЙ РЕГЕНЕРАТОР. БИПОЛЯРНЫХ СИГНАЛОВ, содержащий выходной формирователь линейного сигнала, (η-l) пороговых блоков, где η — число уровней многоуровневого сигнала, выделитель тактовой частоты, элемент задержки, входной усилитель, выход которого подключен к объединенным входам (п—1) пороговых блоков, отличающийся тем, что, с целью повышения помехоустойчивости путем увеличения стабильности амплитуды многоуровневого сигнала, в него дополнительно введены п-пороговый блок, первый и второй элементы И, первый, второй и третий формирователи импульсов, интегратор, первый вход которого соединен с выходом первого формирователя импульсов, второй вход — с выходом второго формирователя импульсов, а выход — с управляющим входом входного усилителя, выход которого подключен к объединенным входам выделителя тактовой частоты и ппорогобого блока, выход которого подключен к информационному входу третьего формирователя импульсов, стробирующий вход которого соединен с выходом выделителя тактовой частоты, через элемент задержки — с объединенными первыми 'входами первого и второго формирователей импульсов, с стробирующим входом выходного формирователя линейного сигнала, информационные входы которого соединены с соответствующими выходами (п-1) пороговых блоков, при этом прямой выход третьего формирователя импульсов подключен к первому входу первого элемента И, а инверсный выход — к первому входу второго элемента И, а вторые входы первого и второго элементов И объединены и соединены с выходами (п-1) пороговых блоков, выход первого элемента И подключен к второму входу первого формирователя импульсов, а выход второго элемента И подключен к второму входу второго формирователя импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833695175A SU1172030A1 (ru) | 1983-12-09 | 1983-12-09 | Многоуровневый регенератор бипол рных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833695175A SU1172030A1 (ru) | 1983-12-09 | 1983-12-09 | Многоуровневый регенератор бипол рных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1172030A1 true SU1172030A1 (ru) | 1985-08-07 |
Family
ID=21101478
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833695175A SU1172030A1 (ru) | 1983-12-09 | 1983-12-09 | Многоуровневый регенератор бипол рных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1172030A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2745886C1 (ru) * | 2020-07-28 | 2021-04-02 | Федеральное Государственное Бюджетное Учреждение "Федеральное Агентство По Правовой Защите Результатов Интеллектуальной Деятельности Военного, Специального И Двойного Назначения" (Фгбу "Фаприд") | Регенератор сигналов данных |
-
1983
- 1983-12-09 SU SU833695175A patent/SU1172030A1/ru active
Non-Patent Citations (1)
Title |
---|
AstopcKoe свндетельство СССР № 65751, кл. Н 04 L 25/52, Н 04 В 3/58, 1979. Авторское свидетельство СССР № 930732, кл. Н 04 L 25/52, Н 04 В 3/52, 1980. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2745886C1 (ru) * | 2020-07-28 | 2021-04-02 | Федеральное Государственное Бюджетное Учреждение "Федеральное Агентство По Правовой Защите Результатов Интеллектуальной Деятельности Военного, Специального И Двойного Назначения" (Фгбу "Фаприд") | Регенератор сигналов данных |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3386081A (en) | Pulse sampling and comparison system suitable for use with p. p. m. signals | |
GB634372A (en) | Improvements in or relating to pulse modulation signalling systems | |
SU1172030A1 (ru) | Многоуровневый регенератор бипол рных сигналов | |
US3339142A (en) | Adaptive pulse transmission system with modified delta modulation and redundant pulse elimination | |
SU645626A3 (ru) | Устройство дл автоподстройки частоты поднесущей частотного модул тора системы секам | |
US2640965A (en) | Electric pulse code modulation system of communication | |
SU930732A1 (ru) | Многоуровневый регенератор бипол рных сигналов | |
SU655086A2 (ru) | Входное устройство приемника однополюсных телеграфных сигналов | |
SU886285A1 (ru) | Устройство интегрального приема дискретных сигналов | |
SU1518909A1 (ru) | Устройство приема сигналов с частотной манипул цией | |
SU1617653A1 (ru) | Приемник частотно-манипулированного сигнала | |
JP2751711B2 (ja) | 光ビーム通信装置 | |
SU1058083A1 (ru) | Цифровой демодул тор частотно-манипулированных сигналов | |
GB1482798A (en) | Dc signal receiving circuits | |
SU1660191A2 (ru) | Многоканальна некогерентна система св зи | |
SU1626397A1 (ru) | Цифрова система передачи | |
SU1310867A1 (ru) | Преобразователь амплитудно-модулированного сигнала в широтно-импульсно-модулированный сигнал | |
SU1100545A1 (ru) | Приемник сигналов с частотно-импульсной модул цией | |
SU1638795A1 (ru) | Устройство дл выделени импульсных сигналов на фоне шумов и импульсных помех | |
SU1474850A1 (ru) | Дельта-модул тор | |
SU1107321A1 (ru) | Система передачи сигналов тонального телеграфировани | |
SU1730725A1 (ru) | Преобразователь двоичного кода в восьмипозиционный временной код | |
SU1575321A1 (ru) | Устройство преобразовани линейного сигнала | |
SU1088144A1 (ru) | Приемник биимпульсного сигнала | |
SU1021010A1 (ru) | Устройство дл передачи цифровой информации |