SU1170455A1 - Микропрограммный модуль - Google Patents

Микропрограммный модуль Download PDF

Info

Publication number
SU1170455A1
SU1170455A1 SU833700191A SU3700191A SU1170455A1 SU 1170455 A1 SU1170455 A1 SU 1170455A1 SU 833700191 A SU833700191 A SU 833700191A SU 3700191 A SU3700191 A SU 3700191A SU 1170455 A1 SU1170455 A1 SU 1170455A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
module
trigger
elements
Prior art date
Application number
SU833700191A
Other languages
English (en)
Inventor
Леонид Федорович Викентьев
Александр Алексеевич Рачинский
Александр Иванович Дерябин
Юрий Александрович Аляев
Original Assignee
Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище filed Critical Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище
Priority to SU833700191A priority Critical patent/SU1170455A1/ru
Application granted granted Critical
Publication of SU1170455A1 publication Critical patent/SU1170455A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

МИКРОПРОГРАММНЫЙ МОДУЛЬ, содерзкаций два элемента ИЛИ, триггер« два элемента И и первый элемент НБ, причем входы запуска модул  соедиН1ены с входами первого элемента ИЛИ, выход которого соединен с входом установки в 1 триггера, входы сброса модул  соединены с входами второго элемента ИЛИ, единичш вы ход триггера  вл етс  выходом потенциальной команды модул , вход логи ческого услови  модул  соединен с первым входом первого элемента И и с входом первого элемента НЕ, выход которого соединен с первьм входом второго элемента И, выходы первого и второго элементов И  вл ютс  соответственно первьы и вторым выходами импульсных команд модул , отличающийс  тем, что, с целью расширени  функциональных возможностей за счет реализации режима разделени  во времени формировани  импульсных и потенциальных команд, он дополнительно содержит третий элемент ИЛИ, третий и четвертый элементы И, второй элемент НЕ и два формировател  импульсов, причем выход второго элемента ИЛИ соединен с входом первого формировател  импульсов , выход которого соединен с входом установки в О триггера, нулевой выход которого соединен с первьм входом четвертого элемента И, (П второй вход которого соединен с с выходом второго элемента НЕ, быход которого соединен с первым входом третьего элемента И и  вл етс  входом признака режима модул , единичный выход триггера соединен с вторым входом третьего элемента И, выход которого соединен с первьм входом третьего элемента ИШ, вто рой вход которого соединен с шкодом о четвертого элемента ИЛИ, выход тре4i тьего элемента ИПИ соединеи с вхосл сд дом второго формировател  импульеов, выход которого соедш1ен с вторьвш входами первого и второго элементов И.

Description

I
Изобретение относитс  к автоматке , телемеханике и вычислительной технике и предназначено дл  реализации микропрограммных автоматов ин терпретационным методом.
Целью изобретени   вл етс  расширение функциональных возможностей за счет реализации в модуле режима разделени  во времени формировани  импульсных и потенциальньк команд.
На фиг. 1 приведена функциональна  схема микропрограммного модул  на фиг. 2 - пример технической реализации формирователей импульсов; на фиг. 3-6 - временные диaгpaм ш работы модул .
Микропрограммный модуль содержит вход 1 логического услови , входы 2 запуска, входаг 3 сброса, вход 4 признака режима, первый 5 и второй 6 элементы ИЛИ, первый 7 формирователь импульсов, триггер 8, первьй элемент НЕ 9, первый 10 и второй 11 элементы И, третий элемент ИЛИ 12, второй 13 формирователь импульсов , второй элемент НЕ 14, третий 15 и четвертый 16 элементы И, выход
17потенциальной команды и выходы
18и 19 импульсньрс команд, I Устройство работает следующим образом.
Запускающий импульс, поступа  на один из входов 2, через элемент ИЖ 5 проходит на S-вход RS-триггера 8 и переводит его в состо ние 1. При этом на выход 17 модул  выдаетс  управл ющий сигнал до тех пор, пока на один из входов 3 не поступит сигнал сброса, которьй формируетс  либо операционным устройством , либо может  вл тьс  управл ющим сигналом с другим модулем. Сигнал сброса через элемент ИЛИ 6 поступает на формирователь 7 и преобразуетс  в короткий импульс, достаточный по времени дл  переключени  RS-триггера 8. №и1пульс с выхода формировател  7 поступает на R-вход RS-триггера 8 и переводит его в состо ние О, .при этом с выхода 17 модул  снимаетс  управл ющий сигнал А. Переключение режимов осуществл етс  путем подачи на вход 4 модул  пос о нного сигнала логической 1 (логического О) При подаче на вход 4 модул  логической 1 к формирователю 13 подключаетс  пр мой выход RS-триггера
704552
8, а при подаче логического О его инвертирующий выход.
В случае необходимости реализации участка граф-схемы алгоритма, 5 представл ющего собой последовательное соединение операторов А и один из входов 2 (i+D-ro модул  подключаетс  к выходу 18 i-ro модул , на вход 1 i-ro модул  подаетс  сигнал логической 1. При этом, если необходимо выдавать управл ющие сигналы А; и А с перекрытием , то на вход 4 модул  подаетt м
с  сигнал логической
а если
управл ющие сигналы А и А, несовместимы , то на вход 4 модул  подаетс  сигнал логического О.
В случае, если реализуетс  участок граф-схемы алгоритма (ГСА), в котором после операторной верщины Ai следует условна  X,-, то на вход 1 модул  подаетс  сигнал ЛУ Х и импульс запуска (i+1)-го модул  с формировател  13 поступает в зависимости от значени  провер емого ЛУ Х на выходе 18 или 19.
Диаграмма 1 (фиг. 3) соответствует работе модул  при реализации последовательности микрокоманд, кода очередна  микрокоманда должна выдаватьс  только после окончани  выдачи предыдущей команды (X 1 Н О).
Диаграмма 2 (фиг. 4) соответствует работе модул  при реализации последовательности микрокоманд, кода эти микрокоманды должны выдаватьс  либо одновременно, либо с перекрытием по времени (Х 1, Н О).
Диаграмма 3 (фиг. 5) соответствует работе модул , когда провер етс  значение логического услови  одновременно с выдачей микрокоманды (X . Р,-, Н 1).
Диаграмма 4 (фиг. 6) соответствует работе модул , когда провер етс  значение логического услови  после окончани  вьщачи микрокоманды (X , Н О) .
Формат микрокоманд - унитарный, т.е. кажда  микрокоманда содержит только одну микрооперацию.
Таким образом, предлагаемьй модуль по сравнению с модулем-прототипом имеет более широкие функциональные возможности, заключающиес  в обеспечении возможности выдачи 3 последовательностей потенциальных и импульсных команд с произвольным 11704554 их перекрытием и последователькостью следовани .
./
фиг.
Диограннаг 9fu9.3
II §|«I

Claims (1)

  1. МИКРОПРОГРАММНЫЙ МОДУЛЬ, содержащий два элемента ИЛИ, триггер, два элемента И и первый элемент НЕ, причем входы запуска модуля соединены с входами первого элемента ИЛИ, выход которого соединен с входом установки в 1 триггера, входы сброса модуля соединены с входами второго элемента ИЛИ, единичный выход триггера является выходом потенциальной команды модуля, вход логического условия модуля соединен с первым входом первого элемента И и с входом первого элемента НЕ, выход которого соединен с первым входом второго элемента И, выходы первого й второго элементов И являются соответственно первьы и вторым выходами импульсных команд модуля, отличающийся тем, что, с целью расширения функциональных возможностей за счет реализации режима разделения во времени формирования импульсных и потенциальных команд, он дополнительно содержит третий элемент ИЛИ, третий и четвертый элементы И, второй элемент НЕ и два формирователя импульсов, причем выход второго элемента ИЛИ соединен с входом первого формирователя импульсов, выход которого соединен с входом установки в О триггера, нулевой выход которого соединен с первьы входом четвертого элемента И, второй вход которого соединен с выходом второго элемента НЕ, выход которого соединен с первым входом третьего элемента И и является входом признака режима модуля, единичный выход триггера соединен с вторым входом третьего элемента И, выход которого соединен с первьм входом третьего элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента ИЛИ, выход третьего элемента ИЛИ соединен с входом второго формирователя импульсов, выход которого соединен с вторыми входами первого и второго элементов И.
SU833700191A 1983-12-26 1983-12-26 Микропрограммный модуль SU1170455A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833700191A SU1170455A1 (ru) 1983-12-26 1983-12-26 Микропрограммный модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833700191A SU1170455A1 (ru) 1983-12-26 1983-12-26 Микропрограммный модуль

Publications (1)

Publication Number Publication Date
SU1170455A1 true SU1170455A1 (ru) 1985-07-30

Family

ID=21103325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833700191A SU1170455A1 (ru) 1983-12-26 1983-12-26 Микропрограммный модуль

Country Status (1)

Country Link
SU (1) SU1170455A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Микропрограммные управл ющие устройства и системы. Под ред. А.А. Ларина, ч. 3, МО СССР, 1983, с. 143, рис. 5.4. Барбаш М.П. и др. Синтез микропрограммных автоматов. Ч. 1, Харьков, 1977, с. 115, рис. 6.5. *

Similar Documents

Publication Publication Date Title
SU1170455A1 (ru) Микропрограммный модуль
US2835801A (en) Asynchronous-to-synchronous conversion device
SU781814A1 (ru) Устройство управлени
SU987613A1 (ru) Устройство дл ввода информации
SU1188870A1 (ru) Устройство для контроля формирователей импульсных сигналов
SU1746393A1 (ru) Устройство дл обучени операторов
SU1089693A1 (ru) Устройство дл защиты трехфазной нагрузки от изменени чередовани фаз и обрыва фазы
SU807491A1 (ru) Устройство дл контрол счетчика
SU1663694A1 (ru) Устройство дл контрол времени опережени синхронизатора
SU1275776A1 (ru) Преобразователь кода во временной интервал
SU1262709A2 (ru) Устройство дл контрол серий импульсов
SU1278817A1 (ru) Устройство дл контрол последовательности импульсов
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1109686A1 (ru) Устройство дл контрол генератора тактовых импульсов
SU1506530A1 (ru) Устройство дл формировани одиночного импульса
SU624230A1 (ru) Устройство дл управлени последовательностью операций
SU1037234A1 (ru) Устройство дл ввода информации
SU407302A1 (ru) Преобразователь последовательного кода в параллельный
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU739539A1 (ru) Процессор
SU1478204A1 (ru) Устройство дл ввода информации
SU1181128A1 (ru) Устройство дл получени разностной частоты импульсов
SU1471206A1 (ru) Устройство дл счета штучных изделий
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU758258A1 (ru) Устройство для контроля реверсивных регистров сдвига с обратными связями 1