SU1157522A1 - Сравнивающее устройство - Google Patents

Сравнивающее устройство Download PDF

Info

Publication number
SU1157522A1
SU1157522A1 SU833571081A SU3571081A SU1157522A1 SU 1157522 A1 SU1157522 A1 SU 1157522A1 SU 833571081 A SU833571081 A SU 833571081A SU 3571081 A SU3571081 A SU 3571081A SU 1157522 A1 SU1157522 A1 SU 1157522A1
Authority
SU
USSR - Soviet Union
Prior art keywords
digital
inputs
analog converters
converters
input
Prior art date
Application number
SU833571081A
Other languages
English (en)
Inventor
Валентин Иосифович Немковский
Василий Порфирьевич Колодяжный
Николай Андреевич Макарчук
Original Assignee
Предприятие П/Я А-1873
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1873 filed Critical Предприятие П/Я А-1873
Priority to SU833571081A priority Critical patent/SU1157522A1/ru
Application granted granted Critical
Publication of SU1157522A1 publication Critical patent/SU1157522A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

СРАВНИВАЮЩЕЕ УСТРОЙСТВО, содержащее. два реэистивиь1х делител , состо щих из первого, и второго циф-т роаналоговых преобразователей, входы которых соединены соответственно с клеммами источников косинусной и синусной срставл кщих первой сравниваемой величины, а В1;1ходы соответственно подключены через первый и второй входнь1е масштабные резисторы к входу оп«рацион11ого усилител ., в цепь обратной св зи которого включен третей масштабный резистор, управл ющие входы первого и второго цифроаналоговых преобразователей соединены соответственно с шинами пр мого и дополнительного кода второй срав}шваемой величины, отличающеес  тем, что, с целью повышени  точности и упрощени , в него введены третий и четвертый цифроаналоговые преобразователи , входы которых соединены соответственно с выходами первого и второго цифроаналоговых преобразователей , а их выходы соединены с входом операционного усилител , управл ющие входы третьего и четвертого цифроаналоговьк преобразователей соединеНы соответственно с шинами дополнительного и пр мого кодов второй (Л сравниваемой величины, причем первьп и второй цифроаналоговые преобразователи включены по схеме с суммированием напр жешй, а третий и четвертый - по схеме с суммированием токов. « т ьэ ts:

Description

Изобретение относитс  к импульсной технике и может быть иепользовано при построении преобразователей, в частности преобразователей угол код .
Целью изобретени   вл етс  повышение точности и упрощени  за счет уменьшени  количества резисторов и исключени  вли «и  сопротивлени  открытых ключей cTapiimx разр дов на величину сопротивлени  разр дных резисторов.
На чертеже представлена принципиальна  схема предлагаемого устройства .. t
Сравнива1свцее устройство, содержащее два резистивных делител , состо щих из первого и второго цифроаналоговых преобразователей 1 и 2 (ЦМ), выходы которых соединены соответственно с выходами третьего и четвертого ЦАП 3 и А, при этом их выходы подсоединены к своим входам через первый и второй входные маештабные резисторы 5 и 6 соответственно и через третий масштабный резистор 7 к выходу операционного усилител  8, а входы первого и второго ЦАП 1 и 2 подключены к клеммам 9, ТО источников косинусной и синусной составл ющих первой сравнительной величины соответственно, причем управл юпще входы первого t и четвертого 4 ЦАП соединены с шиной 11 пр мого кода второй сравниваемой величины, а управл ющие входы второго 2 и третьего 3 ЦАП соединены с шиной 12 Дополнительного кода второй сравниваемой величины,
ЦАП 1 и 2 включены по схеме с суммированием напр жений, а ЦАП 3 и 4 - по схеме с суммированием токов . Отличительной особенностью ЦАП 3 и 4 по отношению ЦАП t и 2  вл етс  их инверсна  схема включени . К вьшоду, которьй в ЦАП 1 и 2  вл етс  выходом, в ЦАП 3 и 4 прикладываетс  входное напр жение, а точки , которые в ЦАП 1 и 2 переключались между входным напр жением и общей шиной, в ЦАП 3 и 4 переключаютс  между выходной и общей шина-, ми. К клеммам 9 и 10 подключены источники косинусной и синусной состав л кйцих соответственно первой сравниваемой величины, К шинам 11 подключен пр мой код N, а к шине 12 - допонительный К|вд; 1 - N второй сравнивемой величины Ч, причем Р -4 N| О 6 N -«i 1../
Управл юцие входы ЦАП 1 и 4 подключены к шинам 11, а управл ющие входы делителей 2 и 3 - к шинам 12. Сопротивление масштабных резисторов 5 и 6 равно RO KoR , где Ко масштабный коэффициент; R - сопротиление меньшего резистора ЦАП 1-4.
Сопротивление масштабного резистора 7. определ ет общий коэффициент передачи сравнивающего устройства.
Сравнивающее устройство работает следук цим образом.
. На клеимы 9 и 10 поступают соответственно напр жени 
Uc ит-СрЗоСЛ
Ua и sindL J)(1)
где и г амплитудное значение входного напр жени .
Так как потенциал точки суммировани  операционного усилител  8 близок к нулю и входное сопротивление ЦАП 3 и выходное сопротивление ЦАП независимо от значени  кода N равно R, то сопротивление нагрузки дл  ЦАП 1 составл ет
R.RO
KO-R R+RO
t -ьКо
а его ток пропорционален входному коду N и составл ет
1
Кс
ТПС
резистор 5 составл ет
Входной ток ЦАП 3 равен
Кс
Ке
IA I.
1 - Ко R 1 + 2К„ R Выходной ток ЦАП 3 пропорционален дополнительному коду 1-N и составл ет
UeN(l-N) Ко
4iX5 Sfl-N)
1 +2Ко
R
а суммарный входной Ток Ij-д операционного усилител  8 равен
,Ь., V ) Т4-2К„- .(2) Рассужда  аналогичным образом, дл  суммарного входного тока 1 операционного усилител  8 получаем Ш г. .. .„ ,. „.1 1 tz ilfi NKe(1-N) В момент, когда схема сбалансирована jEl .fz выражений (1), (2) и (3) после преобразовани Получаем KTFN) 22 Если выразить N через Y где N ..if , и ввести дл  упрощени  конечного результата новое обозначение К j К«,,то выражение (4) примет вид K(f-У) tg o(.
7,

Claims (1)

  1. СРАВНИВАЮЩЕЕ УСТРОЙСТВО, содержащее.два резистивных делителя, состоящих из первого и второго цифроаналоговых преобразователей, входы которых соединены соответственно с клеммами источников косинусной и синусной составляющих первой сравниваемой величины, а выходы соответственно подключены через первый и второйвходные масштабные резисторы к входу операционного усилителя,' в цепь обратной связи которого включен третий масштабный резистор, управляющие входы первого и второго цифроаналоговых преобразователей соединены соответственно с шинами прямого и дополнительного кода второй сравниваемой величины, отличающееся тем, что, с целью повышения точности и упрощения, в него введены третий и четвертый цифроаналоговые преобразователи, входы которых соединены соответственно с выходами первого и второго цифроаналоговых преобразователей, а их выходы соединены с вхо дом операционного усилителя, управ ляющие входы третьего и четвертого цифроаналоговых преобразователей соединены соответственно с шинами допол- 3 нительного и прямого кодов второй сравниваемой величины, причем первый и второй цифроаналоговые преобразователи включены по схеме с суммированием напряжений, а третий и четвертый - по схеме с суммированием токов.
    СИ ςπ
    1157522 2
SU833571081A 1983-04-04 1983-04-04 Сравнивающее устройство SU1157522A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833571081A SU1157522A1 (ru) 1983-04-04 1983-04-04 Сравнивающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833571081A SU1157522A1 (ru) 1983-04-04 1983-04-04 Сравнивающее устройство

Publications (1)

Publication Number Publication Date
SU1157522A1 true SU1157522A1 (ru) 1985-05-23

Family

ID=21056176

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833571081A SU1157522A1 (ru) 1983-04-04 1983-04-04 Сравнивающее устройство

Country Status (1)

Country Link
SU (1) SU1157522A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 708297, кл. G 05 В 1/02, 1977. *

Similar Documents

Publication Publication Date Title
US3019426A (en) Digital-to-analogue converter
US4751497A (en) Digital to analog converter with high output compliance
US3216005A (en) Analog voltage translating apparatus
SU1157522A1 (ru) Сравнивающее устройство
US3495235A (en) Analog to digital converter
EP0082736A2 (en) Analogue to digital converter
EP0074860A3 (en) Digital-to-analog converter
SU1180837A1 (ru) Сравнивающее устройство
SU1653156A1 (ru) Делитель частоты следовани импульсов
SU924856A1 (ru) Аналого-цифровой преобразователь
SU1039029A1 (ru) Декодирующа матрица
SU1141426A1 (ru) Врем импульсный квадратичный преобразователь
US3611354A (en) Series-shunt switching pair, particularly for synchro to digital conversion, dc or ac analog reference-multiplying or plural synchro-multiplexing
JPS6181030A (ja) A/d変換器
SU1676100A1 (ru) Последовательно-параллельный аналого-цифровой преобразователь
SU1365045A1 (ru) Сравнивающее устройство
SU1667253A1 (ru) Бипол рный преобразователь кода в напр жение
SU1642586A1 (ru) Цифроаналоговый преобразователь
SU959273A1 (ru) Преобразователь кода в напр жение
JPH02278918A (ja) A/dコンバータ及びそれを備えたマイクロコンピュータ
SU1480128A1 (ru) Параллельно-последовательный аналого-цифровой преобразователь
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU1208605A1 (ru) Бипол рный цифровой амплитудный анализатор
RU2024917C1 (ru) Стабилизатор постоянного тока
SU1193695A1 (ru) Устройство дл задани граничных условий