SU1039029A1 - Декодирующа матрица - Google Patents

Декодирующа матрица Download PDF

Info

Publication number
SU1039029A1
SU1039029A1 SU813343383A SU3343383A SU1039029A1 SU 1039029 A1 SU1039029 A1 SU 1039029A1 SU 813343383 A SU813343383 A SU 813343383A SU 3343383 A SU3343383 A SU 3343383A SU 1039029 A1 SU1039029 A1 SU 1039029A1
Authority
SU
USSR - Soviet Union
Prior art keywords
resistance
diodes
keys
resistance elements
decoding matrix
Prior art date
Application number
SU813343383A
Other languages
English (en)
Inventor
Владимир Васильевич Ризнык
Original Assignee
Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола filed Critical Львовский Ордена Ленина Политехнический Институт Им.Ленинского Комсомола
Priority to SU813343383A priority Critical patent/SU1039029A1/ru
Application granted granted Critical
Publication of SU1039029A1 publication Critical patent/SU1039029A1/ru

Links

Landscapes

  • Emergency Protection Circuit Devices (AREA)

Abstract

ДЕКОДИРУЮЩАЯ МАТРИЦА, содержаща  элементы сопротивлений и две группы ключей, управл1ао11ше входы которых подключены к шинам упра&лени , .отличающа с  тем, что, с целью повышени  наде юнгостй, в нее введены диоды по числу элементов сопротивлений, при этом элементы сопротивлений и диоды, включенные в одном направлении, соединены по кольцевой схеме, одноименные выводы диодов через первую группу ключей Соединены с входом устройства,, и через вторую группу с выходом устройства.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении цифровых функциональных узлов и преобразователь ных устройств. Известна декодирующа  матрица, содержаща  набор элементов сопротивлений (эталонных весовых напр жений), велич ны которых подобраны в соответствии с реализуемым кодом, а преобразование кода в напр жение осуществл етс  с помощью последовательно срабатывающих переключателей, передающих на выход соответствующие величШ1ы напр жени  i В системе преобразовани  количество значений выходного напр жени  равно чи лу эталонных весовых напр жений. Поэ:тому указанна  матрица не позвол ет реализовать достаточно широкий диапазон значений выходного напр жени  при фиксированном количестве эталсшшсх весовых напр жений и содержит большое количество ключей, что снижает ее надежность . Известна матрица, используема  в преобразовател х код-напр жение, вьшо ненна  в виде делител  напр жени , сос то щего из двух одинаковых секций элементов сопротивлений, подобранных в соответствии с р1ализуемым кодом, две группы ключей, управл ющие входы которых подключены к шинам управлени  2 . Однако наличие в системе преобразовани  дополнительного копнчества элементов сопротивлений и ключей,используемых дл  закорачивани  элементов сопротивле ний, снижает надежность устройства. Цель изобретени  - повьпиение надежг ности декодирующей матрицы. 11оставленна  цель достигаетс  тем, что в матрицу, содержащую элементы сопротивлений и две группы ключей, управл ющие входы которых подключены к шинам управлени , дополнительно введены диоды по числу элементов сопротивлений , при этом элемеигы сопроти&лений и диоды, включенные в одном направлении , соединены по кольцевой схеме одноименные выводы диодов через первую группу. ключей соединены с входом устройства, и через вторую группу ключей с выходом устройства. На чертеже изображена декодирующа  матрица,55 Матрица выполнена в виде поочередно соединенных между собой по замкнутой кольцевой цепочке четырех элементов сопротивлений (рвзист Ч5ов) (1 - 1) (1 - 4), величины сопротивлений которых подобраны в соответствии с число вым упоршоченным отношением (1-3) (2-7), и диодов (2-1) -(2-4), причем (3-1) - (3-8) матрицы через управл емые кодом ключи создинены с аналоговым выходом ци ювого преофазо1вател , а выводы (4-1) (4-8) матрицы в данном случае не иопольауютс . Управл емые кодом ключи (5-1) -({5-8) первой и второй группы, шины упр шлени  (6-1) - (6-4)} (7-1) (7-4). Значени  сопротивлений элементов сопротивлений (резисторов) а обшем случае оп1редел ютс  следующим образом. Наименьшее сопротивление равно (х )-й части суммарного сопротивлени  всех резисторов, где X - число резисторов в декодирующей матрице, второе по величине сопротивление равно удвоенному значению наименьшего сопротивлени , а каждое последующее по величине сопротивление больше наибольшего предьодущего на величину наименьшего сопротивлени , иначе последнее выбрано больше суммы упом нутых соп- i ротивленИй на величину наименьшего сопротивлени  при условии, что значени  всех гфедьщущихо сопротивлений и суммарные сопротивлени  последовательно соед11не ja ix через диоды между собой резисторов исчерпывают р д натуральных чисел от 1 до X -Х+1 (наименьше(е сопротивление соответствует единице). Так, д,л  случа  построени  декодирующей матрицы из четырех ( X 4) р& зисторов jiaHMeHHuee сопротивление равно 13-й части суммарногхэ сопротивлени  -всех этих резио торов, второе по величине сопротивление вдвое больше наименьшего, а третье - (юлыие наибольшего из предыдущих соп эотивлений на величину наименьшего сопротивлени , четвертое сопротивл€ ние больше суммы всех трех предьщущи:х на величину наименьшего. Отсюда получаем упор доченное цикл№еское отношение чисел 7. . 3 Эта кольцева  последовательность чисел позвол ет получить все без исключени  числа натурального р да от 1 до х - х +1 13 путем сложени  только подр д вдущих чисел ; 1, 2, 3,4 1 +3, S -34-2. , 7,8 7+1, 9 -2+7, 10-2+7+1, 11 7+1+3, 12 -Q+2+7, 13 1+3+2+7. При замкнутых ключах в одноименных общее сопротивление цифрового схмфотивпени  (преобразовател ) равно нулевому значению. При замыкании одно го из ключей (5-1) - (5-4) и одного из ключей (5-5) - (5-8) в разноименных разр дах сопротивление цифрового преовра зовател  становитс  paejHbiM суммарному ; сопротивлению одного или нескольких ПОДРЯД идущих резисторов в зависимости ;от номеров замыкаемых ключей. При 1ЭТОМ каждой кодовой комбинации соот ветствует новое значение сопротивлени . Так, при наличии четырех (Х-4) резиоторов и четырех диодов в декодирующей „, .1 матрице можно реализовать X -Х+1 13 значений с опротивпени  с одинаковым: шагом приращени , использу  при этом только два обтекаемых током ключа. При задании рабочей точки диодов на линейном участке вольтамперной харакртеристики сотгротивлени  открытых диодов посто нны и могут быть учтены. Правильный выбор режима работы, а также посто нство нагрузки могут быть обеспечены применением схем с УПТ, У Предлагаема  декодирующа  матрица Дозвол ет повысить надежность .вых преобразователей путем со1фащени  числа кшочей, обтекаемых током, реализуемый при этом код упрощает обнаружение одиночных оигабок, так как :наличие хот  бы в одной из х-ра  дных кодовых комбинаций более одной единицы или наличие всех нулей хот  бы в одной из кодовых комбинаций свидетельствует об ощибке.

Claims (1)

  1. ДЕКОДИРУЮЩАЯ МАТРИЦА, содержащая элементы сопротивлений и две группы ключей, управляющие входы которых подключены к шинам управления, отличающаяся тем, что, с целью повышения надежности, в нее введены диоды по числу элементов сопротивлений, при этом элементы сопротивлений и диоды, включенные в одном' направлении, соединены по кольцевой схеме, одноименные выводы диодов через первую группу ключей Соединены с входом устройства, и через вторую группу ключей с выходом устройства.
    1 1039029 2
SU813343383A 1981-10-08 1981-10-08 Декодирующа матрица SU1039029A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813343383A SU1039029A1 (ru) 1981-10-08 1981-10-08 Декодирующа матрица

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813343383A SU1039029A1 (ru) 1981-10-08 1981-10-08 Декодирующа матрица

Publications (1)

Publication Number Publication Date
SU1039029A1 true SU1039029A1 (ru) 1983-08-30

Family

ID=20978771

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813343383A SU1039029A1 (ru) 1981-10-08 1981-10-08 Декодирующа матрица

Country Status (1)

Country Link
SU (1) SU1039029A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Зангер Г. Электронные системы. Пер. с англ. М. , Map, 1980, с. 2-13, рис. 4. 46 (а). 2. Орлов И. А. Основы вычислителЕ .ной техники и организации вычислительных работ. М., Энерги , 1971, X:. 211, рис. 1О-15 (прототип). *

Similar Documents

Publication Publication Date Title
US3019426A (en) Digital-to-analogue converter
US3893102A (en) Digital-to-analog converter using differently decoded bit groups
CN111900990A (zh) 一种基于混合编码的电流舵型数模转换器
US3216005A (en) Analog voltage translating apparatus
US4306224A (en) Analog-to-digital converting apparatus
SU1039029A1 (ru) Декодирующа матрица
US4571574A (en) Analogue to digital converter
US5264851A (en) A/D converter utilizing a first reference voltage divider and level shifting of a second voltage divider by input signal
US4580131A (en) Binarily weighted D to a converter ladder with inherently reduced ladder switching noise
EP0135274A2 (en) Digital-to-analog converter
CA1114509A (en) Digital to analog resolver converter
JP2001127634A (ja) ディジタル・アナログ変換器
US3495237A (en) Nonlinear decoder
GB941351A (en) Improvements in or relating to circuit arrangements for the conversion of analogue values into binary numbers
KR100301041B1 (ko) 플래쉬방식아날로그/디지털변환장치
US4097858A (en) Digital to analog resolver converter
SU1157522A1 (ru) Сравнивающее устройство
SU1056448A1 (ru) Разр дный элемент дл преобразовател кода в напр жение каскадной структуры
SU628612A1 (ru) Цифро-аналоговый преобразователь
SU1180837A1 (ru) Сравнивающее устройство
SU572815A1 (ru) Цифро-аналоговый функциональный преобразователь
SU1372339A1 (ru) Цифроуправл емый резистор
RU2066924C1 (ru) Цифроаналоговый преобразователь
SU1676100A1 (ru) Последовательно-параллельный аналого-цифровой преобразователь
SU1035788A1 (ru) Цифро-аналоговый преобразователь