SU1180837A1 - Сравнивающее устройство - Google Patents

Сравнивающее устройство Download PDF

Info

Publication number
SU1180837A1
SU1180837A1 SU833582067A SU3582067A SU1180837A1 SU 1180837 A1 SU1180837 A1 SU 1180837A1 SU 833582067 A SU833582067 A SU 833582067A SU 3582067 A SU3582067 A SU 3582067A SU 1180837 A1 SU1180837 A1 SU 1180837A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
adder
digital
converters
Prior art date
Application number
SU833582067A
Other languages
English (en)
Inventor
Валентин Иосифович Немковский
Василий Порфирьевич Колодяжный
Николай Андреевич Макарчук
Original Assignee
Предприятие П/Я А-1873
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1873 filed Critical Предприятие П/Я А-1873
Priority to SU833582067A priority Critical patent/SU1180837A1/ru
Application granted granted Critical
Publication of SU1180837A1 publication Critical patent/SU1180837A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

СРАВНИВАЩЕЕ УСТРОЙСТВО, содержащее выходную шину, первый сумматор , первый и второй резистивные делители, каждый из которых состоит из последовательно соединенных масштабного , резистора и цифрового управл емого резистора, выполненного в виде цифроаналогового преобразовател , управл ющие входы которых подключены к шинам кода второй сравниваемой величины, отличающеес   тем, что, с целью повышени  точности за счет исключени  вли ни  сопротивлени  разр дных переключателей , в него введены второй и третий сумматоры, первые входы которых подключены к соответствующим входным шинам косинусной и синусной составл ющих первой сравниваемой- величины, а их вьгходы соответственно к выходам масштабных резисторов, при этом выход нормально разомкнутых разр дных ключей первого и выход нормально замкнутых разр дных ключей второго цифроаналоговых преобразователей с S соединены с входами первого сумматора, а выход нормально замкнутых разр дных (Л ключей первого и выход,нормально рас зомкнутых разр дных ключей второго цифроаналоговых. преобразователей - . с вторыми, входами второго и третьего сумматоров соответственно причем выход, третьего сумматораподключен к выходной.шине. сх о 00 00 |

Description

1 Изобретение относитс  к импульсной технике и может быть использовано при построении преобразователей угол - код. Цель изобретени  - повьшение точ ности за счет исключени  вли ни  сопротивлени  разр дных переключателей . На фиг. 1 изображена функциональ на  схема сравнивающего устройства; на фиг.2 - график погрешности аппро симации арктангенсной функции. Сравнивающее устройство содержит масштабные резисторы 1 и 2, подключенные первыми выводами к входам первого 3 и второго 4 цифроаналоговых преобразователей (ЦАП) соответственно , при этом вторые выводы масштабных резисторов 1 и 2 подключены к выходам первого и второго сумматоров 5 и 6, выход нормально разомкнутых разр дных-ключей первог и выход нормально замкнутых ключей второго цифроаналоговых преобразова телей подключены к входам третьего сумматора 7, первые входы первого и второго сумматора подключены соотве ственно к входным шинам 8 и 9 косинусной и синусной составл ющих первой сравниваемой величины, а управл ющие входы ЦАП 3 и 4 подключены к шинам 10 кода второй сравниваемой величины, причем выход третьего сум матора 7 подключен к выходной шине 1 Устройство работает следующим образом. Цифровой код N второй сравниваемо величины ср поступает на шину 10, причем (, и К 1. Цифроаналоговые преобразователи 3 и 4 включены по схеме с суммирование токов. При таком включении каждый ЦАП имеет один аналоговый вход и два аналоговых выхода. Под первым выходом принимаем обшую шину нормально замкнутых разр дных ключей, а следовательно , коэффициент передачи по первому выходу равен 1-N, под вторым выходом принимаем общую шину нормаль но разомкнутых разр дных ключей, сле довательно, коэффициент передачи по второму выходу равен N. Такое включение ЦАП обуславливает применение в сравнивающем устройстве в качестве суммирующих устройств 5 -.7 сумматоров тока,, имеющих нулевое входное сопротивление. 37 Первый выход первого ЦАП 3 соединен с входом сумматора 5 тока, образу  положительную обратную св зь с коэффициентом 1, а второй выход второго ЦАП 4 соединен с входом сумматора 6 тока, образу  положительную обратную св зь с коэффициентом KOC N. Масштабные резисторы 1 и 2 с входными сопротивлени ми ЦАП 3 и 4 соответственно образуют резистивньй делитель с коэффициентом передачи где R - величина масштабных резисторов 1 и 2; R - входное сопротивление цифроаналоговых преобразователей 3 и 4; K(j - масштабньгй коэффициент. Таким образом, общий коэффициент передачи по каналу косинусной составл ющей без учета обратной св зи равн етс  К K-N, а по каналу синусной составл ющей Kg К-(1-N). С учетом обратной св зи по каналу косинусной составл ющей общий коэффициент равен , ОБЦ 1 .Vgcc по каналу синусной составл ющей ( 1 - N) Тогда выходное напр жение сравнивающего устройства будет UfiKg, Кг+ 5 ЬОБЦ где Uc и cos 06 ; UQ U sinou ; U - амплитудное значение входного напр жени . При балансе (11,, 0) с учетом выражений (2), (3) и (4) после преобразований получаем . . И 1Зависимость погрешности аппрокси-. мации выражени  (5) от величины кода N при R 0,357 (Кд 1,801), сн та  расчетным путем, изображена на фиг.2, из которой видно, что макси3 мольное абсолютное значение системагической ошибки сравнени  не превьшает 1,9 дуг, мин., что  вл етс  11808374 хорошей аппроксимацией арктангенсной функции при изменении кода N от О . до 1..

Claims (1)

  1. СРАВНИВАЮЩЕЕ УСТРОЙСТВО, содержащее выходную шину, первый сумматор, первый и второй резистивные делители, каждый из которых состоит из последовательно соединенных масштабного. резистора и цифрового управляемого резистора, выполненного в виде цифроаналогового преобразователя, управляющие 'входы которых подключены к шинам кода второй сравниваемой величины, о тлич ающе е- с я тем, что, с целью повышения точности за счет исключения влияния сопротивления разрядных переключателей, в него введены второй и третий сумматоры, первые входы которых подключены к соответствующим входным шинам косинусной и синусной составляющих первой сравниваемой.величины, а их выходы соответственно к выходам масштабных резисторов, при этом выход нормально разомкнутых разрядных ключей первого й выход нормально замкнутых разрядных ключей второго цифроаналоговых преобразователей соединены с входами первого сумматора, S а выход нормально замкнутых разрядных ключей первого и выход.нормально разомкнутых разрядныхключей второго цифроаналоговых, преобразователей - '. с вторыми, входами второго и третьего сумматоров соответственно* причем выход, третьего сумматора подключен к выходной.шине.
    SU-.„>1180837
SU833582067A 1983-04-18 1983-04-18 Сравнивающее устройство SU1180837A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833582067A SU1180837A1 (ru) 1983-04-18 1983-04-18 Сравнивающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833582067A SU1180837A1 (ru) 1983-04-18 1983-04-18 Сравнивающее устройство

Publications (1)

Publication Number Publication Date
SU1180837A1 true SU1180837A1 (ru) 1985-09-23

Family

ID=21060096

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833582067A SU1180837A1 (ru) 1983-04-18 1983-04-18 Сравнивающее устройство

Country Status (1)

Country Link
SU (1) SU1180837A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Зверев А.Е. и др. Преобразователи угловых перемещений в цифровой код. Л.: Энерги , 1974, с. 146. Авторское свидетельство СССР № 708297, кл. G 05 В 1/02, 1977. *

Similar Documents

Publication Publication Date Title
US3019426A (en) Digital-to-analogue converter
US4636772A (en) Multiple function type D/A converter
CA1144653A (en) Codec
CN111900990A (zh) 一种基于混合编码的电流舵型数模转换器
EP0418184B1 (en) Push pull double digital-to-analog converter
JPH0612879B2 (ja) 並列比較型アナログ・ディジタル変換器
US5173698A (en) Flash analog-to-digital converter with integrating input stage
SU1180837A1 (ru) Сравнивающее устройство
US4571574A (en) Analogue to digital converter
KR100235465B1 (ko) 플래시형 아날로그-디지탈 변환기
US5084701A (en) Digital-to-analog converter using cyclical current source switching
JP4242973B2 (ja) 逐次比較型adコンバータ及びそれを組み込んだマイクロコンピュータ
US4072940A (en) Digital to analog resolver converter
SU1157522A1 (ru) Сравнивающее устройство
EP0074860A3 (en) Digital-to-analog converter
US4097858A (en) Digital to analog resolver converter
SU1365045A1 (ru) Сравнивающее устройство
SU1487073A1 (ru) Функциональный преобразователь двух переменных
SU781835A1 (ru) Синусно-косинусный цифро-аналоговый преобразователь
SU1481883A1 (ru) Параллельный аналого-цифровой преобразователь
SU1481889A1 (ru) Трехдекадный двоично-дес тичный цифроаналоговый преобразователь
US5099238A (en) Parallel analog to digital converter
JPS57212823A (en) Analog-to-digital converter
SU1141426A1 (ru) Врем импульсный квадратичный преобразователь
Chang Fast D/A and A/D converters