SU1151978A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1151978A1
SU1151978A1 SU833677137A SU3677137A SU1151978A1 SU 1151978 A1 SU1151978 A1 SU 1151978A1 SU 833677137 A SU833677137 A SU 833677137A SU 3677137 A SU3677137 A SU 3677137A SU 1151978 A1 SU1151978 A1 SU 1151978A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
address
information
Prior art date
Application number
SU833677137A
Other languages
English (en)
Inventor
Михаил Яковлевич Вертлиб
Феликс Георгиевич Гордон
Леонид Ибрагимович Витушкин
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU833677137A priority Critical patent/SU1151978A1/ru
Application granted granted Critical
Publication of SU1151978A1 publication Critical patent/SU1151978A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее блок сравнени , блок пам ти, первый триггер, первый инвертор, регистр данных, регистр адреса, генератор Тактовых импульсов, счетчик адреса и первый элемент ИЛИ, выходы регистра данных, первого триггера , регистра адреса и входы первого элемента ИЛИ  вл ютс  выходами данных, стробирукщим, адреса, входами считывани  и сброса устройства соответственно, выход первого элемента ИЛИ подключен через первый инвертор к входу установки в О первого триггера, вход установки в 1 которого соединен со стробируницими входами регистра данных и регистра адреса, выход счетчика адреса соединен с информационным входом регистра адреса и с адресным входом блока пам ти, вьпсод которого соединен с первым входом блока сравнени  , выход которого подключен к входу записи блока пам ти, второй вход - к информационным входам блока пам ти и регистра данных, о т л ичающеес  тем, что, с целью упрощени  устройства, оно содержит мультиплексор, второй элемент ИЛИ, первый и второй ключи, второй и третий триггеры, элементы И с первого по третий и формирователь импульсов, выход которого соединен с первым входом второго элемента ИЛИ и с первым входом сброса второго триггера, синхровход - с выходом генератора тактовых импульсов и с информационным входом первого ключа, выход которого подключен к счетному входу счетчика адреса и к управл ющему входу блока сравнени , выход которого с jg соединен с информационным входом второго ключа, выход которого подкп чен к второму входу второго элемента ИЛИ, выход которого соединен со стробирующим входом регистра адреса,Vj выход блока сравнени  соединен спер вым входом первого элемента И и i с входом установки в 1 третьего триггера, неинвертирующнй выход ко:л торого подключен к второму входу первого элемента И, выход которого подклюUD чен к входу установки в I второго триггера, второй вход сброса кото00 рого  вл етс  входом сброса устройства , неинвертирукхций и инвертирукнций выходы подключены соответственно к первому входу второго элемента И и к объединенным управл ющему входу первого ключа и первому входу третье го элемента И, второй вход которого соединен с выходом первого элемента ИЛИ и с вторым входом второго элемента И, выход которого подключен к информационному входу формировател  импульсов, выход третьего элемен

Description

та И подключен к входу установки в О третьего триггера, инвертирзпощий выход которого подключен к управл ющему входу второго ключа, входы мультиплексора  вл ютс  входами устройства, выход подключен к второму входу блока сравнени , адресный вход - к выходу счетчика адреса.
1
Изобретение относитс  к автоматике к вычислительной.технике и может быть использовано дл  ввода информации о состо нии комплекса технических средств от различных дискретных датчиков (аппаратуры каналообразовани , аппаратуры контрол  каналов, аппаратуры коммутации) в устройство обработки данных или в управл ющую вычислительную машину.
Из вестно устройство сбора информации , содержащее мультиплексор, генератор тактовых импульсов, соединенный со счетчиком адреса, выход которого соединен с дешифратором адреса , выходы которого соединены с мультиплексором lj .
Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  вввода информации, со держащее блок сравнени , блок пам ти , первьй триггер, первый инвертор, регистр данных, регистр адреса, генератор тактовых импульсов, счетчик адреса и первый .элемент ИЛИ, выходы регистра данных, первого триггера , регистра адреса и входы первого элемента ИЛИ  вл ютс  выходами данных, стробирук(щим, адреса, входами считьюани  и сброса устройства соответственно, выход первого элемента ИЛИ подключён Через первый инвертор к входу установки в О первого триггера, вход установки в 1 которого соединен со стробирующими входами регистра данных и регистра адреса, выход счетчика адреса соединен с информационнь&1 входом регистра адреса и с-адресным входом блока пам ти, выход которого соединен с первым входом блока сравнени , выход которого подключен к входу записи блока пам .ти, второй вход к информационшлм входам блока пам ти и регистра данныхГ.
Недостатком известных устройств  вл етс  их сложность.
Цель изобретени  - упрощение устройства .
Указанна  цель достигаетс  тем, что в устройство дл  ввода информации , содержащее блок сравнени , блок пам ти, первьй триггер, первый инвертор , регистр данных, регистр адреса , генератор тактовых импульсов, счетчик адреса и первый элемент ИЛИ, выходы регистра данных, первого триггера , регистра адреса и входы первого элемента ИЛИ  вл ютс  выходами данных, стробирующим, адреса, входами считывани  и c6iJoca устройства соответственно, выход первого элемента ИЛИ подключен через первый инвертор к входу установки в О первого триггера, вход установки в 1 которого соединен со стробирующими входами регистра данных и регистра адреса f выход счетчика адреса соединен с информационным входом регистра адреса и с адресным входом блока пам ти , выход которого соединен с первым входом блока сравнени , выход которого подключен к входу записи блока пам ти, второй вход - к информационным входам блока пам ти и регистра данных, введены мультиплексор, второ элемент ИЛИ, первый и второй ключи, второй и третий триггеры, элементы И с первого по третий и формирователь импульсов, выход которого соединен с первым входом второго элемента ИЛИ и с первым входом сброса второго триггера, синхровход с выходом генератора тактовых импульсов и с информационным входом первого ключа, выход которого подключен к счетному входу счетчика адреса и к управл квцему входу блока сравнени  , выход которого соединен с информационным входом второго ключа, выход которого подключен к второму входу второго элемента ИЛИ, выход которого соединен со стробируи цим входом регистра адреса, выход блока сравнени  соединен с первым входом первого элемента И и с входом установки в 1 третьего триггера, неинвертирующий выход которого подключен к второму входу первого элемента И, выход которого подключен к входу установки в 1 второго триггера, второй вход сброса которого  вл етс  входом сброса устройства, неинвертирукмций и инвертирукмций выходы подклю чены соответственно к первому входу второго элемента И и к объединенным управл ющему входу первого ключа и первому входу третьего элемента И,. второй вход которого соединен с выхо дом первого элемента ИЛИ и с вторым входом второго элемента И, выход которого подключен к информационному входу формировател  импульсов, выход третьего элемента И подключен к входу установки в О третьего триггера инвертирующий выход которого подключен к управл ющему входу второго клю ча, входы мультиплексора  вл ютс  входами устройства, выход подключен к второму входу блока сравнени , адресный вход - к выходу счетчика ад реса. На чертеже Приведена схема предлагаемого устройства. Устройство содержит мультиплексор t, блок 2 сравнени , блок 3 пам ти , регистр 4 данных, второй ключ 5 второй элемент ИЛИ 6, генератор 7 тактовых импульсов, первый ключ 8, счетчик 9 адреса, третий триггер 10, первый элемент И t1, второй триггер 12, второй элемент И 13, третий элемент И Т4, первый элемент ИЛИ 15, регистр 16 адреса, первый триггер 17 инвертор 18, формирователь 19 импульсов , датчики 20. I От каждого дискретного датчика считываема  информаци  может быть представлена, например, байтом инфор мации, котора  через регистр данных и шину данных (ЩЦ) при считьшании постудает в ЭВМ с указанием адреса, поступающего по шине адреса (IJA) . Каждый датчик выдает совокупность бинарных символов, характеризующих состо ние, например, аппаратуры (каналов ) св зи. Например, байт информа ции от первого датчика может характеризовать наличие сигналов Авари  восьми линейных трактов, байт от вто рого датчика - наличие сигналов неис пр авности восьми стоек каналообра;; зующей аппаратуры, байт третьего датчика - наличие сигналов неисправности восьми каналов св зи и т..д. Период опроса датчиков определ етс  допустимь1М временем обнаружени  изменени  состо ни  и может составл ть примерно 0,5-1 с. За этот период времени с большой, веро тностью состо ние датчиков не измен етс , т.е. факт изменени  информации не зарегистрирован. В этих услови х целесообразно продолжать опрос до обнаружени  следукнцего изменени . Устройство работает следующим образом. В исходном состо нии оба ключа 5 и 8 открыты. При поступлении первого импульса от генератора 7 тактовых импульсов счетчик 9 адреса устанавливаетс  в первое состо ние, соответствующее адресу первого датчика . Через мультиплексор 1 информаци  о состо нии этого датчика поступает на блок 2 сравнени , на второй вход которого поступает информаци  о предыдущем состо нии первого датчика , т.е. датчика, адрес которого указан счетчиком 9 адреса, а на третий вход - сигнал, формирующий импульс сравнени  двух числовых значений информации . Блок 2 сравнени  сравнивает предыдущее и текущее состо ни  датчика, и если информаци  от датчика не измен етс  по сравнению с предыдущим состо нием , то сигнал на выходе блока 2 сравнени  не формируетс , и счетчик адреса выставл ет следующий адрес датчика. . Если имеет место изменение информации , то на выходе блока 2 сравнени  формируетс  импульс, по которому в регистр адреса и регистр данных через открытый ключ 5 и элемент ИЛИ 6 поступает сигнал записи, по которому в эти регистры поступают соответственно данные и адрес изменившегос  состо ни  датчика. Сигнал с выхода блока 2 сравнени  записьшает новые данные в блок 3 пам ти, а также устанавливает в единичное состо ние триггер 10, который открывает эле- мент И 11. Триггер 10 закрывает ключ 5 во избежание записи в регистры 16 адреса и данных 4 информации следующего датчика, если-не будут считаны предыдущие данные. Одновременно сигнал с выхода элемента ИЛИ 6 перебрасывает триггер 17, вьщава  сигнал Данные готовы, например, в центральньш процессор, которьй формирует сигнал Считывание, по которому по шинам данных и. шинам адреса считываетс  информаци  из регистров данных 4 и адреса 16. По сигналу считывани  через инвертор 1 сбрасываетс  триггер 17, а также триггер 10 через открытьй элемент И 14. Импульс считывани  не пр ходит через элемент И 13, закрытьй триггером 12. Через открытый ключ 5 информаци  следующего датчика, при наличии сигнала изменени , формируе го блоком 2 сравнени , готова записатьс  в регистры данных 4 и адреса б. Если новых изменений по последовательно выставл емым адресам нет, то счетчик адреса рабртает от генер тора 7 тактовых импульсов до по вле ни  импульса факта изменени  на вых де блока 2 сравнени . Если центральный процессор не сч тывает изменившиес  данные (например , зан т обработкой других объектов ) и регистры данных 4 и адреса 1 зан ты, то счетчик адреса опрашивае последующие датчики до по влени  си нала о наличии следунщего факта изменени  состо ни , т.е. счетчик адреса , несмотр  на зан тость регистров адреса и данных, продолжает опрос, если изменени  данных нет, и доходит до следующего датчика, из менившего состо ние. Если обнаружен второе измененное состо ние, то импульс с выхода блока 2 сравнени  через ключ 5 не пройдет, так как ключ 5 закрыт триггером 10, взведен ным сигналом первого изменени . Импульс с выхода блока 2 сравнени  через открытый элемент И 11 перебра сывает триггер 12, который закрывает ключ 8, прекраща  опрос последую щих датчиков до по влени  сигнала считывани . Теперь при формировании сигнала Считывание вначале информаци  считываетс  из регистров данных 4 и адреса 16 по шинам ОЩ и ША (данных и адреса). Передним фронтом импульса считьшани  сбрасьшаетс  через инвертор 18 триггер 1.7. Импульс счи тывани  через элементы ИЛИ 15 и открытый элемент И 13 поступает на формирователь 19 импульсов, который формирует от заднего фронта импульса считывани  калиброванный по длительности импульс (длительностью в один такт генератора). Этот импульс через элемент ИЛИ 6 записывает в регистры данных 4 и адреса 16 данные и адрес текущего изменени , взводит триггер 17, а также сбрасывает триггер 12, открыва  ключ 8 и закрыва  элемент И 13. Следук дчм сигналом считывани  в начале по шинам данных и адреса считываетс  информаци  из регистров адреса 16 и данных 4, сбрасываетс  триггер 17, а также через открытый элемент И 14 сбрасываетс  триггер 10, открыва  ключ 5 и т.д. Формирователь импульсов работает следующим образом. Задний фронт импульса считывани  (отрицательньй перепад) после элемента И 13 и инвертора 21 поступает на вход С триггера 22 в виде положительного перепада и перебрасывает триггер 22, формиру  на входе) триггера 23 низкий уровень. При поступлении на вход С триггера 23 первого положительного фронта тактовой частоты на вб1ходе триггера 23 формируетс  сигнал низкого уровн , по которому перебрасываетс  по вхолу S триггер 23, подава  на вход D триггера 23 высокий уровень. При поступлении второго положительного фронта тактовой частоты на выходе триггера 23 формируетс  сигнал высокого уровн , т.е. на выходе формировател  19 импульса формируетс  положительный импульс длительностью в один тактовый интервал (после заднего фронта импульса считывани  формируетс  импульс длительностью от первого до следун цего положительного фронта тактовой частоты). Упрощение устройства достигаетс  путем уменьшени  объема пам ти за счет отсутстви  пам ти адресов датчиков информации; отсутстви  пам ти всех новых значений изменившейс  информации; отсутстви  пам ти всех адресов изменившейс  информации. Кроме того, упрощение достигаетс  за счет мультиплексировани  входных атчиков и использовани  одного блока сравнени  (в известном устройстве количество блоков сравнени  равно количеству датчиков). 7 Отсутствие пам ти адресов опрашиваемых датчиков достигаетс  за счет использовани  циклического опроса всех датчиков, при этом адреса датчи ков определ ютс  счетчиком адреса и управл ющим циклическим опросом. Отсутствие пам ти всех новых значений изменившейс  информации и пам ти адресов изменившейс  информации (осуществл емые в известном устройстве соответственно блоками 5 и 4) достигаетс  за счет того, что при последовательном опросе изменившейс информации и ее адреса не об зательно иметь полную пам ть этой информации и ее адресов, достаточно иметь пам ть текущих значений изменени  и адреса. Действительно, после каждого полного цикла опроса всех датчи ков и передачи информации в ЭВМ пам ть изменившейс  информации и адреса не нужна и может быть сброшена до следукндего цикла, т.е. эти блоки пам ти часть времени не используютс  В изобретении используетс  не полный объем пам ти всех изменившихс  состо ний и адресов, а только пам т текущего (опрошенного) изменени  и его адреса, если оно имело место. При этом устройство продолжает опрос следующих датчиков (даже в том случае, ейли ЭВМ- зан та обрат боткой других процессов) до вы вле78 ни  следующего изменившегос  состо ни  датчика.. Следует отметить, что в системах св зи основной информацией сбора  вл етс  состо ние каналов, трактов и аппаратуры св зи. Дл  своевременного вы влени  неисправности (изменени  состо ни ) цикл опроса датчиков должен быть небольшим (единицы секунд), и за зто врем  с малой веро тностью возникает неисправность нескольких устройств (каналов, трактов и т.д.),так как коэффициент готовности каналов и трактов Kj.0,95. а наработка на отказ аппаратуры св зи составл ет сотни и тыс чи часов . Поэтому, вы вив изменение и адрес изменени  какого-либо датчика, устройство может (даже если ЭВМ зан та ) продолжать опрос остальных датчиков, которые с большой веро тностью не измен т своего состо ни  на короткое врем . Таким образом, в изобретении отсутствует пам ть адресов (используетс  счетчик адреса), используетс  один блок сравнени  вместо р да таких блоков (не требуетс  иметь в каждом блоке сравнени  пам ть предьщущего состо ни ), а. также имеетс  возможность обхода датчиков даже при зан том процессоре с запоминанием наличи  до двух измененных состо ний датчиков .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОР-
    МАЦИИ, содержащее блок сравнения, блок памяти, первый триггер, первый инвертор, регистр данных, регистр адреса, генератор тактовых импульсов, счетчик адреса и первый элемент ИЛИ, выходы регистра данных, первого триггера, регистра адреса и входы первого элемента ИЛИ являются выходами данных, стробирующим, адреса, входами считывания и сброса устройства соответственно, выход первого элемента ИЛИ подключен через _ первый инвертор к входу установки в 0 первого триггера, вход установки в 1 которого соединен со стробирующими входами регистра данных и регистра адреса, выход счетчика адреса соединен с информационным входом регистра адреса и с адресным входом блока памяти, выход которого соединен с первым входом блока сравнения, выход которого подключен к входу записи блока памяти, второй вход - к информационным входам блока памяти и регистра данных, о т л и чающееся тем, что, с целью упрощения устройства, оно содержит мультиплексор, второй элемент ИЛИ, первый и второй ключи, второй и третий триггеры, элементы И с первого по третий и формирователь импульсов, выход которого соединен с первым входом второго элемента ИЛИ и с первым входом сброса второго триггера, синхровход - с выходом генератора тактовых импульсов и с информационным входом первого ключа, выход которого подключен к счетному входу счетчика адреса и к управляющему входу блока сравнения, выход которого О соединен с информационным входом второго ключа, выход которого подключ^ чен к второму входу второго элемен- I— та ИЛИ, выход которого соединен со IV стробирующим входом регистра адреса,;-, выход блока сравнения соединен с пер-р вым входом первого элемента Ии с входом установки в 1 третьего триггера, неинвертирующий выход которого подключен к второму входу первого элемента И, выход которого подключен к входу установки в 1 второго триггера, второй вход сброса которого является входом сброса устройства, неинвертирующий и инвертирующий выходы подключены соответственно к первому входу второго элемента И и к объединенным управляющему входу первого ключа и первому входу третье· го элемента И, второй вход которого соединен с выходом первого элемента ИЛИ и с вторым входом второго элемента И, выход которого подключен к информационному входу формирователя импульсов, выход третьего элемен1151978 та И подключен к входу установки в О третьего триггера, инвертирующий выход которого подключен к управляющему входу второго ключа, вхо ды мультиплексора являются входами устройства, выход подключен к второ му входу блока сравнения, адресный вход - к выходу счетчика адреса.
SU833677137A 1983-12-16 1983-12-16 Устройство дл ввода информации SU1151978A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833677137A SU1151978A1 (ru) 1983-12-16 1983-12-16 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833677137A SU1151978A1 (ru) 1983-12-16 1983-12-16 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1151978A1 true SU1151978A1 (ru) 1985-04-23

Family

ID=21094553

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833677137A SU1151978A1 (ru) 1983-12-16 1983-12-16 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1151978A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Проектирование и применение операционных усилителей. Под ред. Дж. Грэма. М., Мир, 1974, с. 361. 2. Авторское свидетельство СССР № 377759, кл. G 06 F 3/04, 1970 (прототип). *

Similar Documents

Publication Publication Date Title
SU1151978A1 (ru) Устройство дл ввода информации
SU1117627A1 (ru) Устройство дл сопр жени электронной вычислительной машины с каналами св зи
SU1465868A1 (ru) Устройство дл измерени N временных интервалов
SU1571593A1 (ru) Устройство дл контрол цифровых узлов
SU650071A1 (ru) Устройство дл группового сравнени двоичных чисел
SU641444A1 (ru) Устройство дл определени максимальной разности
SU1501023A1 (ru) Устройство дл ввода информации
SU1151968A1 (ru) Устройство дл фиксации сбоев
SU1287162A1 (ru) Сигнатурный анализатор
SU1478210A1 (ru) Устройство дл сортировки информации
SU1264185A1 (ru) Устройство дл имитации сбоев
SU543936A1 (ru) Устройство дл сравнени двоичных чисел с допусками
SU1732328A1 (ru) Устройство дл допускового контрол временных интервалов
SU1203540A1 (ru) Устройство дл проверки электрического монтажа
SU907537A1 (ru) Устройство дл обмена информацией между ЦВМ и внешними устройствами
SU1437923A1 (ru) Буферное запоминающее устройство
SU708348A1 (ru) Устройство дл вычислени разности двух чисел
SU1226417A1 (ru) Измерительное устройство с самоконтролем
SU1140138A1 (ru) Устройство дл считывани информации
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1605222A1 (ru) Устройство дл ввода информации
SU1121675A1 (ru) Устройство дл контрол последовательности периодических сигналов
SU1291994A1 (ru) Устройство дл сопр жени вычислительной машины с каналом св зи
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов