SU1144112A1 - Устройство дл сопр жени электронной вычислительной машины с общей шиной - Google Patents

Устройство дл сопр жени электронной вычислительной машины с общей шиной Download PDF

Info

Publication number
SU1144112A1
SU1144112A1 SU833554684A SU3554684A SU1144112A1 SU 1144112 A1 SU1144112 A1 SU 1144112A1 SU 833554684 A SU833554684 A SU 833554684A SU 3554684 A SU3554684 A SU 3554684A SU 1144112 A1 SU1144112 A1 SU 1144112A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
unit
register
Prior art date
Application number
SU833554684A
Other languages
English (en)
Inventor
Александр Алексеевич Снегирев
Марк Иосифович Володарский
Анатолий Анатольевич Мячев
Original Assignee
Институт Электронных Управляющих Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электронных Управляющих Машин filed Critical Институт Электронных Управляющих Машин
Priority to SU833554684A priority Critical patent/SU1144112A1/ru
Application granted granted Critical
Publication of SU1144112A1 publication Critical patent/SU1144112A1/ru

Links

Landscapes

  • Multi Processors (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭЛЕКТРОННОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С ОБЩЕЙ ШИНОЙ, содержащее два блока усилени , входы-выходы которых  вл ютс  соответственно первым.и вторым входами-выходами устройства, дешифратор, первьш вход которого соединен с первым выходом первого блока усилени , вторым выходом подключенного к первому информационному входу регистра управлени , коммутатор и блок прерывани , выходы которых подключены соответственно к первому и второму, входам первого блока усилени , и блок управлени  обменом, первый информационньй вход которого . соединен с первым информационным входом коммутатора, первым входом блока прерывани  и первым выходом второго блока усилени , первьп вход которого подключен к выходу регистра управлени , второму информационному входу коммутатора и второму входу блока прерывани , управл ющие входы коммутатора, регистра управлени  и блока управлени  обменом соединены с первым выходом дешифратора , отличающеес  тем, что, целью сокращени  аппаратурных затрат, в него введены блок микропрограммного управлени , регистр данньгх и переключатель адреса, причем вторые вход и выход дешифратора соединены соответственно с выходом переключател  адреса и третьим входом первого блока усилени , третий выход которого покдлючен к третьему входу блока прерывани ., четвертым и п тым входами соединенному соответственно с первым выходом блока управлени  обменом и с .первым выходом блока прерывани  и вторым информационным входом регистра управлени , третий информационный (Л вход которого соединен с вторым выходом блока управлени  обменом, вторьм информационным входом покдлюченного к второму выходу блока микропрограммно .о управлени , первьш, второй и третий входы которого соединены соответственно с выходом дешифра4 42 тора, выход регистра управлени  и первым выходом второго блока усилени , второй вход которого соединен с выходом регистра данных, информационньй и управл ющий входы которого подключены соответственно к второму выходу первого блока усилени  и выходу деши(рратора, причем блок микпропрограммного управлени  содержит узел посто нной пам ти, регистр, генератор импульсов, элемент задержки и формирователь импульсов, причем информационный вход и выход регистра соединены соответственно с первым выходом и первым адресным входом узла посто нной пам ти, а синхровход - с выходом генератора

Description

импульсов и тактовым входом узла посто нной пам ти, второй выход, вт рой и третий адресные входы которого подключены соответственно к входу элемента задержки и первому и второму входам блока микропрограммного управлени , выход генератора импульсов и третий вькод узла посто нной пам ти образуют первый выход блока микропрограммного управлени , четвертый адресный вход узла посто нной пам ти и вход формировател  импульсов образуют третий вход блока микропрограммного управлени , а четвертый выход узла посто нной пам ти и выходы элементов задержки и формировател  импульсов образуют второй выход блока микропрограммного управлени , при этом блок управлени  обменом содержит схему сравнени , триггер и элемент ИЛИ, выход которого  вл етс  первым выходом блока управлени  обменом, а первый и второй входы его соединены соответственно с выходами схемы сравнени  и триггера и образуют вто4112
рой выход блока управлени  обменом, первьй и второй входы схемы сравнени  соединены соответственно с первым и вторым информационными входами блока управлени  обменом, информационный и синхронизирующий входы триггера подключены соответственно к первому информационному и управл ющему входу блока управлени  обменом .
2. Устройство по п. 1, о т л и чающеес  тем, что блок прерывани  содержит посто нную пам ть, регистр и переключатель, причем . первые вход и вькод посто нной пам ти соединены соответственно с выходом и информационным входом регистра , второй выход и второй, третий и четвертьй входы  вл ютс  соответственно выходом и третьим, вторым и четвертым входами блока прерывани , п тьй вход соединен через переключатель с первым входом блока прерывани , шестой вход посто нной пам ти и синхронизирующий ,вход регистра образуют п тый вход блока прерывани .
1 ; Изобретение относитс  ю вычислительной технике и может быть исполь зовано при построении многомашинных вычислительных комплексов на основе ЭВМ, в частности микро-ЭВМ с общей шиной. Известно устройство дл  сопр жени  ЭВМ, содержащее, первьй и второй блоки вьщачи- и буферные регистры, соединенные с каналами ввода-вывода сопр гаемых ЭВМ, блок управлени  обменом, регистр слова состо ни  и блок подсчета времени ij. Недостатком этого устройства  вл етс  то, что оно обеспечивает орга низацию информационного обмена лишь между двум  ЭВМ. При построении с его помощью многомашинных вычислител ных комплексов при количестве ЭВМ более 3-4 и организации перекрестных св зей объем оборудовани  средств сопр жени  возрастает, что существенно увеличивает стоимость системы и снижает ее надежность. Особенно актуально создание многомашинных комплексов на основе микро-ЭВМ, в том число гдакро-ЭВМ с общей шиной. В этом случае при использовании указанного устройства стоимость св зного оборудовани  может значительно превысить стоимость центральной части (блоков процессора и оперативной пам ти) всех ЭВМ комплекса, что экономически нецелесообразно. Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  сопр жени  периферийной системы с электронной вычислительной машиной, содержащее дешифратор , регистр управлени , блок выдачи прерывани , блок управлени  обменом , сдвиговьй регистр, блок формировани  четности, два коммутатора, переключатель, блоки усилени , первьй из которых соединен с общей шиной ЭВМ, а второй - с общей шиной периферийной системы, первьй, второй, третий и четвертьй выходы первого блока усилени  соединены соответст31
венно с первыми входами дешифратора, регистра управлени  и блока управлени  обменом, первый и второй входы первого блока усилени  соединены соответственно с выходами первого коммутатора и блока управлени  о&меном , второй вход дешифратора соединен с входом сдвигового регистра и выходом второго коммутатора, второй выход которого подключен к выходам блока вьщачи прерывани  и первого коммутатора, выходы дешифратора соединены соответственно с управл ющими входайи блока управлени  обменом , первого и второго коммутаторов и регистра управлени , выходы которого соединены соответственно с входами второго блока усилени  и блока вьщачи прерывани , второй шестой выходы второго блока усилени  соединены с соответствующим входами .сдвигового регистра, блока выдачи прерывани , первого коммутатора и блока управлени  обменом, второй четвертьй выходы которого соединены с соответствующими входами сдвигового регистра и второго блока усилени  2JI .
Недостатком известного устройства  вл ютс  большие аппаратурные затраты.
Цель изобретени  - сокращение аппаратурный затрат устройства.
Поставленна  цель достигаетс  тем, что в устройство, содержащее два блока усилени , входы-вьосоды которых  вл ютс  соответственно первь  и вторым входами-выходами устройства , дешифратор, первый вход которого соединен с первь1м выходом первого блока усилени , вторым выходом подключенного к первому информационному входу регистра управлени , коммутатор и блок прерывани , выходы которых подключены соответственно к первому и второму входам первого блока усилени , и блок управлени  обменом, первый информационный вход которого соединен с первым информационньЫ входом коммутатора, первым входом блока прерьгеани  и первым выходом второго блока усилени ,, первьй вход которого подключен к выходу регистра управлени , второму информационному входу коммутатора и второму входу блока прерывани , управл ющие входы коммутатора, регистра управлени  и блока управле24
НИН обменом соединены с первым выходом дешифратора, введены блок микропрограммного управлени , регистр данных и переключатель адреса, причем вторые вход и выход дешифратора соединены соответственно с выходом переключател  адреса и третьим входом первого блока усилени , третий вы::од которого подключен к третьему входу блока прерывани , четвертым и п тым входами соединенному соответственно с первым выходЬм блока управлени  обменом и с первым выходом блока прерывани  и вторым информационным входом регистра управлени , третий информационный вход которого соединен с вторым выходом блока управлени  обменом, вторым информационным входом подключенного к второму выходу блока микропрограммного управлени , первый, второй и третий входы которого соединены соответственно с выходом дешифратора, выходом регистра управлени  и первым выходом второго блока усилени , второй вход которого соединен с выходом регистра данных, информационный и управл ющие входы которого подключены соответственно к второму выходу первого блока усилени  и выходу дешифратора , причем блок микропрограммного управлени  содержит узел посто нной пам ти, регистр, генератор импульсов, элемент задержки и формирователь импульсов, причем информационньй вход и выход регистра соединены соответственно с первым входом и первым адресным входом узла посто нной пам ти, а гинхровход - с выходом генератора импульсов и тактовым входом узла посто нной пам ти, второй выход, второй и третий адресные входы которого подключены соответственно к входу элемента задержки и первому и второму входам блока
микропрограммного управлени , выход генератора импульсов и третий выход узла посто нной пам ти образуют первый выход блока микропрограммного управлени , четвертый-адресный вход узла посто нной пам ти и вход . овани  ишхульсов образуют третий ход блока микропрограммного управени , а четвертый выход узла посо нной пам ти и выходы элемента адержки и формировател  импульсов бразуют второй выход блока микророграммного управлени , при этом лок управлени  обменом содержит
.
схему сравнени , триггер и элемент ИЛИ, выход которого  вл етс  первым вьшодом блока управлени  обменом, а первьш и второй входы его соединены соответственно с выходами схемы сравнени  и триггера и образуют второй выход блока управлени  обменом, первый и второй ходы схемы сравнени  соединены соответственно с первым и вторым информационными входами блока управлени  обменом, информационный и синхронизирующий входы триггера подключены соответственно к первому информационному и управл ющему входу блока управлени  обменом.
Кроме того, блок прерывани  содер  ит посто нную пам ть, регистр и переключатель, причем первые вход и выход посто нной пам ти соединены соответственно с. выходом и информационным входом регистра, второй выход и второй, третий и четвертый входы  вл ютс  соответственно выходом и третьим, вторым и четвертым входами блока прерывани , п тый вход соединен через переключатель с первым входом блока прерывани , шестой вход посто нной пам ти и синхронизирующий вход регистра образуют п тый вход блока прерывани .
На фиг. 1 показана структура многомашинной вычислительной системы, на фиг. 2 - блок-схема предлагаемого устройства; на фиг. 3 - функциональна  схема блока микропрограммного управлени , на фиг. 4, - функциональна  схема блока прерываний; на фиг. 5 - функциональна  схема блока управлени  обменом; на фиг. 6 - временна  диаграмма работы блока микропрограммного управлени , на фиг.7 временна  диаграмма работы блока прерыванийj на фиг. 8 и 9 - блоксхемы алгоритмов работы блока микропрограммного управлени  и блока прерываний .
Многомашинна  вычислительна  система (фиг. 1) содержит ЭВМ 1 с общей шиной и устройства 2 дл  сопр жени . Канал общей шины имеет линии 3 .передачи данньк, линии 4 передачи адресов, команд и сигналов синхронизации и линии 5 передачи сигналов, обеспечивающих выполнение операций прерывани . Информационный обмен между отдельными ЭВМ осуществл етс  по общей магистрали системь, включающей линии 6 передачи информации.
441126
линии 7 передачи сигналов синхронизации и линии 8 передачи сигналов управлени .
Устройство 2 сопр жени  (фиг. 2)
5 содержит первый 9 и второй 10 блоки усилени , подключенные соответственно к лини м 3-5 общей шины ЭВМ и лини м 6-8 общей магистрали системы, дешифратор 11, переключатель 12 ад0 реса, регистры управлени  13 и данных 14, коммутатор 15, блок 16 микропрограммного управлени , блок 17 прерываний и блок 18 управлени  обменом .
15 Блок 16 (фиг. 3) содержит узел 19 посто нной пам ти-, регистр 20, генератор 21 импульсов, формирователь 22 импульсов (одновибратор), элемент 23 задержки, линии 24 первого входа, линии 25 второго входа, линии 26 третьего входа, линии 27 второго входа, линии 28 третьего входа блока 16, линии 29 второго выхода , линии 30-32 второго выхода
25 , блока, линии 33 и 34 второго вых-ода блока 16, причем лини  32 сброса соединена непосредственно с лини ,ей 27.
Блок 17 прерываний (фиг. 4) содержит узел 35 посто нной пам ти, регистр 36 и переключатель 37, линии 38-41 третьего второго, четвертого и первого входов блока 17 и. линию 42 выхода блока 17. 35 Блок 18 управлени  обменом
(фиг. 15) содержит схему 43 сравнени , триггер 44 и элемент ИЛИ 45, линии 46 и 47 первого информационного взвода , линию 48 управл ющего входа бло- ка 18, линии 49 и 50 второго выхода блока 18.
Устройство работает следующим образом..
Общий алгоритм функционировани  комплекса, включающего группу ЭВМ 1, может быть следующим. Одна из ЭВМ 1 назначаетс  ведущей и осуществл ет общее управление работой комплекса. Остальные ЭВМ.1  вл ютс  ведомыми. 5 Ведуща  ЭВМ 1 .раздает задани  ведомым и осуществл ет сбор с них информации .
Лини  8 управлени  общей магистрали системы включает линию передачи сигнала идентификации типа инфор мацйи , передаваемой па лини м 6 (установка этого сигнала означает, что в данный момент по лини м 6 передаетс  управл юща  информаци  адрес либо команда в зависимости от кода на лини х 6, линию передачи сигнала общего сброса, линию переда чи сигнала запроса, линию передачи сигнала окончани  обмена, устанавли ваемого одновременно с последним словом данных при передаче блока информации по лини м 6. Одновременна  установка сигналов признака команды и окончани  обмена индентифи цирует команду чтени  слова запросов , при которой каждое из устройст 2 .выставл ет на выделенную дл  него линию из группы линий 6 сигнал запроса , если в данный момент подключённой к нему ЭВМ 1 требуетс  прове дение информационного обмейа по общей магистрали системы. При начальной установке системы в устройстве 2, подключенной к веду щей ЭВМ, переключатель 37 замыкаетс , в остальных устройствах размыка етс . Переключатель 37 коммутирует на входе блока 17 сигнал с выхода приемника запроса общей магистрали сис темы. При по влении этого сигнала блок 17 устройства 2 ведущей ЭВМ 1 выполн ет прерывание, после чего ве дуща  ЭВМ 1 переходит к выполнению программы управлени  обменом по общей магистрали системы. В остальных ЭВМ 1 прерываний по сигналу запроса не возникает (переключатель 37 ра;зомкнут ) . Все управл ющие сигналы в общую магистраль системы вьщаютс  устройс вами 2 с помощью программной устано ки регистра 13. Дл  этого на общую шину по команде ЭВМ 1 выставл етс  адрес регистра 13 и код операции записи (линии 4), а также соответст вующий код на линии 3 данных, сопровождаемые сигналом синхронизации Дешифратор 11 сравнивает адрес на общей шине с кодом, установленным на переключателе 12 и вьщает (при совпадении) сигнал записи в регистр 13, по которому его разр ды устанав ливаютс  в соответствии с состо нием линий 3 данньк. После дешифратор 11 выдает в общую шину ответный сигнал синхронизации, по которому операци  заканчиваетс . При необходимости содержимое регистра 13 может быть считано в ЭВМ 1. Дл  этого на общую шину выставл етс  28 адрес регистра 13 и код операции чтени . Дешифратор 11 в этом случае вьщает в кo yтaтop 15 сигнал управлени , по которому к его выходу подключаетс  вход, соединенный с регистром 13. При этом содержимое регистра 13 передаетс  на линии 3. Окончание операции производитс  по ответному синхросигналу, выдаваемому дешифратором 11. Передача данных в линии 6 общей магистрали системы осуществл етс  путем их записи в регистр 14 данных, имеющий собственный адрес на общей шине. Операци , записи в регистр 14 выполн етс  аналогично операции записи в регистр 13. Чтение данньк из общей магистрали системы осуществл етс  по адресу регистра 14, при этом по сигналам управлени  дешифратора 11 к выходу коммутатора 15 подключаетс  его первьо{ вход и состо ние линий 6-8 общей магистрали системы передаютс  на линии 3 общей шины и считываютс  в ЭВМ 1. После этого состо ние линий 6-8 могут быть проанализированы программно. Информационный обмен по общей магистрали системы осуществл етс  асинхронным способом. В обмене участвуют одно устройстрво 2 с сопр женной ЭВМ 1 - источник информации и одно или несколько устройств 2с сопр женными ЭВМ 1 - приемники информации. Дл  обеспечени  синхронизации широковещательных передач (одно устройство - источник информации , несколько устройств - приемники информации) с идентификацией в устройстве - источнике наличи  устройств-приемников, готовых в данный момент к приему информации, группа линий 7 передачи сигналов синхронизации общей магистрали системы содержит три линии дл  передачи сигналов Сопровождение данных (вьщаетс  устройством - источником информации), Готовность приемника и Данные прин ты (вьщаютс  устройствами - приемниками информации). Сигналы Готовность приемника И Данные прин ты передаютс  высоким уровнем, в результате на этих лини х реализуетс  функци  монтажно;е и - высокий уровень на этих лини х устанавливаетс  только в случае вьщачи этих сигналов всеми устройствами-приемниками, участвуюцимн в данном информационном обмене. Перед началом обмена при готовности всех устройств-приемников к приему информапии на линии Готовность приемника устанавливаетс  высокий уровень (логическа  1), на линии Данные прин ты-низкий (логический О) .Наличие высоких уровней на обоих, этих лини х означает, что в данньш момент ни одно из устройств 2 не выпо/шлет на общей магистрали системы функции приемника.
Синхронизаци  информационного обмена по общей магистрали системы осуществл етс  блоками 16 -синхронизации , участвующими в обмене устройств 2. Алгоритм работы блока 16 по снен временной диаграммой (фиг. 6). Блок 16 реализован в виде управл ющего автомата на основе узла 1.9 посто нной пам ти и регистра 20. В последнем хранитс  код текущего состо ни  автомата. В зависимости от кода текущего состо ни  и других входных сигналов, поступающих на адресные входы узла 19, формируютс  (вь)бираютс  из узла 19) необходимые выходные сигналы блока 16 и код следующего состо ни  автомата, передаваемьп в регистр 20, На временной диаграмме (фиг. 6) показано выполнение двух операций по общей магистрали системы: на интервале 51 времени запись (данные выдаютс  из устройства 2), на интервале 52 - чтение (данные принимаютс  устройством 2).
Настройка устройства 2 на передачу осуществл етс  путем записи в регистр 13 разр да разрешени  передачи , поступающего в блок 16 по одной из линий 26. После этого узел 19 выставл ет на одну из линий 30 сигнал 53 готовности источника, передаваемый в регистр 13 и блок 17. В зависимости от. выбранного режима работы ЭВМ 1 либо программно анализирует состо ние разр дов регистра 13, либо блок 17 по сигналу 53 готовности источника отрабатывает прерьшание , после этого ЭВМ1 переходит на выполнение программы передачи информации . При записи информации в регистр 14 дешифратор 11 по одной из линий 24 передает сигнал 54 за-, писи, поступакнций на вход узла 19, При этом на входе регистра 20 по вл етс  код нового состо ни , который по ближайшему синхроимпульсу в линии
31 от генератора 21 заноситс  в регистр 20. После по влени  этого кода на адресном входе узел 19 на лини х 29 вьщает сигнал стробировани  данных в линии 6 общей магистрали системы и сигнал на вход элемента задержки 23. Кроме того, с линий 30 снимаетс  сигнал 53 готовности источника.
После задержки на интервале 55, определ емом элементом 23 задержки, на линии 34 по витс  сигнал сопровождени  данных, передаваемый блоком 10 в соответствующую линию 7 общей магистрали системы. Прин в этот сигнал, устройство 2, выполн ющее на общей магистрали системы функции приемника, снимает с линии 7 сигнал 56 готовности приемника, а затем, прин в данные с линий 6, выставл ет на линии 7 сигнал 57 Данные
прин ты . I
Эти СИГН5ШЫ принимаютс  блоком 10 с соответствующих линий 7 общей магистрали системы и передаютс  в блок 16на вход узла 19 по лини м 25, По ближайшему синхроимпульсу в линии 31 блок 16 устройст ва 2 - источника информации снимает сигнал сопровождени  данных с линии 34, а по следук дему синхроимпульсу на линии 31 снимает сигнал стробировани  данных с линии 6 данньк общей магистрали системы. Устройство 2 - приемник информации снимает сигнал 57 Данные прин ты и затем выставл ет сигнал 56 готовности приемника. После этого по ближайшему синхроимпульсу в ЛИНИ1/-131 блок 16 устройства 2 источника информации выставл ет на одну из линий 30 сигнал 53 готовности источника и процесс передачи информации может быть продолжен.
При работе устройства 2 вкачестве приемника информации на общей магистрали системы после получени  сигнала сопровождени  данных на линии 34 по ближайшему синхроимпульсу в линии 31 блок 16 снимает сигнал 56 готовности приемника с одной из линий 29, соединенной через блок 10 с соответствуищей линией .7 общей магистрали системы, а также выставл ет сигнал готовности приема 58 на одну из линий 30, соединенной далее с блоком 17 и регистра 13. При сн тии сигнала сопровождени  данных
11
на линии 34 устройством 2 - источни ком информации по ближайшему синхроимпульсу в линии 31 блок 16 снимает сигнал 57 Данные прин ты ; После выполнени  ЭВМ 1, соединенной с данным устройством 2, операции чтени  регистра 14 (выставление и сн тие сигнала 59 чтени  от де шифратора 11, передаваемого в блок 16 по одной из линий 24), блок 16 по ближайшему синхроимпульсу выставл ет сигнал 56 готовности приемника. Сигнал 58 готовности приема снимаетс  по ближайшему синхроимпульсу в линии 31 после получени  сигнала 59 чтени  от дешифратора 11,
Сигнал 53 готовности источника и сигнал 58 готовности приема, которые передаютс  по лини м 30, могут вызвать прерывание программы ЭВМ 1 либо анализировать программно путем чтени  регистра 13,
Синхронизаци  работы системы осуществл етс  обычно с помощью прерываний , обеспечивак цих переключение ЭВМ 1 на выполнение необходимой программы. Прерывание текущей программы от устройства 2 осуществл етс  блоком 17, работа которого по сн етс  временной диаграммой (фиг, 7 I
Переходы из состо ни  в состо ни
блока 17 синхронизированы сигналами по линии 31 с выхода генератора 21 блока 16, При формировании в устройстве 2 необходимых условий дл  выполнени  прерывани  (на фиг, 7 условно показаны сигналом 60) по ближайшему синхроимпульсу в линии 31 блок 17 переходит в новое состо ние и выдает сигнал 61 запроса прерываки , которьш по соответствукидей линии 42 передаетс  в блок 9 и далее в линию запроса прерывани  линий 5 общей шины. После исполнени  текуще команды ЭВМ 1 передает в соответствующую линию 5 сигнал 62 разрешени  прерывани . Этот сигнал принимаетс  блоком 9 и передаетс  в блок 17 по одной из линий 38, По ближайшему синхроимпульсу в линии 31 блок 17 снимает сигнал 61 запроса и вьщает сигнал 63 подтверждени , поступающи по линии 42 в блок 9 и далее через линию 5 общей шины в ЭВМ1, По сйг налу 63 подтверждени  ЭВМ 1 снимает сигнал 62 разрешени  прерывани . При отсутствии ответного сигнала 64 синхронизации, принимаемого блоком
12
9 и передаваемого в блок 17 по одной из линий 38, по ближайшему синхроимпульсу блок 17 снимает сигнал 63 подтверждени  и выдает по соответствующим лини м 42 код вектора прерывани  и сопровождающий сигнал 65 прерывани . Код вектора прерывани  передаетс  через блок 9 на информационные линии 3 общей шины, сопровождающий сигнал прерывани  - в соответствующую линию,5 общей шины, ЭВМ 1 принимает код вектора прерывани  и выставл ет ответный сигнал 64 синхронизации. Прин в этот сигнал , блок 17 по ближайшему синхроимпульсу переходит в исходное состо ние , снима  все сигналы с линий 42, Линии 30, 39, 40 и 41 используютс  в блоке 17 дл  определени  момента запуска опарации прерывани  (дл  формировани  сигнала 60 внутреннего услови  прерывани ),
Код вектора прерывани   вл етс  адресом  чейки оперативной пам ти, в которой хранитс  первьш (стартовый ) адрес программы обработки данного запроса. После приема кода вектора прерывани  в ЭВМ 1 текущее содержимое счетчика команд и слова состо ни  процессора ЭВМ 1 запоминаетс  в специально отведенной области пам ти - стеке, и ЭВМ 1 переходит к выполнению программы, указанной кодом вектора прерывани . После ее исполнени  из стека восстанавливаютс  значени  счетчика команд и слова состо ни  процессора ЭВМ 1 котора  продолжает выполнение прерван н.ой программы,
В начальный момент функционировани  системы ведуща  ЭВМ 1 выставл ет в общую магистраль системы сигнал общего сброса, который формируетс  одновибратором 22 при записи соответствующего разр да в регистр 13, привод щий блоки всех устройств 2, подключенных к общей магистрали системы, в исходное состо ние. Дл  разрешени  работы блока 17 ведомые ЭВМ 1 программно устанавливаютс  в регистр 13 разр д разрешени  прерывани . Дл  вьщачи задани  в ведомую ЭВМ 1 и ведуща  ЭВМ 1 выставл ет в общую магистраль системы ее , сопрово эда  его сигналом идентификации типа информации. Этот сигнал по лини м 46 поступает в схему 43 сравнени  устройств 2 ведомых ЭВМ 1
Поскольку ведомые ЭВМ 1 в этот момент сигнала идентификации не выдают , схема 43 сравнени  вьщает сигнал несравнени  на линию 49, который через элемент ИЛИ 45 и линию 40 поступает в блок 17 и вызывает прерывание ЭВМ 1. Работа ведомых ЭВМ 1 можетбыть организована-и не по прерывани м. В этом случае циклически может осуществл тьс  программный анализ разр да регистра 13, соответствующего выходу схемы 43 сравнени  на линии 49.
Кажда  ведома  ЭВМ 1 программно .считывает с линий 6 общей магистрали системы адрес, выставленньй ведущей ЭВМ 1, и сравнивает его с собственным , присвоенным заранее. Только адресуема  ведома  ЭВМ 1 включаетс  на прием и топько она принимает все дальнейшие передачи данных ведущей ЭВМ 1, не сопровождаемые сигналом идентификации. Дл  этого адресуема  ведома  ЭВМ 1 устанавливает программно в регистре 13 разр д разрешени  приема, поступающий в блок 16 и разрешающей его работу в режиме приема. Последнюю передачу слова данных ведуща  ЭВМ 1 сопровождает сигналом окончани  обмена, которьй одновременно с данными считываетс  ведомой ЭВМ 1 черкез коммутатор 15 и прин в который ведома  ЭВМ прекращает прием данных, сбрасыва  программно разр д разрешени  приема в регистре 13. Затем, прин в задание ведущей ЭВМ 1, ведома  ЭВМ 1 продолжает работу автономно. Завершив процедуру вьщачи заданий ведомой ЭВМ 1, ведуща  ЭВМ 1 включаетс  на выполнение некоторой фоновой программы, не св занной непосредственно с обслуживанием информационного обмена по общей магистрали системы.
После завершени  задани  ведома  ЭВМ 1 устанавливает в регистре 13 разр д разрешени  считывани  слова запросов, в регистре 14 - позиционный код номера, присвоенного данной ЭВМ 1, затем в регистре 13 дополнительноустанавливаютс  разр ды запроса , по которому через блок 10 в соответствующую линию 8 общей магистрали системы вьщаетс  сигнал запроса и разрешени  прерьюани , де блокирук ций блок 17. Запросы других ведомых ЭВМ 1 аналогичным образом передаютс  в линию 8 общей магистрали системы. Этот сигнал запроса через блок 10 поступает на линию 41 блока 17 устройства 2 ведущей ЭВМ 1 Поскольку в устройстве 2 ведущей ЭВМ 1 переключатель 37 замкнут, сигнал запроса вызовет прерывание этой ЭВМ 1 и переход ее на программу управлени  обменом.
По программе управлени  ведуща  ЭВМ 1 выполн ет по общей магистрали системы операцию чтени  слова запросов, устанавлива  в регистре 13 сопр женного с ним устройства 2 разр ды признака команды и окончани  обмена, сигналы с которьк через блок 10 передаютс  в соответствующие линии 8 общей магистрали системы.
Эти сигналы поступают во все устройства 2j подключенные к общей магистрали системы, при этом в каждом устройстве 2 блок 16 вьшолн ет операцию чтени  и вьщает сигнал в блок 10. Информаци  из регистра 14 передаетс .на линии 6, считываетс  ведущей ЭВМ 1 и программно обрабатываетс  дл  выделени  наиболее приоритетного запроса.
Затем ц,едуща  ЭВМ 1 передает выбранной ведомой ЭВМ 1 команду Передать данные, по которой ведома  ЭВМ 1 переключаетс  на передачу. Ведуща  ЭВМ 1, переключившись на прием , принимает данные от ведомой.i По сигналу окончани  обмена от ведомой ЭВМ 1 сеанс св зи прекращаетс . После этого ведуща  ЭВМ 1 выполн ет обработку прин тых данньк и выдает новое задание ведомой ЭВМ 1.
Кроме ЭВМ, к общей магистрали системы MofyT подключатьс  также Периферийные устройства, обеспечивающие указаиньй алгоритм взаимодействи  по общей магистрали системы (прием и обработка адресов и команд, прием и вьщача данных). Принципы работы системы в этом случае не измен ютс .
На фиг. 8 представлена диаграмма алгоритма работы блока 16. i Операции, выполн емый в различных состо ни х:
SQ - исходное состо ние, все выходные сигналы равны нулю,- . S - сигнал 53 готовности источника (лини  30 выхода) 1, S. - сигнал 53 готовности источника (лини  30 выхода) О, строб данных в линии 6 (ли-.
НИЯ 29 выхода) 1,сигнал сопровождени  данных в линии 34 1 j
строб данных в линии 6 (ли нии 29 выхода) 1, сигнал 5 сопровождени  данных в линии 34 0; . сигнал 56 готовности приемS . ника (линии 29 выхода) 1, сигнал 56 готовности npHenf
s. ника (линии 29 выхода) 0, сигнал 38 готовности приема (линии. 30 выхода) 1 j сигнал 58 готовности приема
s, (линии 30 выхода) 0, ts сигнал 57 Данные прин ты (линии 29 выхода) 1, S-J - сигнал 57 Данные прин ты
(линии 29 выхода ) 0. На фиг. 9 представлена диаграмма 20 лгоритма работы блока 17 прерываий .
Операции, выполн емые в различных осто ни х:i
Sg - исходное состо ние, все вы- 25
ходные сигналы равны нулю, S - сигнал 61 запроса прерывани 
(лини  42 выхода) 1, S, - сигнал 63 подтверждени 
(лини  42 выхода) 1, сиг- зо нал 61 запроса прерывани  (лини  42 выхода) 0
S, - установка вектора 65 прерывани  (лини  42 выхода),
S - финальное состо ние, все вькоды равны нулю (в этом состо нии блок 17 прерьшани находитс  до сн ти  внутреннего услови  прерывани  дл  предотвращени  повторных прерываний по одной и той
же причине).
Все переходы из -состо ни  в состо ние в обоих блоках синхронизировны сигналами генератора 21 по линии 31.
Такимобразом, предлагаемое устройство при меньших аппаратурных затратах по сравнению с известным обеспечивает подключение к общей магистрали системы периферийного оборудовани , управл емой ЭВМ, создание многомашинных вычислительных комплексов и микро-ЭВМ, распределенных произвольным.образом в пределах длины общей магистрали системы , построение многомащинных вычислительных и управл ющих комплексов мини- и микро-ЭВМ с общим полем периферийных устройств, подключенных , как и ЭВМ, к общей магистрали системы.
29
it3
tt6
И7 Ц8
ич
Фиг.Ч
9 50 Фиг .5
)
60
фаг. 7

Claims (2)

1. УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭЛЕКТРОННОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С ОБЩЕЙ ШИНОЙ, содержащее два блока усиления, входы-выходы которых являются соответственно первым.и вторым входами-выходами устройства, дешифратор, первый вход которого соединен с первым выходом первого блока усиления, вторым выходом подключенного к первому информационному входу регистра управления, коммутатор и блок прерывания, выходы которых подключены соответственно к первому и второму, входам первого блока усиления, и блок управления обменом, первый информационный вход которого соединен с первым информационным входом коммутатора, первым входом блока прерывания и первым выходом второго блока усиления, первый вход которого подключен к выходу регистра управления, второму информационному входу коммутатора и второму · · входу блока прерывания, управляющие входы коммутатора, регистра управления и блока управления обменом соединены с первым выходом дешифра тора, отличающееся тем, что, целью сокращения аппаратурных затрат, в него введены блок микропрограммного управления, регистр данных и переключатель адреса, причем вторые вход и выход дешифрато ра соединены соответственно с выходом переключателя адреса и третьим входом первого блока усиления, третий выход которого покдлючен к третье му входу блока прерывания·, четвер тым и пятым входами соединенному соответственно с первым выходом блока управления обменом и с первым выходом блока прерывания и вторым информационным входом регистра управления, третий информационный вход которого соединен с вторым выходом блока управления обменом, вторым информационным входом покдлюченного к второму выходу блока микропрограммного управления, первый, второй и третий входы которого соединены соответственно с выходом дешифратора, выход регистра управления и первым выходом второго блока усиления, второй вход которого соединен с выходом регистра данных, информационный и управляющий входы которого подключены соответственно к второму выходу первого блока усиления и выходу дешифратора, причем блок микпропрограммного управления содержит узел постоянной памяти, регистр, генератор импульсов, элемент задержки и формирователь импульсов, причем информационный вход и выход ре- гистра соединены соответственно с первым выходом и первым адресным входом узла постоянной памяти, а синхровход - с выходом генератора
1 1441 12 импульсов и тактовым входом узла постоянной памяти, второй выход, второй и третий адресные входы которого подключены соответственно к входу элемента задержки и первому и второму входам блока микропрограммного управления, выход генератора импульсов и третий выход узла постоянной памяти образуют первый выход блока микропрограммного управления, четвертый адресный вход узла постоянной памяти и вход формирователя импульсов образуют третий вход блока микропрограммного управления, а четвертый выход узла постоянной памяти и выходы элементов задержки и формирователя импульсов образуют второй выход блока микропрограммного управления, при этом блок управления обменом содержит схему сравнения, триггер и элемент ИЛИ, выход которого является первым выходом блока управления обменом, а первый и второй входы его соединены соответственно с выходами схемы сравнения и триггера и образуют вто рой выход блока управления обменом, первый и второй входы схемы сравнения соединены соответственно с первым и вторым информационными входами блока управления обменом, информационный и синхронизирующий входы триггера подключены соответственно к первому информационному и управляющему входу блока управления обменом.
2. Устройство по п. 1, о т л и чающееся тем, что блок прерывания содержит постоянную память, регистр и переключатель, причем первые вход и выход постоянной памяти соединены соответственно с выходом и информационным входом регист ра, второй выход и второй, третий и четвертый входы являются соответственно выходом и третьим, вторым и четвертым входами блока прерывания, пятый вход соединен через переключатель с первым входом блока прерывания, шестой вход постоянной памяти и синхронизирующий вход регистра образуют пятый вход блока прерывания.
SU833554684A 1983-02-17 1983-02-17 Устройство дл сопр жени электронной вычислительной машины с общей шиной SU1144112A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833554684A SU1144112A1 (ru) 1983-02-17 1983-02-17 Устройство дл сопр жени электронной вычислительной машины с общей шиной

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833554684A SU1144112A1 (ru) 1983-02-17 1983-02-17 Устройство дл сопр жени электронной вычислительной машины с общей шиной

Publications (1)

Publication Number Publication Date
SU1144112A1 true SU1144112A1 (ru) 1985-03-07

Family

ID=21050415

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833554684A SU1144112A1 (ru) 1983-02-17 1983-02-17 Устройство дл сопр жени электронной вычислительной машины с общей шиной

Country Status (1)

Country Link
SU (1) SU1144112A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 554534, кл. q 06 F 3/04, 1975. 2. Авторское свидетельство.СССР по за вке № 3286965/18-24, кл. GI 06 F 3/04, 1981 (йрототип). *

Similar Documents

Publication Publication Date Title
US3810103A (en) Data transfer control apparatus
SU1144112A1 (ru) Устройство дл сопр жени электронной вычислительной машины с общей шиной
US3719930A (en) One-bit data transmission system
EP0251234B1 (en) Multiprocessor interrupt level change synchronization apparatus
SU1166123A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с лини ми св зи
SU1300486A1 (ru) Устройство дл сопр жени вычислительной машины с устройством числового программного управлени
SU1257651A1 (ru) Устройство дл сопр жени разнотипных вычислительных машин
SU1596339A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
SU1262512A1 (ru) Устройство дл сопр жени вычислительной машины с лини ми св зи
SU1115044A1 (ru) Устройство дл сопр жени
SU1012235A1 (ru) Устройство дл обмена данными
SU1539787A1 (ru) Микропрограммное устройство дл сопр жени процессора с абонентами
SU1605247A1 (ru) Многопроцессорна система
SU1621040A1 (ru) Устройство сопр жени дл неоднородной вычислительной системы
SU1332327A1 (ru) Устройство дл сопр жени процессоров в вычислительной системе
SU1508222A1 (ru) Устройство дл сопр жени двух ЭВМ
SU1259276A1 (ru) Адаптер канал-канал
SU1288709A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1280643A1 (ru) Устройство дл сопр жени двух микро эвм с общей пам тью
SU1411726A1 (ru) Устройство дл ввода информации
SU1262513A1 (ru) Устройство дл обмена информацией между электронными вычислительными машинами
SU1117626A1 (ru) Устройство дл сопр жени каналов
SU911501A2 (ru) Устройство управлени обменом
JPS61270952A (ja) デ−タ伝送方式
SU1001070A1 (ru) Система дл обмена данными между информационными процессорами