SU1140146A1 - Устройство дл контрол знаний обучаемых - Google Patents

Устройство дл контрол знаний обучаемых Download PDF

Info

Publication number
SU1140146A1
SU1140146A1 SU833654564A SU3654564A SU1140146A1 SU 1140146 A1 SU1140146 A1 SU 1140146A1 SU 833654564 A SU833654564 A SU 833654564A SU 3654564 A SU3654564 A SU 3654564A SU 1140146 A1 SU1140146 A1 SU 1140146A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
delay
Prior art date
Application number
SU833654564A
Other languages
English (en)
Inventor
Владислав Григорьевич Вохмянин
Original Assignee
Vokhmyanin Vladislav G
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vokhmyanin Vladislav G filed Critical Vokhmyanin Vladislav G
Priority to SU833654564A priority Critical patent/SU1140146A1/ru
Application granted granted Critical
Publication of SU1140146A1 publication Critical patent/SU1140146A1/ru

Links

Landscapes

  • Electrically Operated Instructional Devices (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗНАНИЙ ОБУЧАЕМЫХ, содержащее последовательно включенные блок ввода ответных действий обучаемого, генератор и первый элемент ИЛИ, последовательно соединенные первый элемент И, первый распределитель импульсов, элементы И первой группы, блок регистрации неправильных ответов и блок регистрации правильных ответов , выход которого соединен с вторым входом блока регистрации неправильных ответов , первый формй рователь импульсов, первый элемент задержки и последовательно включенные второй формирователь импульсов , второй элемент задержки, второй элемент ИЛИ, второй распределитель импульсов и элементы И второй группы, выходы которых соединены с -вторым входом блока регистрации правильных ответов, вторые входы- с выходом второго формировател  импульсов, а третьи входы - с вторым выходом первого распределител  импульсов, второй вход которого подключен к выходу второго элемента ИЛИ непосредственно, а третий выход через первый элемент задержки - к первому входу первого элемента И, выход второго элемента задержки соединен с вторыми входами элементов И первой группы, выход первого формировател  импульсов подключен к второму входу второго элемента ИЛИ, отличающеес  тем, что, с целью расширени  дидактических возможностей устройства, в него введены последовательно включенные второй элемент И, -третий элемент И, третий распределитель импульсов, третий элемент задержки, первый инвертор, четвертый элемент И, четвертый распределитель импульсов, четвертый элемент задержки, второй инвертор, п тый элемент И, п тый распределитель импульсов , п тый элемент задержки и третий инвертор, выход которого соединен с вторым входом первого элемента И, последовательно соединенные формирователи импульсов группы , третий элемент ИЛИ, шестой элементзадержки , шестой элемент И, счетчик, дешифратор , четвертый элемент ИЛИ, третий формирователь импульсов, седьмой элемент задержки, блок сравнени , п тый элемент а S ИЛИ, триггер и индикатор, а также последовательно соединенные восьмой элемент (Л задержки и четвертый инвертор, выход кото рого подключен к второму входу шестого элемента И, третий вход которого соединен с вторым выходом триггера, подключенны.м к первому входу второго элемента И, второй вход которого соединен с выходом первого эле.мента ИЛИ, а выход - с вторыми входами четвертого и п того элементов И и второго распределител  импульсов и третьим входом первого элемента И, вход восьмого элемента задержки соединен с одним из выходов дешифратора, подключенных к вто рому входу блока сравнени , третий, чет05 вертый, п тый и шестой входы которого соединены соответственно с выходом второго распределител  импульсов и с вторыми выхо дами третьего, четвертого и п того распределителей импульсов, второй вход счетчика под ключей к выходу второго элемента ИЛИ, соединенному с вторым входом п того элемента И, второй вход триггера подключен к выходу третьего формировател  импульсов, входы формирователей группы соединены с выходом блока ввода ответных действий обучаемого, выход второго элемента ИЛИ подключен к вторым входам третьего, чет

Description

вертого и п того распределителей импульсов, выходы третьего, четвертого и п того элементов задержки соединены соответственно
с вторым входом третьего элемента И и третьими входами четвертого и п того элементов И.
Изобретение относитс  к области автоматики и вычислительной техники, в частности к устройствам автоматизированного приема экзаменов, контрольных работ, и закреплени  знаний обучаемых при изучеНИИ нового материала, и может быть использовано в различных учебных заведени х, а также на промышленных предпри ти х в отделах подготовки каждое. Известно устройство дл  контрол  знакий обучаемых, содержащее последовательно включенные пульт oбyчaeмo o, элемент задержки, переключатель вопросов и блок регистрации, последовательно соединенные элемент ИЛИ, счетчик и блок элементов И, второй вход которого подключен к первому выходу пульта обучаемого, а выход - к второму входу переключател  вопросов, второй вход счетчика соединен с вторым выходом пульта обучаемого,, первый и второй входы элемента ИЛИ подключены к первому и третьему выходам пульта обучаемого соответственно 1 . Устройство обеспечивает распознавание правильности ответа обучаемого, но не позвол ет при ошибке в ответе указать на нее обучаемому. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  контрол  знаний обучаемых, содержащее последовательно включенные регистратор правильных ответов и регистратор неправильных ответов, первый элемент задержки и первый формирователь импульсов, последовательно включенные блок ввода ответных действий оператора, генератор импульсов , первый элемент ИЛИ, элемент И, первый распределитель импульсов и элементы .И первой группы, последовательно соединенные второй формирователь импульсов, второй элемент ИЛИ, второй распределитель импульсов и элементы И второй группы, а также второй элемент задержки, первый выход которого соединен с входом второго элемента ИЛИ, второй выход - с вторыми входа ми элементов И первой группы, а вход - с выходом первого формировател  импульсов, подключенным к вторым входам элементов И второй группы, выходы которыхсоединены с соответствующими входами регистратора правильных ответов, а третьи входы - с вторым выходом первого распределител  импульсов, третий выход которого через первый элемент задержки подключен к -второму входу элемента И, первый и второй входы второго распределител  импульсов соединены соответственно с выходами первого и второго элементов ИЛИ, выходы элемента И первой группы подключены к соответствую щим входам регистратора неправильных ответов 2. Устройство также обеспечивает распознавание правильности ответа обучаемого любого информационного объема, но не позвол ет при ошибочном ответе указать на него обучаемому. Цель изобретени  - расширение дидактических возможностей устройства за счет обеспечени  контрол  правильности ответа при его вводе. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  знаний обучаемых , содержащее последовательно включенные блок ввода ответных действий обучаемого , генератор и первый элемент ИЛИ, последовательно соединенные первый элемент И, первый распределитель импульсов, элементы И первой группы, блок регистрации неправильных ответов и блок регистрации правильных ответов, выход которого соединен с вторым входом блока регистрации неправильных ответов, первый формирователь импульсов, .первый элемент задержки и последовательно включенные второй формирователь импульсов, второй элемент задержки , второй элемент ИЛИ, второй распределитель импульсов и элементы И второй группы, выходы которых соединены с вторым входом блока регистрации правильных ответов, вторые входы - с выходом второго формировател  импульсов, а третьи входы - с вторым выходом первого распределител  импульсов, второй вход которого подключен к выходу второго элемента ИЛИ непосредственно, а третий выход через первый элемент задержки - к первому входу первого элемента И, выход второго элемента задержки соединен с вторыми входами элементов И первой группы, выход первого формировател  импульсов подключен к второму входу второго элемента ИЛИ, введены последовательно включенные второй элемент И, третий элемент И, третий распределитель импульсов, третий элемент задержки, первый инвертор, четвертый элемент И, четвертый распределитель импульсов, четвертый элемент задержки, второй инвертор, п тый элемент И, п тый распределитель импульсов , п тый элемейт задержки и третий инвертор, выход которого соединен с вторым входом первого элемента И, последовательно соединенные формирователи импульсов группы, третий элемент ИЛИ, шестой элемент задержки, шестой элемент И, счетчик, дешифратор, четвертый элемент ИЛИ, третий формирователь импульсов, седьмой элемент задержки, блок сравнени , п тый элемент ИЛИ, триггер и индикатор, а также последовательно соединенные восьмой элемент задержки и четвертый инвертор, ныход которого подключен к второму входу шестого элемента И, третий вход которого соединен с вторым выходом триггера, подключенным к первому входу второго элемента И, второй вход которого соединен с выходом первого элемента ИЛИ, а выход - с вторыми входами четвертого и п того элементов И и второго распределител  импульсов и третьим входом первого элемента И, вход восьмого элемента задержки соединен с одним из выходов дешифратора, подключенных к второму входу блока сравнени , третий, четвертый, п тый и шестой входы которого соединены соответственно с выходом второго распределител  импульсов и с вторыми выходами третьего, четвертого и п того распределителей импульсов, второй вход счетчика подключен к выходу второго элемента ИЛИ, соединенному с вторым входом п того элемента И, второй вход триггера подключен к выходу третьего формировател  импульсов, входы формирователей группы соединены с выходом блока ввода ответных действий обучаемого , выход второго элемента ИЛИ подключен к вторым входам третьего, четвертого и п того распределителей импульсов, выходы третьего, четвертого и п того элементов задержки соединены соответственно с вторым входом третьего элемента И и третьими входами четвертого и п того элементов И. Дл  вы влени  ошибок в ответе обучаемого его ответ, состо щий из п элементов. разбиваетс  на к. блоков, число элементов в каждом из которых в общей случае различно. Математически это может быть представлено следующим образом: Р„ Ра + Рв +PC+.-+PW, где РП -правильный и полный ответ на вопрос , состо щий из п элементов; Ра. - первый блок ответа, состо щий из а-элементов; Pg - второй блок ответа, состо щий из в элементов; РМ - к-й блок ответа, состо щий из м элементов. При этом следует иметь в виду, что операци  сложени  некоммутативна. При этом выполн етс  условие л a-|-B-f c-f ... + м. В общем случае ...м. После ввода элементов ответа производитс  контроль правильности ввода элементов , после ввода в элементов ответа производитс  контроль правильности ввода а + в элементов и т.д. и, наконец, после ввода м элементов к-го блока по запросу обучаемого устройство производит контроль правильности всего ответа. На фиг. 1 и 2 представлена функциональна  схема устройства; на фиг. 3 - блок сравнени  на уровне функциональных узлов. Устройство дл  контрол  знаний обучаемых содержит блок 1 ввода ответных действий обучаемого, состо щий из кнопок, количество которых равно количеству элементов , из которых могут быть составлены ответы на -билет, генератор 2, элемент ИЛИ 3, распределитель 4 импульсов, распределитель 5 импульсов, элемент 6 задержки, элемент И 7, формирователь 8 импульсов, элемент 9 задержки, элемент ИЛИ 10, формирователь И импульсов,.группу элементов И 12 группу элементов И 13, блок 14 регистрации правильных ответов, блок 15 регистрации неправильных ответов, элемент И 16, элемент И 17, распределитель 18 импульсов, элемент 19 задержки, инвертор 20, элемент И 21, распределитель 22 импульсов, элемент 23 задержки, инвертор 24, элемент И 25, распределитель 26 импульсов, элемент 27 задержки , инвертор 28, группу формирователей импульсов 29, элемент ИЛИ 30, элемент 31 задержки, элемент И 32, счетчик 33, дешифратор 34, элемент ИЛИ 35, формирователь 36 импульсов, триггер 37, индикатор 38, блок 39 сравнени , элемент ИЛИ 40, элементы задержки 41 и 42, инвертор 43. Блок 39 содержит однотипные группы элементов И 44, 45, 46, элемент ИЛИ 47 и элемент И 48. Каждой кнопке блока 1 присваиваетс  определенный символ. Например, если ответы стро тс  только в цифровой форме, то число кнопок равно дес ти, а каждой из них присвоен один из символов числового р да 0-9. При нажатии на любую из кнопок блока 1 начинает работу генератор 2, выполненный по схеме генератора-распределител  импульсов. Количество импульсов, выдаваемых генератором 2, зависит от символа кнопки , на которую произведено нажатие. Так например, при нажатии на кнопку с символом «1 с выхода элемента ИЛИ 3 снимаетс  один импульс, при нажатии на кнопку с символом «2 с выхода элемента ИЛИ 3 снимаетс  два импульса и т.д., при нажатии на кнопку с символом «О с выхода элемента ИЛИ 3 снимаетс  дес ть импульсов. С выхода элемента ИЛИ 3 через элемент И 16 импульсы подаютс  на тактовую шину распределител  5, выполненного по схеме кольцевого распределител ..С выхода элемента И 16 через элемент И 7 импульсы подаютс  на тактовую щину распределител  4, через элемент И 25 - на тактовую шину распределител  26, через элемент И 21 - на тактовую шину распределител  22, через элемент И 17 - на тактовую шину распределител  18. Минимальное число выходов распределителей 4, 5, 26, 22, 18 равно числу вопросов в билете плюс один. Например , максимальное число .вопросов в билете равно дес ти, значит количество выходов распределителей 4,5,26,22,18 должно быть не меньше одиннадцати. На тактовую шину распределител  4 поступают импульсы с элемента И 7 благодар  элементу 6. На тактовую шину распределител  26 импульсы поступают с элемента И 25 благодар  элементу 27. На тактовую шину распределител  22 поступают импульсы с элемента И 21 благодар  элементу 23. На тактовую шину распределител  18 поступают импульсы с элемента И 17 благодар  элементу 19. Длительность задержки, осуществл емой элементами 6, 27, 23, 19 должна быть меньше времени полного цикла работы генератора 2. В блоке 39 группы элементов И 44, И 45, И 46 осуш,ествл ют поразр дное срравнение содержимого распределител  5 с содержимым распределителей 18, 22, 26. Выходы  чеек распределителей 5, 18, 22, 26, в которые записываетс  исходна  (начальна ) информаци , не имеют св зей с блоком 39 сравнени . Определенные выходы распределителей 4 и 5 соединены с входами элементов И 12, определенные выходы распределител  4 соединены с входами элементов И 13. Входы элементов 6, 27, 23, 19 соединены с выходами  чеек соответствуюш,их распределителей , в которые записываетс  исходна  (начальна ) информаци . Счетчик 33 предназначен дл  количественного учета числа нажатий на кнопки блока 1 Врем  задержки элемента 31 должно быть не менее времени полного цикла работы генератора 2. С выхода дешифратора 34 на блок 39 подаетс  сигнал только после определенного числа нажатий на кнопки блока 1, например после шестого, седьмого и дес того нажатий. Устройство работает следуюш.им образом . Учашемус  предлагаетс  контрольный билет, например, из дес ти вопросов. Каждому вопросу в билете присвоен определенный номер. Например, одним из вопросов  вл етс  вопрос под номером 89723 «Вычислить корень квадратный из числа 15241383936. Учащийс  должен кнопками блока 1 последовательно ввести числа 89723. После нажати  на кнопку с индексом «8 распределитель 18 устанавливаетс  в положение , соответствующее поступлению на его вход восьми импульсов, после чего открываетс  элемент И 21 по первому входу. После нажати  на кнопку с индексом «9 распределитель 22 устанавливаетс  в положение, соответствующее поступлению на его вход дев ти импульсов, после чего открываетс  элемент И 25 по первому входу. После нажати  на кнопку с индексом «7 распределитель 26 устанавливаетс  в положение, соответствующее поступлению на его вход семи импульсов, после чего открываетс  элемент И 7, При нажатии на кнопку с индексом «2 распределитель 4 устанавливаетс  в положение, соответствующее поступлению на его вход двух импульсов. При дальнейших манипул ци х с кнопками блока 1 ответных действий обучаемого состо ние распределителей 4, 26, 22, 18 не измен етс . После нажати  на кнопку с индексом «3 распределитель 5 устанавливаетс  в положение , которое соответствует поступлению на его вход двадцати дев ти импульсов (8 + -f9-f7-+-2-f3 29). После ввода номера вопроса учащийс  делает ответ. Ответ также набираетс  кнопками блока 1. После ввода первого элемента ответа, если учащийс  ввел его правильно , т.е. нажал на кнопку с индексом «1 (правильный ответ на прставленный выше вопрос число 123456), то распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход еще одного импульса, а всего тридцати импульсов (29+ + ). Счетчик 33 устанавливаетс  в положение, соответствующее поступлению на его вход шести импульсов, на первом выходе дешифратора 34 по вл етс  сигнал (после шести нажатий на кнопки блока 1 на дешифратора 34 по вл етс  сигнал), который подаетс  на вход элементов И 44. Одновременно с этим импульсом с формировател  36 (импульс запуска на формирователь 36 подаетс  с дешифратора 34 через элемент 35) триггер 37 устанавливаетс  в единичное состо ние . Элемент И 16 закрываетс . Через врем , определ емое элементом 41, импульс с формировател  36, проход  через элемент И 48 (выход распределител  18, соответствующий поступлению на его вход восьми импульсов, и выход распределител  5, соответствующий поступлению на его вход тридцати импульсов, соединены с входами одного и-того же элемента И 44, с выхода которого через элемент ИЛИ 47 подаетс  сигнал на вход элемента И 48) и элемент ИЛИ 40, устанавливает вновь триггер 37 в нулевое состо ние. Элемент И 16 открываетс .
После ввода второго элемента ответа, если учащийс  ввел его правильно, т.е. нажал на кнопку с индексом «2, распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход еще двух импульсов - всего тридцати двух импульсов (30 + ). Счетчик 33 устанавливаетс  в положение, соответствующее поступлению на его вход шести импульсов. На втором выходе дешифратора 34 по вл етс  сигнал , который подаетс  на вход элементов И 45. Одновременно с этим импульсом с формировател  36 (импульс запуска на вход формировател  36 поступает с дешифратора 34 через элемент ИЛИ 35) триггер 37 устанавливаетс  в единичное состо ние. Элемент И 16 закрываетс . Через врем , определ емое элементом 41, импульс с формировател  36, проход  через элемент И 48 (выход распределител  22, соответствующий поступлению на его вход дев ти импульсов и выход распре;}елител  5, соответствующий поступлению на его вход тридцати двух импульсов , соединены с входами одного и того же элемента И 45, с выхода которого через элемент ИЛИ 47 подаетс  сигнал на вход элемента И 48), и элемент ИЛИ 40, устанавливает вновь триггер 37 в нулевое состо ние . Элемент И 16 открываетс .
После ввода третьего элемента ответа, если учащийс  ввел его правильно, т.е. нажал на кнопку с индексом «3, распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход еще трех импульсов - всего тридцати п ти импульсов (32-f3 35).
После ввода четвертого элемента ответа , если учащийс  ввел его правильно, т.е. нажал на кнопку с индексом «4, распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход еще четырех, импульсов - всего тридцати дев ти импульсов (35 + 4 39).
После ввода п того элемента ответа, если учащийс  ввел его правильно, т.е. нажал на кнопку с индексом «5, распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход еще п ти импульсов - всего сорока четырех импульсов (39 + 5 44). ,
Счетчик 33 устанавливаетс  в положение соответствующее поступлению на его вход дес ти импульсов, на третьем выходе дешифратора 34 по вл етс  сигнал (после дес ти нажатий на кнопки блока 1 на выходе дешифратора 34 по вл етс  сигнал, который подаетс  на входы элементов И 46). Одновременно с этим импульсом с формироватеЛЯ 36 (импульс запуска на вход формировател  36 поступает с дешифратора 34 через элемент ИЛИ 35) триггер 37 устанавливаетс  в единичное состо ние. Элемент И 16 закрываетс . Через врем , определ емое элементом задержки 41, импульс с формировател  36, проход  через элемент И 48 (выход распределител  26, соответствующий поступлению на его вход семи импульсов, и выход распределител  5, соответствующий поступлению на его вход сорока четырех импульсов соединены с входами одного и того же элемента И 46, с выхода которого через элемент ИЛИ 47 подаетс  сигнал на вход элемента И 48) и элемент ИЛИ 40, устанавливает вновь триггер 37 в нулевое состо ние. Элемент И 16 открываетс  по входу, соединенному с триггером 37.
Благодар  тому, что третий выход дешифратора 34 через инвертор 43 соединен с входом элемента И 32, при наличии сигнала на третьем выходе дешифратора 34 элемент И 32 закрываетс  по входу, соединенному с входом инвертора 43, и изменение состо ни  счетчика 33 при дальнейших манипул ци х с кнопками блока 1 становитс  невозможным .
После ввода последнего, шестого, элемента ответа, если учащийс  ввел его правильно , т.е. нажал на кнопку с индексом «6, распределитель 5 устанавливаетс  в положение , соответствующее поступлению на его вход еще шести импульсов - всего п тидес ти импульсов (44 + 6 50).
Выход распределител  4, соответствующий поступлению на его вход двух импульсов , и выход распределител  5, соответствующий поступлению на его вход п тидес ти импульсов , соединены с входом одного и того же элемента И 12. При нажатии на переключатель готовности ответа, управл ющий работой формировател  8, подаетс  сигнал на вход элемента И 12, с выхода формировател  8 подаетс  сигнал на вход элемента И 12. С выхода элемента И 12 сигнал поступает на регистратор правильного ответа блока 14, который включает индикатор правильного ответа на поставленный вопрос.
Блоки 14 и 15 в работе взаимосв заны таким образом, что при правильном ответе на какой-либо вопрос срабатывает регист-, ратор правильных ответов на этот вопрос и исключает срабатывание в дальнейшем регистратора неправильных ответов, на этот же вопрос, а при неправильном ответе на вопрос срабатывает регистратор неправильных ответов на этот вопрос и исключает в дальнейшем срабатывание регистратора правильных ответов на этот вопрос.
Если учащийс  в процессе ввода ответа какой-либо элемент ответа ввел неправильно, например первый - вместо нажати  на кнопку с индексом «1 учащийс  нажал на кнопку с индексом «8, то распределитель 5 устанавливаетс  в положение, соответствующее поступлению на его вход тридцати семи импульсов (29 + ) вместо тридцати при правильном вводе. Ввиду того, что выход распределител  18, соответствующий поступлению на его вход восьми импульсов, и выход распределител  5, соответствующий поступлению на его вход тридцати семи импульсов , соединены с входами разных элементов И 44, триггер 37, установивщись в единичное состо ние импульсом с элемента 41, не сможет установитьс  в нулевое состо ние (вход элемента И 48 по входу, соединенному с выходом элемента ИЛИ 47, закрыт). Триггер 37, установившись в единичное состо ние , закрывает элементы И 32 и 16 по входам, соединенным с ним, и таким образом исключает изменение состо ний счетчика 33 и распределител  5 в дальнейшем при любых манипул ци х с кнопками блока 1. При установке триггера 37 в единичное состо ние загораетс  индикатор 38, который указывает, что при вводе данной контролируемой группы элементов ответа допущена ошибка. При ошибочном вводе других элементов ответа устройство работает аналогично. При подаче сигнала с формировател  8 при неправильном ответе ввиду того, что распределитель 5 устанавливаетс  в состо ние, соответствующее поступлению на его вход п тидес ти импульсов, сигнал в этом случае через элемент 9 и элемент И 13 подаетс  на регистратор неправильных ответов блока 15, который включает индикатрр неправильного ответа на данный вопрос. Одновременно с выхода формировател  8 сигнал подаетс  через элемент 9 и элемент ИЛИ 10 на шину установки в нулевое положение распределителей 4, 5, 26, 22, 18, счетчика 33 и триггера 37 (сигнал установки триггера 37 в нулевое состо ние подаетс  на него через элемент ИЛИ 40). Если учащийс  выбрал ошибочный ответ, он может его исправить до нажати  переключател  готовности ответа путем установки элементов схемы (распределителей, счетчика и триггера) в исходное положение при помощи переключател , управл ющего работой формировател  11 (переключатель не показан). После нажати  на этот переключатель учащийс  должен перенабрать номер вопроса и ответ на этот вопрос, после чего 1ажать на переключатель готовности ответа. В предлагаемом устройстве дл  контрол  знаний обучаемых наиболее трудоемка  операци  - составление программированных билетов -: заменена щифрацией номера вопроса таким образом, чтобы после набора вопроса и ответа на него кнопками блока 1 распределитель 5 устанавливалс  в заранее определенное состо ние, при котором на входы одного из элементов И 12 подаетс  сигнал как с распределител  4, так и с распределител  5. Операци  шифрации номера вопроса фактически  вл етс  механической, не требует высокой квалификации, может быть проведена в считанные минуты дл  всего билета. Устройство дл  контрол  знаний обучаемых обеспечивает исключительно самосто тельное формулирование учащимис  ответов и ввод ответа в устройство неограниченной длины, т.е. любого информационного объема. Ввиду того, что в устройстве отсутствуют механические элементы оно может быть выполнено полностью в интегральном исполнении . Возможность вы влени  ошибки в ответе в процессе его .ввода  вл етс  преимуществом предлагаемого устройства по сравнению с прототипом, кроме того, предлагаемое устройство позвол ет с большой точностью контролировать конструируемый ответ типа a-i, аа, ..., а„, где изменение последовательности индекса недопустимо.
Фиг.1
И эл. W
Сраспр. 5
33
фиг. 2

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗНАНИЙ ОБУЧАЕМЫХ, содержащее последовательно включенные блок ввода ответных действий обучаемого, генератор и первый элемент ИЛИ, последовательно соединенные первый элемент И, первый распределитель импульсов, элементы И первой группы, блок регистрации неправильных ответов и блок регистрации правильных ответов, выход которого соединен с вторым входом блока регистрации неправильных ответов, первый формирователь импульсов, первый элемент задержки и последовательно включенные второй формирователь импульсов, второй элемент задержки, второй элемент ИЛИ, второй распределитель импульсов и элементы И второй группы, выходы которых соединены с -вторым входом блока регистрации правильных ответов, вторые входы — с выходом второго формирователя . импульсов, а третьи входы — с вторым выходом первого распределителя импульсов, второй вход которого подключен к выходу второго элемента ИЛИ непосредственно, а третий выход через первый элемент задержки — к первому входу первого элемента И, выход второго элемента задержки соединен с вторыми входами элементов И первой группы, выход первого формирователя импульсов подключен к второму входу второго элемента ИЛИ, отличающееся тем, что, с целью расширения дидактических возможностей устройства, в него введены последовательно включенные второй элемент И, -третий элемент И, третий распределитель импульсов, третий элемент задержки, первый инвертор, четвертый элемент И, четвертый распределитель импульсов, четвертый элемент задержки, второй инвертор, пятый элемент И, пятый распределитель импульсов, пятый элемент задержки и третий инвертор, выход которого соединен с вторым входом первого элемента И, последовательно соединенные формирователи импульсов группы, третий элемент ИЛИ, шестой элемент· задержки, шестой элемент И, счетчик, дешифратор, четвертый элемент ИЛИ, третий формирователь импульсов, седьмой элемент задержки, блок сравнения, пятый элемент ИЛИ, триггер и индикатор, а также последовательно соединенные восьмой элемент задержки и четвертый инвертор, выход которого подключен к второму входу шестого элемента И, третий вход которого соединен с вторым выходом триггера, подключенным к первому входу второго элемента И, второй вход которого соединен с выходом первого элемента ИЛИ, а выход — с вторыми входами четвертого и пятого элементов И и второго распределителя импульсов и третьим входом первого элемента И, вход восьмого элемента задержки соединен с одним из выходов дешифратора, подключенных к второму входу блока сравнения, третий, четвертый, пятый и шестой входы которого соединены соответственно с выходом второго распределителя импульсов и с вторыми выхо дами третьего, четвертого и пятого распределителей импульсов, второй вход счетчика под ключей к выходу второго элемента ИЛИ, соединенному с вторым входом пятого элемента И, второй вход триггера подключен к выходу третьего формирователя импульсов, входы формирователей группы соединены с выходом блока ввода ответных действий обучаемого, выход второго элемента ИЛИ подключен к вторым входам третьего, чет вертого и пятого распределителей импульсов, выходы третьего, четвертого и пятого элементов задержки соединены соответственно с вторым входом третьего элемента И и тре тьими входами четвертого и пятого элементов И.
SU833654564A 1983-10-20 1983-10-20 Устройство дл контрол знаний обучаемых SU1140146A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833654564A SU1140146A1 (ru) 1983-10-20 1983-10-20 Устройство дл контрол знаний обучаемых

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833654564A SU1140146A1 (ru) 1983-10-20 1983-10-20 Устройство дл контрол знаний обучаемых

Publications (1)

Publication Number Publication Date
SU1140146A1 true SU1140146A1 (ru) 1985-02-15

Family

ID=21086233

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833654564A SU1140146A1 (ru) 1983-10-20 1983-10-20 Устройство дл контрол знаний обучаемых

Country Status (1)

Country Link
SU (1) SU1140146A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 955172, кл. G 09 В 7/02, 1980. 2. Авторское свидетельство СССР N° 963064, кл. G 09 В 7/02, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
US4321046A (en) Electronic learning aid operable in an examination mode
SU1140146A1 (ru) Устройство дл контрол знаний обучаемых
SU976469A1 (ru) Устройство дл контрол знаний обучаемых
SU963064A1 (ru) Устройство дл контрол знаний обучаемых
SU1432586A1 (ru) Устройство дл контрол знаний обучаемых
SU1149302A1 (ru) Устройство дл контрол знани обучаемых
SU980118A1 (ru) Устройство дл обучени учащихс
SU1108483A1 (ru) Устройство дл контрол знаний обучаемого
SU743010A1 (ru) Устройство дл контрол знаний учащихс
SU896660A1 (ru) Устройство дл контрол знаний обучаемых
SU1603420A1 (ru) Устройство дл тренировки пам ти
SU765863A1 (ru) Устройство дл контрол знаний учащихс
SU826391A1 (ru) Устройство для контроля знаний обучаемого 1
SU601739A1 (ru) Устройство дл обучени
SU1132301A1 (ru) Устройство дл контрол знаний
SU1176362A1 (ru) Устройство дл контрол знаний обучаемых
RU2037206C1 (ru) Устройство для контроля знаний обучаемого
SU1488865A1 (ru) Устройство для контр.оля знаний обучаемого
SU1619328A1 (ru) Устройство дл обучени операторов
SU813491A1 (ru) Устройство дл контрол знанийОбучАЕМыХ
SU1381576A1 (ru) Устройство дл обучени и контрол знаний обучаемых
SU1024964A1 (ru) Обучающее устройство
SU997061A1 (ru) Устройство дл оценки профессиональной пригодности операторов автоматизированных систем управлени
SU1065869A1 (ru) Устройство дл обучени и контрол знаний обучаемых
SU1116451A1 (ru) Устройство дл контрол знаний обучаемых