SU1128373A1 - Former of syng pulses of bipulse code - Google Patents

Former of syng pulses of bipulse code Download PDF

Info

Publication number
SU1128373A1
SU1128373A1 SU833565523A SU3565523A SU1128373A1 SU 1128373 A1 SU1128373 A1 SU 1128373A1 SU 833565523 A SU833565523 A SU 833565523A SU 3565523 A SU3565523 A SU 3565523A SU 1128373 A1 SU1128373 A1 SU 1128373A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
inputs
trigger
Prior art date
Application number
SU833565523A
Other languages
Russian (ru)
Inventor
Анатолий Мечиславович Криштафор
Владимир Михайлович Фартух
Original Assignee
Предприятие П/Я Г-4125
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4125 filed Critical Предприятие П/Я Г-4125
Priority to SU833565523A priority Critical patent/SU1128373A1/en
Application granted granted Critical
Publication of SU1128373A1 publication Critical patent/SU1128373A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ФОРМИРОВАТЕЛЬ СИНХРОИМПУЛЬСОВ БИИМПУЛЬСНОГО КОДА, содержащий источник временных меток, первый элемент И, первый вход которого через элемент НЕ соединен с первым входом второго элемента И, выход которого подключен к R-входу первого триггера, пр мой и инверсный выходы которого соединены с первыми входами соответственно третьего и четвертого элементов И, выходы которых соединены с входами второго триггера, выход которого подключен к выходной шине, от , Уа /i .« , .,. 11 , a.tV,... . -  ; j,..: / -. Г-; , J; if S личающийс  тем. Что, с цЪлью повышени  надежности фазировани  выходных импульсов, в него дополни .тельно введены формирователь импульсов , регистр сдвига, два элемента НЕ и элемент И, выход которого соединен с С- входом первого триггера, а входы подключены к выходам дополнительных элементов НЕ, вход одного из которых -соединен с выходом среднего разр да регистра сдвига и вторыми входами второго и четвёртого элементов И, а вход другого подключен к выходу старшего разр да регистра сдвига и к второму входу первого элемента И, первый вход которого соединен с выходом младшего разр да регистра сдвига, а (Л выход первого элемента И соединен с вторым входом третьего элемента И, при этом входна  шина через формирователь импульсов подключена к информационному входу регистра сдвига, тактовый вход которого соединен с выходом источника временных меток а д инверсный выход первого триггера подX ключен к его D-входу. 9 :оFORMER OF SYNCHROIMPULSES OF THE BIMPULSE CODE containing the source of time marks, the first element AND, the first input of which through the element is NOT connected to the first input of the second element AND whose output is connected to the R input of the first trigger, the direct and inverse outputs of which are connected to the first inputs of the third and the fourth elements And, the outputs of which are connected to the inputs of the second trigger, the output of which is connected to the output bus, from, Уа / i. «,.,. 11, a.tV, .... -; j, ..: / -. R-; J; if s like that. That, in order to increase the reliability of phasing of output pulses, a pulse former, a shift register, two NOT elements and an AND element, the output of which is connected to the C input of the first trigger, and the inputs are connected to the outputs of additional elements, one input of which is connected with the output of the middle bit of the shift register and the second inputs of the second and fourth elements AND, and the input of the other is connected to the output of the higher bit of the shift register and to the second input of the first element I, the first input of which is not with the output of the lower bit of the shift register, and (L the output of the first element I is connected to the second input of the third element I, while the input bus through the pulse shaper is connected to the information input of the shift register, the clock input of which is connected to the output of the source of time stamps and d inverse the output of the first trigger under the X is keyed to its D input 9: o

Description

Изобретение относитс  к импульсной технике и может быть использовано дл  вьщелени  синхроимпульсов из информационной последовательности в биимпульсном коде. Особенностью структуры биимпульсного кода  вл етс  регул рное нали|Чие межэлементного фронча в середине ёиимпульсньк пар и нерегул рность фронтов,соответствующих началу и кон цу ка дой бйимпульсной пары в йнфор:мационнрм потоке. Это обсто тельст .во приводит к тому, что устройства, предназначенные дл  вьщелени  тактовых импульсов из информационной последовательности нуждаютс  в предварительной установке-фазы формируемых синхрои1 тульсов, так как возможна ошибочна  прив зка со сдвигом на половину информационной посьшки. Известно устройство, содержащее задаюпщй генератор, частота которого после понижени  делителем частоты подаетс  на выход устройства, и управл ющий элемент, осуществл ющий регулирование фазы выходных импульсов добавлением или вычитанием допол нительных импульсов на входе делител  частоты. t . В данном устройстве ошибка фазиро вани  выдел етс  фазовым детектором сравнивающим временные положени  фронтовформируемых импульсов и вход ной информации. Поскольку фазовый де тектор не позвол ет различать фазиро вание устройства по регул рным и нерегул рньш фронтам входного биимпуль кого кода, возможна работа данного .устройства со сдвигом на. половину посыпки. Дл  начального фазировани  такого устройства необходимо подать на его вход серию нулей, которые в биимпульсном коде содержат только регул рные фронты .Щ Недостатком устройства  вл етс  большое врем  начального фа,зировани  так как за одну информационную посыпку ошибка фазировани  может быть уменьшена йе более чем на один шаг дискретизахщи. .Кроме того, устройству присуще специфическое дл  устройств с дискретным регулированием фазы импульсов дрожание фронтов. Наиболее близким к изобретению  вл етс  формирователь импульсов по фронтам входного .сигнала, содержавш . источник временных меток, первый эл мент И, первый вход которого через элемент НЕ соединен с первым входом второго элемента И, выход которого подключен к R-входу первого триггера, пр мой и инверсный выходы которого соединены соответственно с первыми входами третьего и четвертого элементов И, выходыкоторых соединены с входами второго триггера, выход которого подключен к выходной шине 2j. Недостатком известного устройства  вл етс  возможность неправильного фазировани  выходных импульсов при подаче входной информации в биимпульсном коде. 7-Целью изобретени   вл етс  повышение надежности фазировани  выходных импульсов. Эта цель достигаетс  тем, что в формирователь синхроимпульсов биим пульсного кода, содержащий источник Беременных меток, первый элемент И, , (Первый вход которого через элемент НЕ соединен с первым входом второго элемента И, выход которого подключен к R-входу первого триггера, пр мой и инверсный выходы которого соединены с первыми входами соответственно третьего и четвертого элементов И, выходы которых соединены с входами второго триггера, выход которого подключен к выходной шине. Дополнительно введены формирователь импульсов, регистр сдвига, два элемента НЕ и элемент И, выход которого соединен с С-входом первого триггера, а входы подключены к выходам дополнительных элементов НЕ, вход одного из которых соединен с выходом среднего разр да регистра сдвига и вторыми входами второго и четвертого элементов И, а вход другого подключен к выходу старшего разр да регистра сдвига и к второму входу первого элемента И, первый вход которого, соединен с выходом младшего разр да регистра сдвига, а выход nepBofo элемента И соединён с вторым входом третьего элемента И, при этом входна  шина через формирователь импульсов подключена к информационному входу регистра сдвига, тактовый вход которого соединен с выходом источника временных меток, а инверсный выход первого триггера подключен к его D-входу. На фиг. 1 приведена функциональна  схема устройства; на фиг. 2 временные диаграммы, по сн ющие его работу. Формирователь синхроимпульсов биимпульсного кода содержит источник 1 временных меток, входную шину 2, фор мирователь 3импульсов, регистр 4 сдвига, элемент НЕ 5, первый, второй третий и четвертый элементы И 6 - 9, первый и второй триггеры 10 и 11, до полш тельные элементы НЕ 12 и 13, дополнительный элемент И 14 и выходную шину 15. Входна  .шина 2 через формировател 3 импульсов соединена с информационным входом регистра 4 сдвига, тактовый вход которого подключен к выходу источника 1 временных меток, выход младшего разр да регистра 4 сдвига . соединен с первым входом элемента И 6 и через элемент НЕ 5 с первым входом элемента И. 7, выход которого подключен к R-входу триггера 10, пр мой выход которого соединен с пер вым входом элемента И 8, а инверсный выход подключен к его D-входу и первому входу элемента И 9, выходы элементов И 8 и 9 соединены соответственно с S- и К-входами триггера 1-1, инверсный выход которого подключен jf выходной шине 15, выход среднего разр да регистра 4 сдвига соединен с вторыми входами элементов И 7 и9 ;и через элемент НЕ 13 с одним из вхо дов элемента И 14, выход которого подключен к С -входу триггера 10, а другой вход соединен с выходом эле мента НЕ 12, вход которого подключен к второму входу элемента И 6 и выход старшего разр да регистра 4 сдвига. Источник 1 временных меток представл ет собой генератор импульсов дл  тактировани  регистра 4 сдвига. Период повторени  выходных импульсов его (фиг. 2б) должен быть меньше допустимой погрешности фазировани  входных и выходных импульсов. Число р азр дов регистра 4 сдвига должно быть таким, чтобы с учетом скорости такт  ровани  врем  перемещени  информации между первым и последним его разр дами было равно тактовому периоду входной информации. Формирователь 3 импульсов формирует импульсы по каждому фронту iBo входном информационно потоке. Формирователь синхроимпульсов биимпульсного кода работает следукш нм образом.V При поступлении на входную шину 2 устройства бйимпульсного код& (фиг.2 на информационный вход регистра 4 сдвига подаютс  регул рные и нерегул рные импульсы, соответствующие межэлементным и межсимвольным фронтам входной информации (фиг. 2Ь). При по влении первого же нулевого символа входной информации (в биимпульсном коде) в выходной последовательности формировател  3 импульсов отсутствует нерегул рный импульс, что соотввт- ствует отсутствию очередного межсим вольного фронта. В результате этого после продвижени  по регистру 4 сдвига возникает ситуаци , при которой имеетс  логическа  единица на выхбдё среднего разр да (фиг. 2g) и ноль на выходе младшего (первого) (фиг. 21). Это приводит к по влению на выходе элемента И 7 единицы (фиг. 2), и триггер 10 устанавливаетс  в пулевое состо ние (фиг. 2М). Одновременно через элемент И 9 (фиг.2и) устанавливаетс  в нулевое состо ние триггер 11(фиг. 2ft) независимо от его предьщущегр случайного состо ни  перед поступлением входной информации. Это  вл етс  процедурой установлени  правильной фазы входных и выходных импульсов. Дальнейшее продвижение информации по регистру 4 приводит к по влению . единицы на пepвo f и последнем (фиг.) его разр дах. При этом через элемент И 8 (фиг.. 2Ю триггер 11 устанавли:ваетс1  в единичное состо ние. Сдедуйший сдвиг регистра на один такт приводит к по влению запускающего фронта на С-входе триггера 10 через элементы НЕ 12 и 13 и элемент И 14 ; (фиг. 2jj), что приводит к установлению его в единичное состо ние. Далее описанна  последовательность работы ; повтор етс  независимо от наличи  или отсутстви  нерегул рных фронтов в биимпульсном коде. При этом если нерегул рные импульсы присутствуют непрерывно, триггер 10 работает в ре жиме делител  на два, что не нарушает установившегос  ранее правильного фазировани . Сигнал, т опучаемый на выходной шине 15, имеет вид меандра с периодом повторени , равным периоду тактовых иыпульбов входной информации . Таким образом, предлагаемое устройство позвол ет формировать правил но сфазированные импульсы при по влеНИИ в биимпульсном коде первого же нулевого символа входной информации, несущего признаки границ символов, что в известных устройствах невозможно .The invention relates to a pulse technique and can be used to separate clock pulses from an information sequence in a bi-pulse code. The structure of the bi-pulse code is characterized by the regular width of the inter-element front in the middle of the pulse pair and the irregularity of the fronts corresponding to the beginning and end of each bi-pulse pair in the information flow. This circumstance leads to the fact that devices designed to separate clock pulses from the information sequence need to be preset-phase-generated sync pulses, since erroneous assignment can be shifted by half by an information page. A device is known that contains a oscillator, the frequency of which, after decreasing the frequency divider, is fed to the output of the device, and a control element that controls the phase of the output pulses by adding or subtracting additional pulses at the input of the frequency divider. t. In this device, the phase error is detected by a phase detector comparing the time positions of the front-formed pulses and the input information. Since the phase detector does not allow us to distinguish the phasing of the device along the regular and irregular fronts of the input bi-pulse code, this device can work with a shift by. half sprinkle. For the initial phasing of such a device, a series of zeros must be sent to its input, which in the bi-pulse code contain only regular fronts. The disadvantage of the device is a large initial phase time, since the phasing error can be reduced by more than one discretization step. In addition, device-specific device with discrete phase control pulses jitter fronts. Closest to the invention is a pulse shaper on the fronts of the input signal contained. the source of time marks, the first element I, the first input of which through the element is NOT connected to the first input of the second element I, the output of which is connected to the R input of the first trigger, the direct and inverse outputs of which are connected respectively to the first inputs of the third and fourth elements I, the outputs of which are connected to the inputs of the second trigger, the output of which is connected to the output bus 2j. A disadvantage of the known device is the possibility of incorrect phasing of the output pulses when the input information is supplied in a bi-pulse code. 7-The purpose of the invention is to improve the reliability of phasing of the output pulses. This goal is achieved by the fact that in the shaper of a bi-pulse code containing the source of Pregnant tags, the first element is AND,, (The first input of which is NOT connected to the first input of the second element AND whose output is connected to the R input of the first trigger, direct and inverse outputs of which are connected to the first inputs of the third and fourth elements I, respectively, whose outputs are connected to the inputs of the second flip-flop, the output of which is connected to the output bus. a shift, two elements NOT and an element AND whose output is connected to the C input of the first trigger, and the inputs are connected to the outputs of additional elements NOT, the input of one of which is connected to the output of the average bit of the shift register and the second inputs of the second and fourth elements AND the other input is connected to the output of the higher bit of the shift register and to the second input of the first element AND, the first input of which is connected to the output of the lower bit of the shift register, and the output of the nepBofo element AND is connected to the second input of the third element AND, the input bus through the pulse shaper is connected to the information input of the shift register, the clock input of which is connected to the output of the timestamp source, and the inverse output of the first trigger is connected to its D-input. FIG. 1 shows a functional diagram of the device; in fig. 2 time diagrams for his work. Shaper bi-pulse clock contains source of 1 timestamps, input bus 2, generator 3 pulses, shift register 4, element NOT 5, first, second third and fourth elements 6–9, first and second triggers 10 and 11, full elements NOT 12 and 13, additional element AND 14 and output bus 15. Input bus 2 through the driver 3 pulses connected to the information input of the shift register 4, the clock input of which is connected to the output of the source 1 time marks, the output of the lower bit of the shift register 4. connected to the first input of the element AND 6 and through the element NOT 5 to the first input of the element I. 7, the output of which is connected to the R input of the trigger 10, the direct output of which is connected to the first input of the element AND 8, and the inverse output connected to its D - the input and the first input of the And 9 element, the outputs of the And 8 and 9 elements are connected respectively to the S and K inputs of the trigger 1-1, the inverse output of which is connected jf to the output bus 15, the output of the average bit of the shift register 4 is connected to the second inputs of the elements And 7 and 9; and through the element NOT 13 with one of the inputs of the element And 14, the output of which dklyuchen to C -Log flip-flop 10 and another input connected to the output of the element NOT 12 whose input is connected to the second input of the AND gate 6 and the output of the most significant bit shift register 4. The timestamp source 1 is a pulse generator for clocking the shift register 4. The repetition period of its output pulses (Fig. 2b) must be less than the permissible error of phasing of the input and output pulses. The number of divi- sions of the shift register 4 must be such that, taking into account the speed of clocking, the time of movement of information between the first and last bits of it is equal to the clock period of the input information. The shaper of 3 pulses generates pulses on each front of the iBo input information stream. A bi-pulse code clock generator works in the following way. V When a pulse-code code is received on input bus 2 of the device & (Fig. 2, regular and irregular pulses corresponding to the inter-element and intersymbol fronts of the input information are supplied to the information input of the shift register 4 (Fig. 2b). When the first zero character of the input information appears (in the bi-pulse code) in the output sequence of the former 3 impulses there is no irregular impulse, which corresponds to the absence of the next intersymolar front. As a result of this, after moving along the shift register 4, a situation arises in which there is a logical one The mean bit (Fig. 2g) and zero at the output of the youngest (first) (Fig. 21) .This results in the appearance at the output of the element And 7 units (Fig. 2), and the trigger 10 is set to a bullet state 2M). At the same time, through trigger AND 9 (Fig. 2i) the trigger 11 (Fig. 2ft) is set to the zero state, regardless of its previous random state, before entering the input information. This is the procedure for setting the correct phase of the input and output pulses. Further promotion of information on register 4 leads to the appearance. units on the first f and last (FIG.) of its bits. At the same time, through the element AND 8 (FIG. 2U, the trigger 11 is set: 1) into one state. The last shift of the register by one clock cycle leads to the appearance of a triggering front at the C input of the trigger 10 through the HE elements 12 and 13 and the I element 14; (Fig. 2jj), which leads to its establishment in a single state. Then the described work sequence repeats regardless of the presence or absence of irregular fronts in the bi-pulse code. If irregular pulses are present continuously, the trigger 10 operates in the mode divider by two that is not broken The signal, which is measured on the output bus 15, has the form of a meander with a repetition period equal to the clock period of the input information. Thus, the proposed device makes it possible to generate but phased pulses at the same time in the biopulse code of the first zero. character input information carrying signs of the boundaries of characters that in known devices is impossible.

Предложенное устройство целесообразно использовать в системах св зи, где по услови м работы требуетс  быстрое вхождение в синхронизм, устойчивость к сбо м, обрывам.The proposed device is advisable to use in communication systems, where, according to the conditions of work, quick entry into synchronism, resistance to faults, breaks is required.

II

S О1S O1

ОABOUT

Claims (1)

ФОРМИРОВАТЕЛЬ СИНХРОИМПУЛЬСОВ БИИМПУЛЬСНОГО КОДА, содержащий источник временных меток, первый элемент И, первый вход которого через элемент НЕ соединен с первым входом второго элемента И, выход которого подключен к R-входу первого триггера, прямой и инверсный выходы которого соединены с первыми входами соответственно третьего и четвертого элементов И, выходы которых соединены с входами второго триггера, выход которого подключен к выходной шине, от личающийся тем, что, с цёлью повышения надежности фазирования выходных импульсов, в него дополнительно введены формирователь импульсов, регистр сдвига, два элемента НЕ и элемент И, выход которого соединен с С-входом первого триггера, а входы подключены к выходам дополнительных элементов НЕ, вход одного из которых соединен с выходом среднего разряда регистра сдвига и вторыми входами второго и четвёртого элементов И, а вход другого подключен к выходу старшего разряда регистра сдвига и к второму входу первого элемента И, первый вход которого соединен с выходом младшего разряда регистра сдвига, а выход первого элемента И соединен с вторым входом третьего элемента И, при этом входная шина через формирователь импульсов подключена к информационному входу регистра сдвига, тактовый вход которого соединен с выходом источника временных меток, а инверсный выход первого триггера подключен к его D-входу.BI-PULSE CODE SYNCHRONOUS FORMER, containing a time stamp source, the first AND element, whose first input is NOT connected to the first input of the second AND element through the element, whose output is connected to the R-input of the first trigger, the direct and inverse outputs of which are connected to the first inputs of the third and the fourth element And, the outputs of which are connected to the inputs of the second trigger, the output of which is connected to the output bus, characterized in that, in order to increase the reliability of phasing of the output pulses, it a pulse shaper, a shift register, two elements of NOT and an element AND, the output of which is connected to the C-input of the first trigger, and the inputs are connected to the outputs of additional elements of NOT, the input of one of which is connected to the output of the middle discharge of the shift register and the second inputs of the second and the fourth element And, and the input of the other is connected to the output of the highest bit of the shift register and to the second input of the first element And, the first input of which is connected to the output of the least significant bit of the shift register, and the output of the first element And is connected the second input of the third AND gate, wherein the input bus through the pulse shaper is connected to the data input of the shift register, a clock input coupled to a source output timestamp, and an inverse output of the first flip-flop connected to its D-input.
SU833565523A 1983-03-11 1983-03-11 Former of syng pulses of bipulse code SU1128373A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833565523A SU1128373A1 (en) 1983-03-11 1983-03-11 Former of syng pulses of bipulse code

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833565523A SU1128373A1 (en) 1983-03-11 1983-03-11 Former of syng pulses of bipulse code

Publications (1)

Publication Number Publication Date
SU1128373A1 true SU1128373A1 (en) 1984-12-07

Family

ID=21054149

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833565523A SU1128373A1 (en) 1983-03-11 1983-03-11 Former of syng pulses of bipulse code

Country Status (1)

Country Link
SU (1) SU1128373A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Мартынов Е.М. Синхронизаци в системах передачи дискретных сообщений. М., Св зь, 1971, с. 87, рис.5.4. 2. Авторское свидетельство СССР № 437203, кл. Н 03 К 5/01, 1972. *

Similar Documents

Publication Publication Date Title
GB1275446A (en) Data transmission apparatus
GB1399513A (en) Method and circuit for timing singal derivation from received data
US3549804A (en) Bit sampling in asynchronous buffers
SU1109073A3 (en) Device for monitoring synchrosignals
SU1128373A1 (en) Former of syng pulses of bipulse code
US3996523A (en) Data word start detector
US5825834A (en) Fast response system implementing a sampling clock for extracting stable clock information from a serial data stream with defined jitter characeristics and method therefor
US4017740A (en) Synchronization of digital circuits by bus triggering
US3632875A (en) Variable stop generation for transmitter
RU1811003C (en) Device for separating pulses
SU1295393A1 (en) Microprogram control device
US2898403A (en) Distributor
SU1037234A1 (en) Data input device
SU1247876A1 (en) Signature analyzer
SU1598197A1 (en) Shaper of bi-pulse signals
SU1280631A1 (en) Device for connecting information sources with common bus
SU1027828A1 (en) Device for generating counter check bit
SU993460A1 (en) Scaling device
SU894862A1 (en) Multiphase signal shaper
SU1467782A1 (en) Device for transmitting binary signals
SU1437973A1 (en) Generator of pseudorandom sequences
SU473316A1 (en) Timing device for time-division telemechanical information transmission systems
SU684757A1 (en) Cyclic synchronization device
RU1771076C (en) Bipulse signal receiving device
SU1566358A2 (en) Device for interfacing computer and tape recorder