SU1125790A1 - Резервированный счетчик импульсов - Google Patents
Резервированный счетчик импульсов Download PDFInfo
- Publication number
- SU1125790A1 SU1125790A1 SU833626764A SU3626764A SU1125790A1 SU 1125790 A1 SU1125790 A1 SU 1125790A1 SU 833626764 A SU833626764 A SU 833626764A SU 3626764 A SU3626764 A SU 3626764A SU 1125790 A1 SU1125790 A1 SU 1125790A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- inputs
- bus
- bits
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
РЕЗЕРВИРОВАННЫЙ СЧЕТЧИК, ИМПУЛЬСОВ, содержащий в каждом из трех каналов разр ды счетчика, каж-. дый из которых содержит триггер, тактовый вход которого подключен к пине входных импульсов, вход установки в О - к шине сброса, а.выходк первому входу мажоритарного элемента , второй и. третий входы которо-. го соединены с выходами триггеров одноименного 1 азр да соседних каналов , отличающийс тем, что, с целью повышени надежности и достоверности счетчика, в разр д введены элементы И и ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых соединены с выходом мажоритарного элемента , вторые входы - с входом сквозного переноса данного разр да, а выходы - соответственнЬ с входом сквозного переноса последующего разр да . данного канала и с информационным в входом триггера, входы сквозного переноса первых разр дов счетчика сое динены с шиной разрешени счета.
Description
1 Изобретение относитс к цифровой автоматике и вычислительной технике и может найти применение в цифровых устройствах повьшенной надежности и сбоеустойчивости. Известен резервированный счетчик импульсов, каждьй разр д которого содержит три триггера и мажоритарный элемент, причем счетные входытрйггеров соединены между собой, их выходы подключены к входам мажоритарного элемента, выход которого соединен со счетными входами триггеров последующего разр да Щ Недостатком такого счетчика вл ет .с отсутствие коррекции ошибок счета и, следовательно, низкие досто верность результата и надежность работы . Наиболее близким по своей технической сущности к предлагаемому вл етс резервированный счетчик импульсов , каждый разр д которого содержит три триггера и мажоритарный элемент ,. входы которого соединены с выходам триггеров, инверсный выход - с вхо ми разрешени записи 1 триггеров а пр мой выход - с.входами разреше ни записи О и с тактовыми входа ми триггеров последующего разр да 2. Недостатком известного счетчика вл етс 1шзка частота коррекций ошибок, вызванных случайными сбо ми в триггерах старших разр дов. Период коррекции ошибок в разр де i счетчика (...N) составл - ет Т (i)T8i, 2 где Тех - пе риод входных счетных импульсов. При этом средний дл разр дов уст ройства период коррекций составл ет Т, ((N+l) (). Следовательно если счетные импульсы поступают редко или разр дность счетчика велика, то интенсивность корректирукицих действий в старших Снаиболее значимых разр дах оказьшаетс недопустимо низкой, что приводит к неспособности устройств работать в услови х интенсивных помех (когда интенсивность ошибок сравнима по величине с т;е. к снижению надежности и достоверности результата счета. Цель изобретени - повЕЛгение на дежности и достоверности работы счетчика. Дл достижени поставленной цел в резервированном счетчике импуль90 сов, содержащем в каждом из трех каналов разр ды счетчика, каждый из которых содержит триггер, тактовый вход которого подключен к шине входных импульсов, вход установки в О - к шине сброса, а выход - к первому входу мажоритарного элемента, второй и третий входы которого соединены с выходами триггеров одноименного разр да соседних каналов, в каждый разр д введены элементы И и ИСКЛЮЧАКЩЕЕ ИЛИ, первые входы которых соединены с выходами мажоритарного элемента, вторые входы - с входом сквозного переноса данного разр да , а выходы - соответственно с входом сквозного переноса последующего разр да данного канала и с информационным входом триггера, входы сквозного переноса первых разр дов сч.етчика соединены с шиной разрешени счета. Указанна организаци позвол ет разделить функции счета и коррекции ошибок в устройстве, обеспечива практически независимый выбор частоты последовательностей импульсов коррекции и счета в соответствии с рабочей помеховой остановкой и функ (циональными требовани ми. На фиг.I приведена структурна схема устройства; на фиг. 2 - эпюры, по сн ющие его работу. Устройство представл ет собой резервированный синхронный счетчик со сквозным переносом и содержит шину 1 входных импульсов, шину 2 сброса , шину 3 разрешени счета, а также три идентичных резервных канала, в состав каждого из которых вход т . - . N разр дов (разр ды 4 , 4 и 4j дл первого, второго и третьего каналов счетчика соответственно), каждый разр д счетчика содержит элемент И 5, элемент ИСКЛЮЧАЩЕЕ ИЛИ 6, триггер 7 и мажоритарный элемент 8. В каждом разр де тактовый вход триггера подсоединен к шине входных импульсов , его вход установки в О к шине сброса, а информационный вход к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6, Входы мажоритарных элементов 8 сое инены с выходами триггера, а также с выходами триггеров аналогичшлх разр дов других каналов (схема с перекрестными св з ми. Выходы мажоритарных элементов вл ютс информационными выходами разр дов счетчика и соединекы с первыми входами элементов 5 и 6 того же разр да, вторые входы которых также объединены и вл ютс входом сквозного переноса разр да, входы сквозного переноса первого ра р да соединены с шиной 3, а остальных разр дов - с выходами элеменTQB И 5 предшествующих разр дов тог же канала. На фиг.2 использованы следующие обозначени : О - сигнал на шине им пульсов; Ь - сигнал на щине обнулени ; С сигнал на-шине разрешени счета; J - информаци на выходах счетчика; е - режим хранени информации; i - обнуление счетчика; штриховой линией показаны момен ты коррекции. Устройство, работает следующим об разом. . В режиме хранени информации на шипах 2 и 3 устанавливаетс значение логического О, а на шину 1 по даютс входные импульсы синхронизации . При этом на входах сквозного переноса первых разр дов счетчика (и, следовательно, на аналогичных входах всех последующих разр дов) устанавливаетс значение логического О, что обеспечивает передачу на выход каждого из элементов 6 лог ческого значени , присутствующего на выходе соответствующего мажоритарного элемента 8 элементы 6 работают как логические повторители). По каждому из входных импульсов, по ступающих на шину 1, в триггеры 7 jcex разр дов производитс запись л гического значени , соответствующег функции большинства выходных значений триггеров данного разр да, что обеспечивает коррекцию ошибок всех разр дов счетчика по каждому моменту записи. Установка в О счетчика произ1водитс подачей сигнала на шину 2 сброса. В режиме счета на шину 1 поступа ют импульсы, на шину 2 - сигнал Лб тический О, а на шину 3 - синфазные с входньми импульсами сигналы раз1 ешени счета. При этом в каждом интервале счета (по каждому импульсу разрешени счета) производитс опрос цепи сквозного переноса: элемент И 5 каждого разр да формирует сигнал Логическа 1 (сигнал переноса ) , если все предшествующие раз- I р ды наход тс в единичном состо нии , и сигнал Логический О в противном слу ае. Если на входе сквозного переноса какого-либо разр да отсутствует сигнал переноса, то данный разр д в этом интервале счета работает так же, как и. в режиме хранени информации, т:е. производит только коррекцию своей информации. Если сигнал переноса присутствует, то элемент 6 этого разр да работает в режиме инверсии, передава на выход логическо.е значение, противоположное выходному значению своего мажоритарного элемента, что обеспечивает счетный режим работы разр да с одновременной коррекцией ошиб- ки, если такова имеетс . Таким образом, в предлагаемом резервированном счетчике можно практически независимо выбирать частоты (синфазных) последовательностей импульсов счета и коррекции информации. Выбор частоты счетных импульсов определ етс функциональными требовани ми к устройству. Втора частота выбираетс так, чтобы практически ист ключить вли ние помех на процесс счета, дл чего на практике ее значение устанавливаетс в пределах (5 - 15)Х , где Я - средн интен-f сивность сбоев в одном триггере. При минимальной частоте корректи- рующих действией, когда она совпадает с частотой счетных импульсов . (при этом на шине разрешени счета устанавлива етс посто нный сигнал Логическа 1) период коррекций дл предлагаемого устройства сбставл - ет Т .. Из изложенного вьш1е следует, что даже при минимальной частоте коррекций в устройстве оно обеспечива- : ет повышение по сравнению с прототипом средней частоты коррекции оши ,бок в .С| Т,/Т4(2 -1) /К + 1 раз. Например, при (8-ми разр дный счетчик) частота коррекций минимально повышаетс B.tf 32 раза. При большей разр дности или при повышении входной частоты преимущественно предлагаемого Устройства растет.
1
iJ
I I
Pol
V
f
tS|
п
п
Г71
х:
171
П
Claims (1)
- РЕЗЕРВИРОВАННЫЙ СЧЕТЧИК. ИМПУЛЬСОВ, содержащий в каждом из трех каналов разряды счетчика, каж-. дый из которых содержит триггер, тактовый вход которого подключен к /шине входных импульсов, вход уста новки в ”0 - к шине сброса, а.выход к первому входу мажоритарного элемента, второй и третий входы которо-‘ го соединены с выходами триггеров’ одноименного разряда соседних каналов, о т л и ч а ю щ и й с я тем, что, с целью повышения надежности и достоверности счетчика, в каждый разряд введены элементы И и ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых соединены с выходом мажоритарного элемен та, вторые входы - с входом сквоз ного переноса данного разряда, а выходы - соответственнЬ с входом сквозного переноса последующего разряда данного канала и с информационным входом триггера, входы сквозного переноса первых разрядов счетчика соединены с шиной разрешения счета.I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833626764A SU1125790A1 (ru) | 1983-07-25 | 1983-07-25 | Резервированный счетчик импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833626764A SU1125790A1 (ru) | 1983-07-25 | 1983-07-25 | Резервированный счетчик импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1125790A1 true SU1125790A1 (ru) | 1984-11-23 |
Family
ID=21076134
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833626764A SU1125790A1 (ru) | 1983-07-25 | 1983-07-25 | Резервированный счетчик импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1125790A1 (ru) |
-
1983
- 1983-07-25 SU SU833626764A patent/SU1125790A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Овчинников В.В. и др. Проектирование быстродействующих микроэлектронных устройств. М., Советское радио, 1975, с. 192. 2. Авторское свидетельство СССР |№ 641656, кл. Н 03 К 21/34, 1977 .(прототип). I * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6340080B2 (ru) | ||
SU1125790A1 (ru) | Резервированный счетчик импульсов | |
EP0064590B1 (en) | High speed binary counter | |
US4149258A (en) | Digital filter system having filters synchronized by the same clock signal | |
US4926427A (en) | Software error detection apparatus | |
US4741005A (en) | Counter circuit having flip-flops for synchronizing carry signals between stages | |
SU1345260A1 (ru) | Регистр с контролем и коррекцией | |
SU1355976A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1644146A1 (ru) | Устройство дл контрол последовательного двоичного кода | |
SU1193837A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1260962A1 (ru) | Устройство дл тестового контрол временных соотношений | |
SU1087974A1 (ru) | Многоканальный распределитель импульсов | |
SU888125A1 (ru) | Устройство дл коррекции сбойных кодов в кольцевом распределителе | |
SU1322378A1 (ru) | Устройство дл контрол @ групп регистров | |
SU1334155A1 (ru) | Коммутатор каналов | |
SU951671A1 (ru) | Генератор последовательностей Голда | |
SU1608657A1 (ru) | Преобразователь код-веро тность | |
SU1252782A1 (ru) | Устройство дл контрол и коммутации резервных блоков | |
SU1370754A1 (ru) | Устройство дл контрол импульсов | |
SU736093A1 (ru) | Устройство дл сравнени дес тичных чисел | |
SU1003128A1 (ru) | Устройство дл приема информации | |
SU1314449A1 (ru) | Резервированный счетчик импульсов | |
SU1173548A1 (ru) | Устройство выбора каналов | |
SU1121675A1 (ru) | Устройство дл контрол последовательности периодических сигналов | |
SU1166118A1 (ru) | Устройство дл контрол @ -разр дного распределител импульсов |