SU1124347A2 - Цифроаналоговый функциональный генератор - Google Patents

Цифроаналоговый функциональный генератор Download PDF

Info

Publication number
SU1124347A2
SU1124347A2 SU833637268A SU3637268A SU1124347A2 SU 1124347 A2 SU1124347 A2 SU 1124347A2 SU 833637268 A SU833637268 A SU 833637268A SU 3637268 A SU3637268 A SU 3637268A SU 1124347 A2 SU1124347 A2 SU 1124347A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
outputs
flip
flop
Prior art date
Application number
SU833637268A
Other languages
English (en)
Inventor
Павел Артемович Витковский
Николай Вениаминович Маслов
Вадим Михайлович Почтер
Рахим Гереевич Шехмаметьев
Original Assignee
Производственое Объединение "Краснодарский Зип"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Производственое Объединение "Краснодарский Зип" filed Critical Производственое Объединение "Краснодарский Зип"
Priority to SU833637268A priority Critical patent/SU1124347A2/ru
Application granted granted Critical
Publication of SU1124347A2 publication Critical patent/SU1124347A2/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ЦИ РОАНАЛОГОВЫЙ ФУНКЦИОНАЛЬНЫЙ ГЕНЕРАТОР по авт.св. № 642733, отличающийс  тем, что, с целью повьшени  точности воспроизведени  функций, в него введены дешифраторы инимaльнoгo и максимального кодов, RS-триггер и D-триггер, подключенный выходом ко входу дополнительного старшего разр да адреса блока пам ти, входом -синхронизации к выходу генератора импульсов, а информационным входом - к выходу RSтриггера , соединенного первым и вторым установочными входами с выходами дешифраторов минимального и максимального кодов соответственно, входы которых подключены к выходам параллельного регистра.

Description

Г7 Изобретение относитс  к автоматике и вычислительной технике, в часткости к устройствам воспроизведени  функций. По основному авт.св. № 642733 известей цифроайалоговый функхщональны генератор, содержащий генератор импульсов , соединенный выходом с управ л ющим входом параллельного регистра подключенного информационными входами к выходам блока пам ти и соединен ного информационными выходами со вхо дами выходного цифроаналогового преобразовател  и адресными входами блока пам ти С Недостатком этого устройства  вл  етс  значительна  погрешность воспро изведени  сигналов, описываемых функ ций с вертикальной осью симметрии (синусоидальна , косинусоидальна , треугольна , трапецеидальна  и прочи функции). Это обусловлено принципиальной необходимостью кодировани  ординат воспроизводимой функции восход щей и нисход щей ветвей различны ми кодами, поскольку эти коды  вл ютс  одновременно и адресными кодами последующих ординат. Целью изобретени   вл етс  повышение точности воспроизведени  функОДй . Поставленна  цель достигаетс  тем, что в цифроаналоговый функцио- нальньй генератор введены дешифраторы минимального и ма ксимального кодов , RS-триггер и D-триггер, подключенный вь1ходом ко входу дополнительного старшего разр да адреса блока пам ти, входом синхронизации - к выходу генератора импульсов, а информа . / ционным входоч - к выходу RS-триггера , соединенного первым и вторым установочными входами с выходами дешиф раторов минимального и максимального кодов соответственно, входы которыхподключены к выходам параллельного регистра. На чертеже изображена блок-схема цифроаналогового функционального генератора , содержащего генератор 1 им пульсов, параллельный регистр 2, бло 3 пам ти, цифроаналоговый преобразователь 4, дешифратор 5 минимального кода (выполненный, например, на груп пе инверторов и элементов И или на элементе ИЛЙ-НЕ), дешифратор 6 макси мального кода (вьтолненный, например на элементе И) , RS-триггер 7 и Dтриггер 8. Генератор 1 импульсов соединен со входом синхрднизации D-триггера 8 и управл ющим входом параллельного, регистра 2, подключенного информационными входами к выходам блока 3 пам ти и соединенного информационными выходами со входами цифроаналогового преобразовател  4 и адресными входами блока 3 пам ти и со входами дешифратора 5 и депшфратора 6, выходы которых подключены к первому и второму установочным входам RS-триггера 7, выход которого подключен к информационному входу D-триггера 8, а выход последнего - ко входу дополнительного старшего разр да блока 3 пам ти , Цифро-аналоговый функциональный генератор работает следующим образом. В исходном состо нии регистр 2, RS-триггер 7 и D-триггер 8 установлены в нулевое состо ние. Нулевые состо ни  триггеров 7 и 8 означают начало формировани  восход щей ветви воспроизводимой функции, выходной нулевой код регистра 2 поступает на адресные входы блока 3 пам ти, на выходе которого сформирован код начальной ординаты аппроксимируемой функции. Дешифратор 5 минимального кода (обычно нулевого) формирует выходной сигнал, подтверждающий нулевое состо ние RS-триггера 7, поэтому нулевое состо ние D-триггера 8 подтверждаетс  по каждому тактовому импульсу генератора 1. С приходом тактового импульса код ординаты переписьшаетс  из блока 3 пам ти в регистр 2, а код с выхода последнего , поступа  на адресные входы блока 3 пам ти, вызывает на его выходах формирование кода следующей ордип -... наты аппроксимируемой функции. Этот код переписываетс  с выхода блока 3 пам ти в регистр 2 по приходу на управл ющий вход регистра 2 следующего тактового импульса генератора 1. Далее процесс повтор етс . При достижении выходного кода регистра 2 своего максимального значени  (обычно единищ. во всех используемых разр дах ) дешифратор 5 максимального кода формирует импульс. RS-триггер 7 устанавливаетс  в единичное состо ние, что означает завершение формировани  восход щей ветви воспроизводимой функции. С приходом тактового импульса генератора 1 D-триггер 8 устанав-
ливаетс  в единичное состо ние и начинаетс  процесс формировани  нисход щей ветви воспроизводимой функ-ции . Поскольку выходной сигнал триггера 8 поступает на вход старшего разр да адреса блока 3 пам ти, который не участвует в формировании кодов ординат воспроизводимой функции, их значени  на нисход щей ветви можно выбрать равными значени м кодов соответствующих (симметричных) ординат на восход щей ветви, что приводи к симметрии восход щей и нисход щей ветвей воспроизводимой функции.
Процесс перехода формировани  нис ход щей ветви к формированию восход щей ветви воспроизводимой функции протекает аналогично описанному. Далее процесс циклически повтор етс . Параллельные коды значений ординат
аппроксимируемой функции, снимаемые с информационных выходов регистра 2, поступают на входы цифроаналоговorо преобразовател  4, формирующего вы ходной сигнал в аналоговой форме.
Таким образом, благодар  введению дополнительных элементов и св зей между ними, значени  кодов ординат воспроизводимой функции на нисход щей ветви можно выбрать равными значени м кодов соответствующих (симметричных ) ординат восход щей ветви, что приводит к симметрии восход щей и нисход щей ветвей воспроизводимой функции, т.е. исключаетс  принципиальна  необходимость кодировани  воспроизводимой функции восход щей и нисход щей ветвей различными кодами и повышаетс  точность воспроизведени функций.

Claims (1)

  1. ЦИФРОАНАЛОГОВЫЙ ФУНКЦИОНАЛЬНЫЙ ГЕНЕРАТОР по авт.св. № 642733, отличающийся тем, что, с целью повышения точности воспроизведения функций, в него введены дешифраторы минимального и максимального кодов, RS-триггер и D-триггер, подключенный выходом ко входу дополнительного старшего разряда адреса блока памяти, входом синхронизации к выходу генератора импульсов, а информационным входом - к выходу RSтриггера, соединенного первым и вторым установочными входами с выходами дешифраторов минимального и максимального кодов соответственно, входы которых подключены к выходам параллельного регистра.
    1 ,1124347 2
SU833637268A 1983-08-26 1983-08-26 Цифроаналоговый функциональный генератор SU1124347A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833637268A SU1124347A2 (ru) 1983-08-26 1983-08-26 Цифроаналоговый функциональный генератор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833637268A SU1124347A2 (ru) 1983-08-26 1983-08-26 Цифроаналоговый функциональный генератор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU642733A Addition SU136483A1 (ru) 1959-10-28 1959-10-28 Устройство дл нагрева и пайки короткозамкнутой обмотки ротора асинхронных электродвигателей

Publications (1)

Publication Number Publication Date
SU1124347A2 true SU1124347A2 (ru) 1984-11-15

Family

ID=21079918

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833637268A SU1124347A2 (ru) 1983-08-26 1983-08-26 Цифроаналоговый функциональный генератор

Country Status (1)

Country Link
SU (1) SU1124347A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 642733, кл. G 06 J 3/00, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
SU1124347A2 (ru) Цифроаналоговый функциональный генератор
US5898395A (en) Drift canceling method and apparatus for analog to digital converters
EP0094956B1 (en) A method of bringing an oscillator into phase with an incoming signal and an apparatus for carrying out the method
JPS63108566A (ja) デイジタルミユ−テイング回路
SU1018231A1 (ru) Аналого-цифровой преобразователь бипол рных сигналов
SU843218A1 (ru) Преобразователь цифровой код-временнойиНТЕРВАл
SU1642526A1 (ru) Устройство дл сдвига и преобразовани информации
SU1241479A1 (ru) Устройство дл дельта-модул ции
SU1322480A1 (ru) Устройство дл определени количества единиц в двоичном числе
JP2797415B2 (ja) パルス幅変調装置
SU1130881A1 (ru) Устройство дл воспроизведени периодических сигналов
SU1247888A1 (ru) Устройство дл решени целочисленных задач математического программировани
SU737965A1 (ru) Аналого-цифровой преобразователь поразр дного уравновешивани
SU842852A1 (ru) Функциональный преобразователь
SU959274A1 (ru) Аналого-цифровой стробоскопический преобразователь
SU1034174A1 (ru) Нониусный преобразователь кода во временной интервал
SU1531220A1 (ru) Преобразователь перемещени в код
SU544125A1 (ru) Цифровой фазовращатель
SU765821A1 (ru) Интерпол тор
SU1330638A1 (ru) Аналого-цифровое устройство дл переменного масштабировани
JPS6235709A (ja) デジタル回路
SU1599995A1 (ru) Устройство дл преобразовани импульсно-кодомодулированных сигналов в дельта-модулированные сигналы
SU1138949A1 (ru) Дифференциальный цифроаналоговый преобразователь
JPS63313919A (ja) 並一直変換装置
SU1624693A1 (ru) Преобразователь код-напр жение