Г7 Изобретение относитс к автоматике и вычислительной технике, в часткости к устройствам воспроизведени функций. По основному авт.св. № 642733 известей цифроайалоговый функхщональны генератор, содержащий генератор импульсов , соединенный выходом с управ л ющим входом параллельного регистра подключенного информационными входами к выходам блока пам ти и соединен ного информационными выходами со вхо дами выходного цифроаналогового преобразовател и адресными входами блока пам ти С Недостатком этого устройства вл етс значительна погрешность воспро изведени сигналов, описываемых функ ций с вертикальной осью симметрии (синусоидальна , косинусоидальна , треугольна , трапецеидальна и прочи функции). Это обусловлено принципиальной необходимостью кодировани ординат воспроизводимой функции восход щей и нисход щей ветвей различны ми кодами, поскольку эти коды вл ютс одновременно и адресными кодами последующих ординат. Целью изобретени вл етс повышение точности воспроизведени функОДй . Поставленна цель достигаетс тем, что в цифроаналоговый функцио- нальньй генератор введены дешифраторы минимального и ма ксимального кодов , RS-триггер и D-триггер, подключенный вь1ходом ко входу дополнительного старшего разр да адреса блока пам ти, входом синхронизации - к выходу генератора импульсов, а информа . / ционным входоч - к выходу RS-триггера , соединенного первым и вторым установочными входами с выходами дешиф раторов минимального и максимального кодов соответственно, входы которыхподключены к выходам параллельного регистра. На чертеже изображена блок-схема цифроаналогового функционального генератора , содержащего генератор 1 им пульсов, параллельный регистр 2, бло 3 пам ти, цифроаналоговый преобразователь 4, дешифратор 5 минимального кода (выполненный, например, на груп пе инверторов и элементов И или на элементе ИЛЙ-НЕ), дешифратор 6 макси мального кода (вьтолненный, например на элементе И) , RS-триггер 7 и Dтриггер 8. Генератор 1 импульсов соединен со входом синхрднизации D-триггера 8 и управл ющим входом параллельного, регистра 2, подключенного информационными входами к выходам блока 3 пам ти и соединенного информационными выходами со входами цифроаналогового преобразовател 4 и адресными входами блока 3 пам ти и со входами дешифратора 5 и депшфратора 6, выходы которых подключены к первому и второму установочным входам RS-триггера 7, выход которого подключен к информационному входу D-триггера 8, а выход последнего - ко входу дополнительного старшего разр да блока 3 пам ти , Цифро-аналоговый функциональный генератор работает следующим образом. В исходном состо нии регистр 2, RS-триггер 7 и D-триггер 8 установлены в нулевое состо ние. Нулевые состо ни триггеров 7 и 8 означают начало формировани восход щей ветви воспроизводимой функции, выходной нулевой код регистра 2 поступает на адресные входы блока 3 пам ти, на выходе которого сформирован код начальной ординаты аппроксимируемой функции. Дешифратор 5 минимального кода (обычно нулевого) формирует выходной сигнал, подтверждающий нулевое состо ние RS-триггера 7, поэтому нулевое состо ние D-триггера 8 подтверждаетс по каждому тактовому импульсу генератора 1. С приходом тактового импульса код ординаты переписьшаетс из блока 3 пам ти в регистр 2, а код с выхода последнего , поступа на адресные входы блока 3 пам ти, вызывает на его выходах формирование кода следующей ордип -... наты аппроксимируемой функции. Этот код переписываетс с выхода блока 3 пам ти в регистр 2 по приходу на управл ющий вход регистра 2 следующего тактового импульса генератора 1. Далее процесс повтор етс . При достижении выходного кода регистра 2 своего максимального значени (обычно единищ. во всех используемых разр дах ) дешифратор 5 максимального кода формирует импульс. RS-триггер 7 устанавливаетс в единичное состо ние, что означает завершение формировани восход щей ветви воспроизводимой функции. С приходом тактового импульса генератора 1 D-триггер 8 устанав-
ливаетс в единичное состо ние и начинаетс процесс формировани нисход щей ветви воспроизводимой функ-ции . Поскольку выходной сигнал триггера 8 поступает на вход старшего разр да адреса блока 3 пам ти, который не участвует в формировании кодов ординат воспроизводимой функции, их значени на нисход щей ветви можно выбрать равными значени м кодов соответствующих (симметричных) ординат на восход щей ветви, что приводи к симметрии восход щей и нисход щей ветвей воспроизводимой функции.
Процесс перехода формировани нис ход щей ветви к формированию восход щей ветви воспроизводимой функции протекает аналогично описанному. Далее процесс циклически повтор етс . Параллельные коды значений ординат
аппроксимируемой функции, снимаемые с информационных выходов регистра 2, поступают на входы цифроаналоговorо преобразовател 4, формирующего вы ходной сигнал в аналоговой форме.
Таким образом, благодар введению дополнительных элементов и св зей между ними, значени кодов ординат воспроизводимой функции на нисход щей ветви можно выбрать равными значени м кодов соответствующих (симметричных ) ординат восход щей ветви, что приводит к симметрии восход щей и нисход щей ветвей воспроизводимой функции, т.е. исключаетс принципиальна необходимость кодировани воспроизводимой функции восход щей и нисход щей ветвей различными кодами и повышаетс точность воспроизведени функций.