SU1109782A1 - Устройство дл передачи информации по магистрали - Google Patents

Устройство дл передачи информации по магистрали Download PDF

Info

Publication number
SU1109782A1
SU1109782A1 SU833572030A SU3572030A SU1109782A1 SU 1109782 A1 SU1109782 A1 SU 1109782A1 SU 833572030 A SU833572030 A SU 833572030A SU 3572030 A SU3572030 A SU 3572030A SU 1109782 A1 SU1109782 A1 SU 1109782A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
counter
Prior art date
Application number
SU833572030A
Other languages
English (en)
Inventor
Елена Витальевна Бойченко
Ирина Олеговна Горелкина
Валерий Валентинович Овчинников
Игорь Иванович Рыбкин
Маргарита Валентиновна Тараканова
Original Assignee
Организация П/Я Х-5263
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Х-5263 filed Critical Организация П/Я Х-5263
Priority to SU833572030A priority Critical patent/SU1109782A1/ru
Application granted granted Critical
Publication of SU1109782A1 publication Critical patent/SU1109782A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ ПО МАГИСТРАЛИ, содержащее приемник, вход которого  вл етс  входом устройства, выход приемника соединен с первыми входами первого элемента И и переключател , выход переключател  соединен с входом передатчика , выход которого  вл етс  выходом устройства, первый блок пам ти, вход которого объединен с первым входом первого триггера, выход первого триггера соединен с вторым входом переключател , выход первого блока пам ти - с вторым входом первого триггера и первым входом первого счетчика, выход которого соединен с первым входом дешифратора, выходы дешифратора - с соответствующими вхо дами блока задержки, выход которого соединен с первым входом второго элемента И, отличающеес  тем, что, с целью повышени  информативности устройства, в него введены третий и четвертый триггеры, третий четвертый, п тый, шестой и седьмой элементы И, элемент ИЛИ, элемент НЕ, регистры, генер атор импульсов, второй блок пам ти, второй и третий счетчики , пороговый блок и |)ормирователь сигналов, первый выходформировател  сигналов соединен с первыми входами первого и второго регистров третьего и четвертого элементов И и с вторыми входами первого счетчика и первого элемента И, выход первого элемента И соединен с вторым входом второго регистра , выходы которого соединены с соответствующими входами п того элемента И, выход которого соединен через третий триггер с первыми входами второго счетчика и элемента ИЛИ, выход элемента ИЛИ соединен с первым входом четвертого триггера, выхОд которого соединен входом формирова тел  сигналов, второй выход формировател  сигналов соединен с вторым входом первого регистра, первый выход которого соединен с первыми входами шестого и седьмого элементов И и вторым входом второго элемента И,, вто (Л рые выходы соединены с соответствующими вторыми входами шестого элемента И, выход которого соединен с вторым входом третьего элемента И и через элемент НЕ - с вторым входом седьмого-элемента И, выход приемника соединен с третьим входом третьего элемента И,, выход которого соединен с входом первого блока пам ти и вторам входом элемента ИЛИ, выход генератора импульсов соединен с вторым входом четвертого элемента И, выход которого соединён с входом третьего счетчика, первый выход третьего счетчика соединен с первыми входами второго счетчика и порогового блока, второй выход - с вторым входом BTOpo-i го счётчика, выход которого соединен с вторым входом порогового блока и третьим входом седьмого элемента И, выход порогового блока соединен с вто рым входом второго триггера и с четвертым входом седьмого элемента И, выход седьмого элемента И - с вторым входом дешифратора, выход второго элемента И - с вторым входом четвертого триггера, третий выход формировател  сигналов через второй блок,пам ти с входом передатчика.

Description

)11 Изобретение относитс  к электросв зи и может быть использовано дл  передачи данных по магистрали в локальных вычислительных сет х. Известно устройство дл  передачиинформации- по магистрали, содержащее приемопередатчик, кодер, декодер, блоки буферной пам ти, каналы пр мого доступа к пам ти, регистры, шинный интерфейс,шину данных и процессор CU. Однако устройство не блокирует п редачу при обна зужении столкновени  в канале св зи и не осуществл ет по торной передачи сообщени  после обнаружени  столкновени . Наиболее близким к изобретению п технической сущности  вл етс  устрой ство дл  передачи информации по магистрали , содержащее приемник, вход которого  вл етс  входом устройства выход приемника соединен с первыми входами первого элемента И и переключател , выход первого элемента И соединен с первыми входами первого и второго триггеров и через блок пам ти с вторым входом первого триггера и входом счетчика, выход счетчика подключен через последовательно соединенные дешифратор и блок задерж ки к второму входу -Второго триггера выход которого соедийен с первым вхо дом второго элемента И, выход второго элемента И объединен с выходом переключател  и подключен к входу передатчика, выход передатчика  вл етс  выходом устройства, первый выХод распределител  импульсов соедине с первым входом преобразовател  параллельного кода в последовательный входом третьего триггера, выход третьего триггера соединен с вторыми входами первого и второго элементов Ни первым входом третьего элемента И, выход третьего элемента И соедине через элемент задержки с вторым входом переключател , второй выход распределител  импульсов соединен с вто рыМ входом третьего элемента И и третьими входами первого и второго элементов И, третий выход рйспредели тел  импульсов соединен с вторым вхо дом преобразовател  параллельного KO да в последовательный, выход которого соединен с четвертым входом второго элемента И, выход первого триггера соединен с третьими входами тре тьего элемента И и переключател  23 Однако известное устройство не pe лизует функцию стабилизации скорости передачи информации, т.е. не выравнивает загруженность моноканала и не предотвращает столкновени , что приводит к существенному увеличению времени задержки повторных передач, снижа  тем самым информативность уст ройства . Цель изобретени  - повышение информативности устройства. 82 Указанна  цель достигаетс  тем, что в устройство дл  передачи информации по магистрали, содержащее приемник , вход которого  вл етс  входом устройства, выход приемника соединен с первыми входами первого элемента И и переключател , выход переключател  соединен с входом передатчика, выход которого . вл етс  выходом устройства/ первый блок пам ти, вход которого объединен с первым входом первого триггера, выход первого триггера соединен с вторым входом переключател , выход первого блока пам ти - с вторым входом первого триггера и первым входом первого счетчика, выход которого соединен с первым входом дешифратора , выходы дешифратора - с соответствующими входами блока задержки, выход которого, соединен с первым входом второго Тл-иггера, выход второго триггера соединён с первым входом второго элемента И, введены третий и четвертый триггеры, третий, четвертый , п тый, шестой и седьмой элементы И, элемент ИЛИ, элемент НЕ, регистры , генератор импульсов,, второй блок пам ти, второй и третий счетчики , пороговый блок и формирователь сигналов, первый выход формировател  сигналов соединен с первыми входами первого и второго регистров третьего и четвертого элементов И и с вторыми входами первого счетчика и первого элемента И, выход первого.элемента И соединен с вторым входом второго регистра , выходы которого соединены с соответствующими входами п того элемента И, выход которого соединен через третий триггер с первыми входами второго счетчика и элемента ИЛИ, выход элемента ИЛИ соединен с первым входом четвертого триггера, выход которого соединен с входом формировател  СИГНёШОВ, второй ВЫХОД формировател  сигналов соединен с вторым входом первого регистра, первый выход которого соединен с первыми входами шестого и седьмого элементов И и вторым входом второго элемента И, вторые выходы соединены с соответСТВУЮ11&1МИ вторыми входами шестого элемента И, выход которого соединен с вторым входом третьего элемента И и через элемент НЕ - с вторым входом седьмого элемента И, выход приемника соединен с третьим входом тре-тьего элемента И, выход которого соединен с входом первого блока па1м ти и вторым входом элемента ИЛИ, выход генератора импульсов соехц1нен с вторым входом четвертого элемента И, выход которого соединен с входом третьего счетчика, первый выход третьего счетчика соединен с первыми входами второго счетчика и порогового блока, второй выход - с вторым входом второго счетчика, выход которого соединен с вторым входом порогового
блока и третьим входом седьмого элемента И, выход порогового блока соединен с вторым входом второго триггера и с четвертым входом седьмого элемента И, выход седьмого элемента И - с вторым входом дешифратора, выход второго элемента И - с вторым входом четвертого,триггера, третий выход формировател  сигналов через второй блок пам ти - с входом передатчика .
На чертеже представлена функциональна  схема устройства дл  передачи информации по магистрали,
Устройство содержит приемник 1, переключатель 2 канала, передатчик . 3, элементы И 4 и 5, регистр б сдвига , элемент И 7, триггер 8, счетчик 9 зан тости канала, элемент ИЛИ 10; пороговый блок И (анализатор зан тости канала), элемент И 12, дешифратор 13, блок 14 задержки, включающий элементы 15 задержки, элемент И 16, регистр 17 сдвига, триггер 18, формирователь 19 сигналов управлени  элемент И 20, счетчик 21 импульсов, элемент И 22, элемент НЕ 22, блок 24 буферной пам ти, генератор 25 импульсов , счетчик 26 ИМПУЛЬСОВ; блок 27 буферной пам ти, триггеры 28 и 29
Устройство работает в четырех режимах: инициализации, нормальной работы , стабилизации скорости переда чи и защиты от столкновений. Режим инициализации.
Формирователь 19 сигналов управлени  по первому выходу выдает управл ющий сигнал, перевод цщй все устройство в начальное состо ние. Обнул етс  регистр 6 сдвига, принимающий все сигналы из приемника I, обнул етс  регистр 17 сдвига, содержащий информацию о количестве готовых в узле кадров к передаче и обнул етс  счетчик 26 импульсов, играюищй в устройстве роль таймера, и одаовременно разрешаетс  работа счет чику 26 импульсов, который своим первым выходом приводит счетчик 9 в исходное состо ние. Приход управл ющего сигнала на первый вход элемента И 4 (анализатора столкновений) и на вход элелюнта И 5 разрешает начать работу всего устройства в соответствующем режиме.
В режиме нормальной работы устройство работает только в том случае если уровень загрузки моноканала не превышает критического значени  и блок 24 буферной пам ти неполный.
Формирователь 19 сигналов управлени  по второму выходу выдает управл ющий сигнал на вход регистра 17 в том случае, если в блок 24 пам ти потупает информаци  в упакованном .виде (в кадре) ,. стандартного формата в соответствии с протоколами управлени  каналами передачи дсшных. Передача и
олока 24 пам ти начинаетс  в том случае, если триггер 18 находитс  в состо нии логической единицы, поступающей на вход формир овател  19 сигналов управлени . В ответ на этот сигнал формирователь 19 формирует на своем третьем выходе тактирующий сигнал начс1ла передачи информации из блока 24 пам ти с помощью передатчика 3. Передача осуществл етс  в последовательном коде {разр д за разр дом). Если на какой-либо позиции двоичного кода кадра происходит столкновеА1е с другим кадром, передаваемым другим узлом, то устройство автоматически с помощью элемента И 4 и триггера 8 (фиксирующих чужую передачу) устанавливает в ноль триггер 18, тем самым снима  управл ющий сигнал с третьего выхода формировател , т.е. прекраща  передачу.
Таким образом, в нормальном режиме устройство работает аналогично известному .
В режиме стабилизации скорости передачи устройство работает только в том случае, если уровень загрузки моноканала превышает критическое значение скорости передачи. Устройство посто нно прослушивает монокан.ал.- ., При по влении сигналов с уровнем логической единицы на входе, а следовательно и на входе приемника 1, свидетельствующего о Ведущейс  передаче информации в виде последовательности кадров другим узлом сети, эти сигналы через элемент И 5 поступают в регистр 6 сдвига, размер его может быть равен шести разр дам. При обнаружении первых шести единиц подр д (открывающий флаг чужого кадра) срабатывает элемент И 7, на его выходе формируетс  уровень логической единицы, поступающей .на вход триггера 8. В соответствии с этим сигналом триггер 8 переключаетс  в состо ние единицы, тем самым через элемент ИЛИ 10 перевод  триггер 18 в состо ние ноль, запрещает передачу информации из блока 24 буферной пам ти. После обнаружени  устройством закрывающего флага чужого кадра, поступающий на триггер 8 новый импульс переключает его в состо ние ноль.
импульсы от триггера 8 подсчитываютс  в счетчике 9 зан тости канала . В устройство введен счетчик 26 импульсов, который по,приходу сигнгш разрешени  от первого выхода формировател  19 сигналов управлени  на элемент И 20 начинает подсчитывать импульсы, вырабатываекые генератором 25, Счетчик 26 играет роль таймера. Принима  максимальное значение от сбрасыва сь выдает сигнал, по которому содержимое счетчика 9 сравниваетс  в пороговом блоке 11 с критичес им значением загрузки канала. Когда
анал перегружен, пороговый блок 11выдает сигнал высокого, уровн , постуПсиощий на вход элемента И 12 и на вхо установки в ноль триггера 29, инверсный выход которого через элемент И 16 не разрешает сбросить триггер 18. На вход элемента И 12 также поступают сигналы от регистра 17 о том, что блок 24 буферной пам ти не переполнен .
В случае, когда эти сигналы имеютс , то по приходу первого импульса от генератора 25, счетчик 26 выдает сигнал , по которому содержимое счетчика 9 зан тости канала сбрасываетс  поразр дно через второй вход элемента И 12 и в дешифратор 13. В соответствии с содержимым счетчика 21 дешифратор 13 выбирает тот или иной путь в цепи элементов 15 задержки сигнала. После соответствующей задержки сигнал высокого уровн  поступает на вход установки в единицу триггера 29, перевод  его инверсный выход в единицу. тем самлм сбрасыва  триггер 18. Сброс триггера 18 разрешает передачу из блока 24 буферной пам ти.
Тс1ким образом, предлагаемое устройство задерживает передачу своей информации в зависимости от уровн  зан тости канала, тем самым выравнива 
загрузку моноканала и снижа  количе ство столкновений в сети.
В режим защиты от столкновений устройство переходит только в том случае , если его блок 24 буферной пам ти полный, т.е. регистр 17 по всех разр дах имеет единицы. Тогда с выхода элемента И 22 сигнал высокого уровн  поступает на вход элемента И 4 и через элемент НЕ 23 блокирует элемент И 12. Перед каждой передачей устройство прослушивает моноканал с помощью элемента И 4 (анашизатора столкновени ). При по влении хот  бы одного сигнала с уровнем логической единицы на входе, а следовательно и на выходе приемника 1, свидетельствующего о ведущейс  передаче в виде последовательности кадров другим узлом сети, этот сигнал поступает на вход элемента И 4. На другой вход элемент И 4 поступает сигнал логической единицы (разрешение на передачу) от первого выхода формировател  19 сигналов управлени . При
совпадении этих событий происходит столкновение в моноканале двух кадров информации, и элемента И 4 пе-. реключаетс  в положение логической единицы, устанавлива  триггер 28 в положение ноль. Триггер 28 своим выходным сигналом воздействует на уп1 )авл ющиЛ вход переключател  2 и разьедин ет моноканал, преп тству  дальнейшему распространению сигналов, передавае14лх другим узлом.
Одновременно первым сигналом чужого флага кадра запускаетс  блок 27 буферной пам ти, который запоминает копию переданного другим узлом кадра сообщени  и переключаетс  в состо ние ноль через элемент ИЛИ 10, выход триггера 18, блокирующего своим выходом через форкмрователь 19 передачу информации в магистраль. Совокупность сигналов, переданных другим узлом , записываетс  в блок 27 пам ти. В дальнейшем копи  из блока 27 может быть переписана в блок 24 пам ти дл  последующей передачи. Когда чужое сообщение Полностью прин то, выходной сигнал завершающего флага (например комбинаци  01111110) осуществл ет сброс триггера 28, т.е. снова соедин ет моноканал. Одновременно выходной сигнал последнего разр да блока 27 пам ти формирует сигнал разрешени  передачи, которой попадает в счетчик 21, фиксирующий число столкновений . В соответствии с содержимым счетчийа 21 дешифратор 13 выбирает тот или иной путь в цепи элементов 15 задержки. Число элементов 15задержки определ ет число вариантов задержки при повторной попытке передачи в моноканал . Поэтому сигнал разрешени  начала передачи от блока 27 пам ти приходит с задержкой на вход триггера 29, устанавлива  его инверсный выход в единицу, сбрасываощую триггер 18 в исходное состо ние, тем самым разреша  передачу информации из блока 24 пам ти.
Таким образом, предлагаемое устройство блокирует передатчик только на врем  столкновени  плюс врем  задержки , как и известное устройство но в отличие от известного лишь в случае полиостью заполненного блока 24 пам ти.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ ПО МАГИСТРАЛИ, содержащее приемник, вход которого является входом устройства, выход приемника соединен с первыми входами первого элемента И и переключателя, выход переключателя соединен с входом передатчика, выход которого является выходом устройства, первый блок памяти, вход которого объединен с первым входом первого триггера, выход первого триггера соединен с вторым входом переключателя, выход первого блока памяти - с вторым входом первого триггера и первым входом первого счетчика, выход которого соединен с первым входом дешифратора, выходы дешифратора - с соответствующими вхо^ дами блока задержки, выход которого соединен с первым входом второго элемента И, отличающееся тем, что, с целью повышения информативности устройства, в него введены третий и четвертый триггеры, третий четвертый, пятый, шестой и седьмой элементы И, элемент ИЛИ, элемент НЕ, регистры, генератор импульсов, второй блок памяти, второй и третий счетчики, пороговый блок и формирователь сигналов, первый выход’формирователя сигналов соединен с первыми входами первого и второго регистров третьего и четвертого элементов И и с вторыми входами первого счетчика и первого элемента И, выход первого элемента И соединен с вторым входом второго регистра, выходы которого соединены с соответствующими входами пятого элемента И, выход которого соединен через третий триггер с первыми входами второго счетчика и элемента ИЛИ, выход элемента ИЛИ соединен с первым входом четвертого триггера, выход которого соединен о· входом формирователя сигналов, второй выход формирователя сигналов соединен с вторым входом первого регистра, первый выход которого соединен с первыми входами шестого и седьмого элементов И и вторым входом второго элемента И, вторые выходы соединены с соответствующими вторыми входами шестого элемента И, выход которого соединен с вторым входом третьего элемента И и через элемент НЕ - с вторым входом седьмого элемента И, выход приемника соединен с третьим входом третьего элемента И,, выход которого соединен с входом первого блока памяти и вторым входом элемента ИЛИ, выход генератора импульсов соединен с вторым входом четвертого элемента И, выход которого соединён с входом третьего счетчика, первый выход третьего счетчика соединен с первыми входами второго счетчика и порогового блока, второй выход - с вторым входом второго счётчика, выход которого соединен с вторым входом порогового блока и третьим входом седьмого элемента И, выход порогового блока соединен с вто|| рым входом второго триггера и с четвертым входом седьмого элемента И, выход седьмого элемента И - с вторым входом дешифратора, выход второго элемента И - с вторым входом четвертого триггера, третий выход формирователя сигналов через второй блок,памяти с входом передатчика.
    вход устройства, с первыми И и переэлемента И
    Указанная цель достигается тем, что в устройство для передачи информации по магистрали, содержащее приемник, вход которого является входом устройства, выход приемника соединен с первыми входами первого элемента И и переключателя, выход переключателя соединен с входом передатчика, выход < которого .является выходом устройства, первый блок памяти, вход которого объединен с первым входом первого триггера, выход первого триггера соединен с вторым входом переключателя, выход первого блока памяти - с вторым входом первого триггера и первым входом первого счетчика, выход которого соединен с первым входом дешифратора, выходы дешифратора - с соответствующими входами блока задержки, выход которого, соединен с первым входом второго триггера, выход второго 20 триггера соединён с первым входом второго элемента И, введены третий и четвертый триггеры, третий, четвертый, пятый, шестой и седьмой элементы И, элемент ИЛИ, элемент НЕ, регистры, генератор импульсов,, второй блок памяти, второй и третий счетчики, пороговый блок и формирователь сигналов, первый выход формирователя сигналов соединен с первыми входами первого и второго регистров третьего и четвертого элементов И и с вторыми входами первого счетчика и первого элемента И, выход первого.элемента И соединен с вторым входом второго регистра, выходы которого соединены с соответствующими входами пятого элемента И, выход которого соединен через третий триггер с первыми входами второго счетчика и элемента ИЛИ, выход элемента ИЛИ соединен с первым входом четвертого триггера, выход которого соединен с входом формирователя сигналов, второй выход формирователя сигналов соединен с вторым входом первого регистра, первый выход которого соединен с первыми входами шестого и седьмого элементов И и вторым входом второго элемента И, вторые выходы соединены с соответствующими вторыми входаь® шестого элемента И, выход которого соединен с вторым входом третьего элемента И и через элемент НЕ - с вторым входом седьмого эле'мента И, выход приемника соединен с третьим входом третьего элемента И, выход которого соединен с входом первого блока памяти и вторым входом элемента ИЛИ, выход генератора импульсов соединен с вторым входом четвертого элемента И, выход которого соединен с входом третьего счетчика, первый выход третьего счетчика соединен с первыми входами второго счетчика и порогового блока, второй выход - с вторым входом второго счетчика, выход которого соединен с вторым входом порогового
SU833572030A 1983-04-01 1983-04-01 Устройство дл передачи информации по магистрали SU1109782A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833572030A SU1109782A1 (ru) 1983-04-01 1983-04-01 Устройство дл передачи информации по магистрали

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833572030A SU1109782A1 (ru) 1983-04-01 1983-04-01 Устройство дл передачи информации по магистрали

Publications (1)

Publication Number Publication Date
SU1109782A1 true SU1109782A1 (ru) 1984-08-23

Family

ID=21056519

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833572030A SU1109782A1 (ru) 1983-04-01 1983-04-01 Устройство дл передачи информации по магистрали

Country Status (1)

Country Link
SU (1) SU1109782A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Васе Ч.,Кеннеди Д, Девидсон Д. Местна сеть, обеспечивающа более гибкую и распределенную обработку данЭлектроника 1980, т. 53, ных. 21, с. 25, рис.2. 2. Авторское свидетельство СССР по за вке 3409677/18-24, кл. G. 08 С 19/28, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
US4536875A (en) Retransmission control system
GB1471419A (en) Signal conversion system
SU1109782A1 (ru) Устройство дл передачи информации по магистрали
RU2050695C1 (ru) Центральная станция системы радиосвязи с подвижными объектами
SU1418792A1 (ru) Устройство дл передачи цифровой информации
SU1753603A2 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1314361A1 (ru) Устройство дл приемопередачи в кольцевом канале св зи
RU1815646C (ru) Система дл обмена информацией
SU1716553A2 (ru) Устройство дл передачи информации
SU1401502A1 (ru) Устройство дл передачи информации
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1688251A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1446622A1 (ru) Устройство дл контрол информации в многоканальной локальной вычислительной сети
SU1681394A1 (ru) Устройство дл автоматической коммутации и сопр жени
SU1037346A1 (ru) Запоминающее устройство
SU1142899A1 (ru) Приемное старт-стопное устройство
SU1757108A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1141436A1 (ru) Устройство дл передачи цифровой информации
SU1679498A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1130854A1 (ru) Устройство дл ввода информации
SU742920A1 (ru) Устройство дл сопр жени
SU1038945A1 (ru) Многоканальное приоритетное устройство
SU514411A1 (ru) Устройство дл управлени шаговым двигателем
SU446061A1 (ru) Устройство дл приоритетного обслуживани сообщений
SU1481127A1 (ru) Устройство автоматической локомотивной сигнализации