SU1095390A1 - Способ адаптивной временной дискретизации и устройство дл его осуществлени - Google Patents
Способ адаптивной временной дискретизации и устройство дл его осуществлени Download PDFInfo
- Publication number
- SU1095390A1 SU1095390A1 SU833566149A SU3566149A SU1095390A1 SU 1095390 A1 SU1095390 A1 SU 1095390A1 SU 833566149 A SU833566149 A SU 833566149A SU 3566149 A SU3566149 A SU 3566149A SU 1095390 A1 SU1095390 A1 SU 1095390A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- approximating
- counter
- Prior art date
Links
Abstract
1. Способ адаптивной временной дискретизации, заключающийс в том, xftj, что в начале каждого временного интервала дискретизации в момент сн ти очередного существенного отсчета формируют пучок аппроксимирующих сигналов , исход щих из последнего существенного отсчета, внутри временного интервала дискретизации контролируют разности аппроксимирующих и преобразуемого -сигналов, в момент времени , когда модуль последней иг контролируемых разностей становитс равным апертуре,, снимают очередной существенный отсчет, отличающийс тем, что, с целью повышени информативности и точности восстановлени сигнала, существенный отсчет Q снимают с аппроксимирующего сигнгша, 59 дл которого модуль контролируемой разности последним достиг значени равного апертуре, наклоны аппроксимирующих сигналов на каждом временном интервале дискретизации устан авливают пpoпopциoнaльны l значению произволной преобразуемого сигнала в момент сн ти последнего существенного отсчета .
Description
2. Устройство дл осуществлени способа по п. 1, содержащее первый триггер, первый выход которого соединен с первым входом ключа и вычитатель , отличающеес тем, что, с целью повышени информативности и точности устройства, в него введены аналого-цифровой преобразователь регистры, счетчики, блоки сравнени , блок времени, делитель частоты, мультиплексор , демультиплексор, распределитель импульсов, сумматор, элемент ИЛИ, элемент И, второй и третий триггеры и формирователи аппроксимирующих функций, в каждый из KOTOjaiix вход т первый и второй элементы И, элемент ИЛИ и счетчик, выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с первым входом счетчика, первый вход аналого-цифрового преобразовател вл етс первым входом устройства , выход соединен с первым входом первого регистра, выход которого соединен с первыми входами вычитател , второго регистра, первого и второго блоков сравнени , выход первого бло- ка сравнени соединен с первыми входами элемента ИЛИ и сумматора, выход второго блока сравнени соединен с вторым входом элемента ИЛИ, выход которого соединен с первым входомдемультиплексора , выходы демультиплексора соединены с первыми входами соответствующих вторых триггеров, выходы которых соединены с соответствующими входами элемента И, выход элемента И соединен с первыми входами третьего триггера, третьего и четвертого регистров, первого счетчика, входом блока времени и с вторьали входами вторых триггеров и счетчиков фор мирователей аппроксим руюиий функций, выходы счетчиков формирователей ап- проксимирующих функций соединены с -соответствуйщими первыми входами муль типлексора, выход которого соединен с вторыми входами первого,второго блоков сравнени и третьего регистра, выход-третьего регистра соединен с вторыми входами мультиплексора, пер-. вого счетчика, с третьими входами счетчиков формирователей аппроксимирующих функций и вл етс первым в ыходом устройства, выход второго регистра соединен с вторым входом вычитател , выход которого соединен с вторым входом четвертого регистра, первый выход которого соединен с первым входом второго счетчика, выход которого соединен через третий блок сравнени с первым входом первого триггера, первые входы первых и вторы элементов И формирователей аппроксимирующих функций объединены и подключены к первому выходу первого триггера , второй выход которого соединен с первым входом делител частоты, второй вход которого вл етс вторым входом устройства, первые выходы делител частоты соединены с вторыми входами соответствующих первых элементов И формирователей аппроксимирующих функций, выходы соединены с вторыми входами соответствующих вторых элементов И формирователей аппроксимирующих функций, третий выход соединен с вторым входом ключа, выход ключа соединен с третьим входом первого счетчика и вторым.входом второго счетчика, выход первого счетчика соединен с третьим входом мультиплексора , первые выходы распределител импульсов соединены с соответствующими четвертыми входами мультиплексора и вторыми входами демультиплексора, второй выход распределител импульсов соединен с входом первого триггера и третьим входом второго счетчика , второй выход четвертого регистра соединен с вторым входом сумматора и с четвертыми входами первого счетчика счетчиков формирователей ап ,-про«симирую1 их функций, выход сумматора соединен с вторым входом тре .тьего триггера, первый выход которого соединен с третьими входами первых элементов И формирователей аппроксимирующих функций, второй выход
Соединен с третьими входами втораах элементов И формирователей аппроксимирующих функций, вход распределител импульсов объединен с вторыми входами аналого-цифрового преобразовател , первого и. второго регистров и вл етс третьим входом устройства , выход блока времени вл етс вторым выходом устройства .
1
Изобретение относитс к электроизмерительной технике, предназначено дл адаптивной временной дискретизации аналоговых электрических сигналов , и может использоватьс в телемет
рических системах, в состав которых вход т преобразователи информации, требующие различных алгоритмов сжати . Известен способ адаптивной, временной дискретизации, заключающийс в том, что на каждом интервале дискретизации формируют аппроксимирующий сигнал, исход щий из последнего суще ственного отсчета, с наклоном, равным производной преобразуемого сигнала в момент сн ти существенного отсчета , контролируют разность аппроксимирующего и преобразуемого сигналов в момент достижени модулем контролируемой разности значени , равного апертуре/снимают очередной существенный отсчет на преобразуемом сигнале flj . Известно устройство, реализующее известный способ, содержащее дифферен цирующий блок, блок пам ти, вычитател умножитель, генератор линейно измен ю щегос напр жени и блок сравнени Ll Недостатком, известных способа и устройства вл етс невозможность обеспечени заданной погрешности аппроксимации дл преобразуемых сигналов отличающихс на интервале дискретизации от параболы. Наиболее близким по технической сущности к предлагаемому способу вл етс способ адаптивной временной дискретизации , заключающийс в том, что в начале каждого временного интервала дискретизаци в момент сн ти очередного существенного отсчета формируют пучок аппроксимирующих сигналов, исход щих из последнего существенного отсчета, с наперед заданными наклона ми, внутри временного интервала дискретизации контролируют разности аппроксимирующих и преобразуемого сигналов , в момент времени, когда модуль последней из контролируемых разностей становитс равным апертуре, снимают очередной.существенный отсчет на пре образуемом сигнале и фиксируют номер аппроксимирующего сигнала, дл которого контролируема разность последней достигла значени , равного апертуре преобразовани 2. Наиболее близким к предлагаемому устройству дл реализации способа сщаптивной временной дискретизации вл етс устройство, содержащее пер вый ключ, вход которого объединен с первым входом первого вычитател и вл етс первым входом устройства, выход ключа соединен с первым входом блока пам ти, выход которого соединен с вторым входом первого вычитател , первый и второй выходы первого вычитател соединены с первыми входа ми соответствующих делителей и вторых вычитателей, вторые входы делителей подключены к выходам соответствующих генераторов линейно-измен ющегос на пр жени , выходы делителей соединены с вторыми входами соответствующих вторых вычитателей, выходы которых соединены с первыми входами соответствующих блоков сравнени и вторых ключей, выходы блоков сравнени соединены с первыми входами соответствующих первых триггеров, выходы которых соединены соответственно с первыми входами счетчика импульсов и вторыми входами вторых ключей, выходы вторых ключей соединены с соответствующими входами элемента ИЛИ, выход которого и выход третьего триггера соединены соответственно с первым и вторым входами третьего ключа, выход третьего ключа вл етс выходом устройства, выход счетчика импульсов соединен с первыми входами третьего триггера и порогового блока, выход порогового блока соединен с вторыми входами блоков сравнени , входы генераторов линейно-измен ющегос напр жени и вторые входы блока пам ти, порогового блока,счетчика импульсов, первых и второго триггеров вл ютс вторыми входами устройства 2. Недостатками известных способа и устройства вл ютс низкий коэффициент сжати (информативность) и низка точность восстановленного по существенным отсчетам сигнала, поскольку он имеет разрыв первого рода, так как восстанавливающий полином на каждом интервале дискретизации заканчиваетс на аппроксимирующем полиноме, а начинаетс в следующем интервале на преобразуемом сигнале. Цель изобретени - повышение информативности путем увеличени среднего интервала адаптивной дискретизации и повышение точности восстановлени сигнала путем устранени разрывов восстанавливающей функции. Указанна цель достигаетс тем, что согласно способу адаптивной временной дискретизации, заключающемус в том, что в начале каждого временного интервала дискретизации в момент сн ти очередного существенного отсчета формируют пучок аппроксимирующих сигналов, исход щих из последнего существенного отсчета, внутри временного интервала дискретизации контролируют разности аппроксимирующих и прербразуемого сигналов, в момент времейи , когда модуль последней из контро лируемых разностей становитс равным .апертуре, снимают очередной существенный отсчет, существенный отсчет снимают с аппроксимирующего сигнала, дл которого модуль контролируемой разности последним достиг значени , равного апертуре, наклоны аппроксимирую .цих сигналов на каждом временном интервале дискретизации устанавливают пропорциональными значению производной преобразуемого сигнала в момент сн ти последнего существенного .отсчета. Указанна цель достигаетс тем, что в устройство дл осуществлени способа адаптивной временной дискретизации , содержащее первый треггер. первый выход KOtoporo соединен с первым входом ключа и вычитатель, введены аналого-цифровой преобразователь, регистры, счетчики, блоки сравнени , блок времени, делитель частоты, мультиплексор , демультиплексор, распределитель импульсов, сумматор, элемент ИЛИ, элемент И, второй и третий триг геры и формирователи аппроксимирующих функций, в каждый из которых вход т первый и второй элементы И, элемент ИЛИ и счетчик, выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого сое динен с первым входом счетчика,первый вход аналого-цифрового преобразовател вл етс первым входом устройства, выход соединен с-первым входом первого регистра, выход которого соединен с первыми входами вычитател , второго регистра, первого и второго блоков сравнени , выход первого блика сравнени соединен с первыми входами элемента ИЛИ и сумматора, выход второго блока сравнени соединен с вторым вхо дом элемента ИЛИ, выход которого соединен с первым входом демультиплексора , выходы демультиплексора соединены с первыми входами соответствующих вторых триггеров, выходы которых соединены с соответствующими входами элемента .И, выход элемента И соединен с первыми входами- третьего триггера, третьего и четвертого регистров, первого счетчика, входом блока времени и с вторыми входами вторых триггеров и счетчиков фор1 шрователей аппроксимирующих функций, выходы счетчиков формирователей аппроксимируюашх функций соединены с соответствующими первыми входами мультиплексора, выход которого соединен с вторыми входами первого, второго блоков сравнени и третьего регистра, выход третьего ре,гистра соединен с вторыми входами мультиплексора, первого счетчика, с третьими входаьи счетчиков формирователей аппроксимирующих функций и вл sTfH первым выходом устройства, выход второго, регистра соединен с входом вычитател , выход которого coe ц &н с вторым входом четвертого регистра , первый выход которого соединен с первым входом второго счетчика, выход которого ,соединен через третий блок сравнени с первым входом первого триггера, первые входы первых и вторых элементов И формирователей аппроксимирующих функций объединены и подключены к первому выходу первого триггера, второй выход которого соединен с первым входом делител час тоты, второй вход которого вл етс . вторым входом устройства, первые выходы: делител частоты соединены с вторыми входами соответствующих первых элементов И формирователей ап проксимирующих функций, вторые выходы соединены с вторыми входами соответствующих вторых элементов И формирователей аппроксимирующих функций, третий выход соединен с вторым входом ключа, выход ключа соединен с третьим входом первого счетчика и вторым входом второго счетчика-, выход первого счетчика соединен с третьим входом мультиплексора, первые выходы распределител импульсов соединены с соответствующими четвертыми входами мультиплексора и вторыми входами демультиплексора, второй выход распределител импульсов соединен с вторым входом первого триггера и тре- . тьим входом второго счетчика, второй выход четвертого регистра соединен с вторым входом сумматора и с четвертыми входами первого счетчика и счетчиков форьшрователей аппроксимирующих функций, выход сумматора соединён с вторым входом третьего триггера, первый выход которого соединен с третьими входами первых элементов И формирователей аппроксимирующих функций, второй выход соединен с третьими входами вторых элементов И формирователей аппроксимирующих функций, вход распределител импульсов объединён с вторыми входами аналого-цифрового преобразовател , первого и второго регистров и вл етс третьим входом устройства, выход блока времени вл етс втоЕмм выходом устройства. На фиг. представлена диаграмма, иллюстрирующа способ адаптивной временной дискретизации; на фиг. 2 структурна схема устройства дл осуществлени предлагаемого способа. Устройство (фиг. 2) содержит аналого-цифровой преобразователь 1, блок пам ти 2, содержащий регистры 3 и 4, вычитатель 5, триггер 6, ключ 7, реверсивнчй счетчики 8 и 9 импульсов, блок. 10 сравнени кодов, блок 11 времени , формирователи 12 аппроксимирующих Функций, каждый из которых состоит из элементов И 13 и 14, элемента ИЛИ 15 и реверсивного счетчика 16 импульсов, целитель 17 частоты, мультиплексор 18, распределитель 19 импульсов , демультиплексор 20, регистры 21 и 22, блок 23 триггеров, содержащий триггеры 24, блоки 25 и 26 сравнени кодов, элемент ИЛИ 27, сумматор 28 по модулю два, триггер 29, элемент И 30. Допустим, что в момент времени tj. (фиг.1) сн т существенный отсче ; Uj , отличающийс от значени преобразуемого сигнала в этот момент вреени Un( ) на значение апертуры . з последнего существенного отсчета j. .формируют пучок из (п + 2) апроксимирующих функций |fjjj , причем , fjj Uj-1 +.,(t., ) t. где Uj(tj) - значение производной преобразуемого сигнала в момент ; О i п +S; К - коэффициент пропорцио нальности, причем K;j 1, ер.и sign i О и О Kj 1, если sign if. О, где зна числа ± определ етс соотношением i,. sign(U(t: } - Uj , Jx UK(tjH).. Дл il n + 1, „, J Uj., ; i 0 Kj 1. Ha j -M интервале дискретизации sign i 0, следовательно, 0 K 4 1 Далее контролируют разности A j (t) (t) - Ux(t), tj 6 tj, с момент времени, когда дл к-й аппроксимирую щей функции ГА (t) 1 - , разность AKjj (t) исклю-гают из-под контрол . В какой-то момент времени остаетс только одна аппроксимирующа функци , (фиг. 1, функци f( (t) , дл которой разность Д,| (t) еще ни разу не превысила значение апертуры &, В момент времени t|, когда |Л). (tj)l , снимают очередной существенный отсчет Uj f.j-l (tj) . Таким образом, при восстановлении преобразуемого сигнала U(t) по суще ственным отсчетам U j полинома ми первого пор дка погрешность аппро симации не превышает значение апертуры , На остальных интервалах дискретиз ции производ т аналогичные операции, за исключением случаев, когда -: sign i О (фиг. 1, ( - Г)-и интервал ). . При sign i О коэффициенты пр порциональности К устанавливают 6оль шими единицы. Устройство (фиг. 2) работает следующим образом, Пусть в момент времени, t: ;) ан т существенный отсчет Uj.. , при этом i на выходе элемента и 30 формируетс импульс, который записывает в регист 21 кодовое значение Nj.i, соответств ющее этому отсчету, в треггер 29 значение выходного сигнала сумматора 28 по модулю два, устанавливает триг геры 24 блока 23 триггеров в нулевое состо ние, записывает в реверсивные счетчкки 8 и 16 импульсов кодовое значение N: , в регистр 22 - кодово значение с выхода вычитател 5. Вычитатель 5 вычисл ет разность кодовы значений, поступающих с регистров 3 и 4, в которых записаны цифровые эквиваленты преобразуемого сигнала, соответствующие двум последним момен там поступлени тактовых импульсов. Первый после момента tj тактовый импульс управл ет аналого-цифровым преобразователем 1, переписывает в регистр 4 информацию с регистра 3 и заносит в регистр 3 очередное значение преобразуемого сигнала. Этот же импульс запускает распределитель 19 импульсов, и первый импульс с (п+3)го выхода распределител 19 записывает в реверсивный счетчик 9 импульсов содержимое регистра 22 и устанавливает триггер 6 в состо ние логической единицы. С этого момента времени ключ 7 открываетс , и импульсы с.нулевого выхода делител 17 частоты через ключ 7 начинают поступать на счетные входы реверсивных счетчиков 8 и 9 импульсов. К моменту времени, когда на реверсивный счетчик 9 импульсов поступит количество импульсов, равное числу, записанному в регистре 22, срабатывает блок 10 сравнени кодов, устанавлива триггер 6 в нулевое состо ние , при этом делитель 17 частоты также устанавливаетс в нулевое состо ние . За врем , в течение которого ключ 7 открыт, импульсы от делител 17 частоты поступают .также на формирователи 12 аппроксимирующей функции, причем в зависимости от состо ни триггера 29.открыты элементы 13 или 14 И, котор ле соединены с выходами делител 17 частоты «г соответственно положительными и отрицательными номерами . Делитель 17 частоты организо.т ван таким образом, что частота слетдовани импульсов FJ на выходах с положительными номерами (i 0 больше FQ, а при i О F Fp, где РО частота следовани импульсов на нуле-. вом выходе делител 17. .. Дл J -го интервала дискретизации (фиг. 1) sign i О, поэтому открыты элементы И 14, импульсы с их выходов через элементы ИЛИ 15 поступают на счетные входы реверсивных сцетчиков 16 импульсов, увеличива или уменьша их содержимое в зависимости от состо ни знакового выхода регистра 22. После окончани импульса на (п+3)-м выходе распределител 19 импульсов последовательно по вл ютс импульсы на остальных п + 2 выходах, при этом к выходу мультиплексора 18 -поочередно подключаютс выход регистра 21, выходы формирователей 12 аппроксимирующих функций и реверсивного счетчика 8 импульсов. Таким образом, за один период следовани тактовых импульсов Т к выходу мультиплексора 18 подключаютс все элементы устройства, на которых формируютс аппроксимирующие функции fo,..., f П4Ч причем средн крутизна функции f,, формируемой реверсивным счетчиком 8 импульсов, равна производной преобразуемого сигнала в момент сн ти последнего существенного отсчета tj,, так как прирост функции fо за интервал Т равен
приросту преобраэуемого ситнала за тот же интервал времени Средн остальных функций f() отличаетс от крутизны функции f в К раз и определ етс значени ми коэфициентов делени делител 17 частоты; аппроксимирующа функци f, вл етс полиномом нулевого пор дка и равна „+, j Uj., .
Выходной сигнал мультиплексора 18 сравниваетс со значением U, записанным в регистре 3, на блоках 25 и 26 сравнени кодов, причем блок 25 сравнени кодов срабатывает, когда fj - и . , а блок 26 сравнени кодов - когда f - U, -€. }
При срабатывании одного из блоков 25 или 26 сравнени кодов импульс с выхода элемента ИЛИ 27 поступает через демультиплексор 20 на блок 23 триггеров и устанавливает в состо ние логической единицы тот из триггеров 24, номер которого совпадает с номером выхода распределители 19 импульсов , на котором в этот момент ар мени действует импульс. В момент вре мени, когда последний из триггеров 24 установлен в состо ние логической единицы, импульс с выхода элемента И 30 обнул ет триггеры 24, записывает в регистр 21 очередной существенный отсчет N;, записывает значение Nj в реверсивные счетчики 8 и 16 иктульсов , загружает регистр 22, Блок 11 времени фиксирует длительность интервала дискретизации utj. Этот же импульс устанавливает в триггере 29 значение выходного сигнаша сумматора 28 по модул два, который определ етс знаками разности и: - ) и производной ui(t).
На других интервалах дискретизации устройство работает аналогично описанному.
Сравним предлагаемый способ, со способом-прототипом при условии, что
количество аппроксимирующий лучей ь обоих способах одинаково.
Способ-прототип: крутизна всех ап проксимирующих лучей неизменна на всех интервалах дискретизации, а луч с максимальной крутизной должен иметь наклон, превышающий максимальную производную преобразуемого -сигнала.
Предлагаекий способ: крутизна лучей устанавливаетс на каждом интервале дискретизации пропорциональной производной преобразуемого сигнала в момент начала каждого интервала дискретизации и, например, дл .J -го интервала (фиг, 1) луч с максимальной крутизной имеет наклон, равный производной сигнала в момент времени tj.,
При сохранении общего количества аппроксимирующих лучей это эквивалентно увеличению количества лучей по сравнениюI со способом-прототипом, Ux (tj- ) l-vmm углы между двум соседними лучами уменьшаютс . При этом имеетс возможность более точно выбрать оптимальный аппроксимирующий луч, что при заданной погрешности аппроксимации увеличивает средний шаг дискретизации и, соответственно, коэффициент сжати . Кроме того, даже при полном совпадении наклонов оптимального луча йнтервёш дискретизации в предлагаемом способе все-таки оказываетс больше соответствующего интервала в способе-прототипе на интервал времени от начала интервала-дискретизации до момента равенства оптимальной апгфоксимиругащей функции и преобразуемого сигнала.
Согласно предлагаемому способу, в отличив от способа-прототипа, кат нечна точка предыдущего интервала дискретизации совпадает с начальной точкой следующего интервала, поэтому отсутствуют разрывы аппроксимирующей функции,что улучшает качество восстановленного сигнала.
И МП. Такт
Claims (2)
- СПОСОБ АДАПТИВНОЙ ВРЕМЕННОЙ ДИС КРЕТИЗАЦИИ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ .(57) 1. Способ адаптивной временной дискретизации, заключающийся в том, что в начале каждого временного интервала дискретизации в момент сня|тия очередного существенного отсчета формируют пучок аппроксимирующих сигналов, исходящих из последнего существенного отсчета, внутри временного интервала дискретизации контролируют разности аппроксимирующих и преобразуемого сигналов , в момент времени, когда модуль последней и? контролируемых разностей становится равным апертуре,, снимают очередной су щественный отсчет, отличающийся тем, что, с целью повышения информативности и точности восстановления сигнала, существенный отсчет снимают с аппроксимирующего сигнала, для которого модуль контролируемой разности последним достиг значения равного апертуре, наклоны аппроксимирующих сигналов на каждом временном интервале дискретизации устанавливают пропорцион аль HUN. значению произвол ной преобразуемого сигнала в момент снятия последнего существенного отсче
- 2. Устройство для осуществления способа по π. 1, содержащее первый триггер, первый выход которого соединен с первым входом ключа и вычитатель, отличающеес я тем, что, с целью повышения информативности и точности устройства, в него введены аналого-цифровой преобразователь, регистры, счетчики, блоки сравнения, блок времени, делитель частоты, мультиплексор, демультиплексор, распределитель импульсов, сумматор, элемент ИЛИ, элемент И, второй и третий триггеры и формирователи аппроксимирующих функций, в каждый из которых входят первый и второй элементы И, элемент. ИЛИ и счетчик, выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с первым входом счетчика, первый вход аналого-цифрового преобразователя является первым входом устройства, выход соединен с первым входом первого регистра, выход которого соединен с первыми входами вычитателя, второго регистра, первого и второго блоков сравнения, выход первого блока сравнения соединен с первыми входами элемента ИЛИ и сумматора, выход второго блока сравнения соединен с вторым входом элемента ИЛИ, выход которого соединен с первым входом демультиплексора, выходы демультиплексора соединены с первыми входами соответствующих вторых триггеров, выходы которых соединены с соответствующими входами элемента И, выход элемента И соединен с первыми входами третьего триггера, третьего и четвертого регистров, первого счетчика, входом блока времени и с вторьили входами вторых триггеров и счетчиков фор* мирователей аппроксимирующий функций, выходы счетчиков формирователей ап- проксимирующих функций соединены с соответствующими первыми входами муль* типлексора, выход которого соединен с вторыми входами первого,второго блоков сравнения и третьего регистра, выход-третьего регистра соединен с вторыми входами мультиплексора, пер-. вого счетчика, с третьими входами счетчиков формирователей аппроксимирующих функций и является первым вы ходом устройства, выход второго регистра соединен с вторым входом вычитателя, выход которого соединен с вторым входом четвертого регистра, первый выход которого соединен с первым входом второго счетчика, выход которого соединен через третий блок сравнения с первым входом первого триггера, первые входы первых и вторых элементов И формирователей аппроксимирующих функций объединены и подключены к первому выходу первого триггера, второй выход которого соединен с первым входом делителя частоты, второй вход которого является вторым входом устройства, первые выхода делителя частоты соединены с вторыми входами соответствующих первых элементов И формирователей аппроксимирующих функций, вторые выходы соединены с вторыми входами соответствующих вторых элементов И формирователей аппроксимирующих функций, третий выход соединен с вторым входом ключа, выход ключа соединен с третьим входом первого счетчика и вторым входом второго счетчика, выход первого счетчика соединен с третьим входом мультиплексора, первые выходы распределителя импульсов соединены с соответствующими четвертыми входами мультиплексора и вторыми входами демультиплексора, второй выход распределителя импульсов соединен с вторым входом первого триггера и третьим входом второго счетчика, второй выход четвертого регистра соединен с вторым входом сумматора и с четвертыми входами первого счетчика счетчиков формирователей аппроксимирующих функций, выход сумматора соединен с вторым входом третьего триггера, первый выход которого соединен с третьими входами первых элементов И формирователей аппроксимирующих функций, второй выход >соединен с третьими входами вторых < элементов И формирователей аппроксимирующих функций, вход распределителя импульсов объединен с вторыми входами аналого-цифрового рреобразователя, первого и. второго регистров и является третьим входом устройства, выход блока времени является вторым выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833566149A SU1095390A1 (ru) | 1983-03-16 | 1983-03-16 | Способ адаптивной временной дискретизации и устройство дл его осуществлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833566149A SU1095390A1 (ru) | 1983-03-16 | 1983-03-16 | Способ адаптивной временной дискретизации и устройство дл его осуществлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1095390A1 true SU1095390A1 (ru) | 1984-05-30 |
Family
ID=21054381
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833566149A SU1095390A1 (ru) | 1983-03-16 | 1983-03-16 | Способ адаптивной временной дискретизации и устройство дл его осуществлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1095390A1 (ru) |
-
1983
- 1983-03-16 SU SU833566149A patent/SU1095390A1/ru active
Non-Patent Citations (1)
Title |
---|
1, Донецка Т.В, О некоторых алгоритмах адаптивной временной дискретизации. Научные труды Ленинградского политехнического института им. М.И.Калинина. 1968, 294, с. 20 21, рис. 2а, с. 23; рис. За. 2. Авдеев Б.Я., Антонюк Е.М. И др Адаптивные телеизмерительные системы Под ред, А.В.Фремке. Л., Энергоиздат 1981, с. 54-55, рис. 2-18, с. 56, рис. 2-19 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1335101A (en) | Process and apparatus for the measurement or treatment of seismic signals | |
SU1095390A1 (ru) | Способ адаптивной временной дискретизации и устройство дл его осуществлени | |
RU1824597C (ru) | Измеритель длительности импульсов | |
SU843211A2 (ru) | Устройство контрол временных интер-ВАлОВ КОдиРОВАННыХ пОСылОК | |
SU955031A1 (ru) | Устройство дл определени максимального числа | |
SU919080A1 (ru) | Цифровой кодирующий преобразователь частоты следовани импульсов | |
SU1458835A1 (ru) | Устройство допускового контрол частоты | |
SU1120321A1 (ru) | Устройство дл извлечени корн седьмой степени | |
SU1095089A1 (ru) | Цифровой измеритель частоты | |
SU744677A1 (ru) | Устройство дл подсчета количества предметов равной массы | |
SU947870A1 (ru) | Функциональный частотный преобразователь | |
SU1425458A1 (ru) | Цифровое весоизмерительное устройство | |
SU980279A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU920835A1 (ru) | Шифратор | |
SU1015393A1 (ru) | Анализатор случайных процессов | |
SU1739481A1 (ru) | Устройство дл предварительной фильтрации входных сигналов узкополосных цифровых фильтров | |
SU1456290A1 (ru) | Устройство дл измерени параметров коротких замыканий дугового промежутка | |
SU1228029A1 (ru) | Способ измерени частоты | |
RU2089043C1 (ru) | Накопитель импульсных сигналов | |
SU930223A1 (ru) | Измеритель временных интервалов | |
SU723585A1 (ru) | Аналого-цифровой фильтр | |
SU605312A1 (ru) | Цифровой вольтметр эффективных значений | |
SU1088107A1 (ru) | Цифровой умножитель частоты | |
SU661249A1 (ru) | Цифровой уровнемер | |
SU1675785A1 (ru) | Измеритель среднего направлени течени |