SU1092562A1 - Device for writing information in primary storage - Google Patents

Device for writing information in primary storage Download PDF

Info

Publication number
SU1092562A1
SU1092562A1 SU823477666A SU3477666A SU1092562A1 SU 1092562 A1 SU1092562 A1 SU 1092562A1 SU 823477666 A SU823477666 A SU 823477666A SU 3477666 A SU3477666 A SU 3477666A SU 1092562 A1 SU1092562 A1 SU 1092562A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
trigger
decoder
Prior art date
Application number
SU823477666A
Other languages
Russian (ru)
Inventor
Владимир Дмитриевич Гладков
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU823477666A priority Critical patent/SU1092562A1/en
Application granted granted Critical
Publication of SU1092562A1 publication Critical patent/SU1092562A1/en

Links

Landscapes

  • Time Recorders, Dirve Recorders, Access Control (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ Б ОПЕРАТИВНУЮ ПАМЯТЬ, содержащее первьй счетчик, первый и второй дешифраторы, первые элемент И и триггер , коммутаторы с первого по п тый, выходы которых подключены ко входам блока ввода информации,датчик кодов, переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого дешифратора, другие к информан.ионным входам второго дешифратора, выходы дешифраторов подключены к информационным входам коммутаторов, отличающе е с   тем, что, с целью упрощени  устройства, в него введены второй счетчик, элемент ИЛИ и элементы Ии триггеры со второго по п тый, причем первый выход второго дешифратора подключен к управл ющему входу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов И, треТий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и п того триггеров , выходы элементов И с первого по четвертый подключены соответственно к управл ющим входам коммутаторов со второго по п тый, выход п того элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, пр мой и инверсный выходы второго триггера подключены соответственно ко вторым входам первого и второго элементов И, пр мой и инверсньш выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, пр мой выход четвертого триггера подключен к первому входу п того элемента И, второму установочному входу п того триггера , а инверсный выход - ко входу сброса п того триггера, выход которого подключен ко второму входу п того элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключател  подключен ко входу сброса четвертого триггера, второй выход переключател  - ко второму установочному входу четвертого триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и  вл ютс  первым входом устройства, счетный вход второго счетчика, управл ющий вход второго дешифратора, второй установочный вход первого триггера и третий вход п того элемента И объединены и  вл ютс  вторым входом устройства, вькодом которого  вл етс  выход элемента ИЛИ, выход второго счетчика подключен ко входам сброса первого счетчика, вто рого и третьего триггеров, первьй иDEVICE FOR RECORDING INFORMATION B REMOTE MEMORY, containing the first counter, the first and second decoders, the first element AND and the trigger, the switches from the first to fifth, the outputs of which are connected to the inputs of the information input unit, the sensor codes, switch, and one of the outputs of the first counter connected to the information inputs of the first decoder; others to the information inputs of the second decoder; the outputs of the decoders are connected to the information inputs of the switches, which, in order to simplify the device, It has a second counter, an OR element, and second and fifth trigger elements, the first output of the second decoder is connected to the control input of the first switch and the first installation inputs of the second and third triggers, the second output of the second and second elements And, the third output of the second decoder is connected to the first inputs of the third and fourth elements, And the fourth output of the second decoder is connected to the first installation inputs of the fourth and fifth triggers, outputs The first through fourth elements are connected respectively to the control inputs of the switches from the second to the fifth, the output of the first element AND is connected to the first input of the OR element, the output of the first trigger is connected to the second installation inputs of the second and third triggers and the second input of the OR element, my and inverse outputs of the second trigger are connected respectively to the second inputs of the first and second elements, And the direct and inverse outputs of the third trigger are connected respectively to the second inputs of the third and fourth ele And, the direct output of the fourth trigger is connected to the first input of the fifth element And, the first setup input of the fifth trigger, and the inverse output to the reset input of the fifth trigger, the output of which is connected to the second input of the fifth element And, the output of the code sensor is connected to the first setup input of the first trigger, the first output of the switch is connected to the reset input of the fourth trigger, the second output of the switch to the second setup input of the fourth trigger, the reset inputs of the second counter, the first trigger and the score The first input of the counter is connected and is the first input of the device, the counting input of the second counter, the control input of the second decoder, the second installation input of the first trigger and the third input of the fifth And element are combined and are the second input of the device, whose code is the output of the OR element , the output of the second counter is connected to the reset inputs of the first counter, the second and third triggers, the first and

Description

третий выходы первого дешифратора подключены к третьим установочным входам четвертого и п того триггеров, второй выход первого дешифратора подключен к четвертому входу п того элемента И, четвертый и п тый выходы первого дешифратора подключены к тре- тьим установочным входам второго и третьего триггеров соответственнооthe third outputs of the first decoder are connected to the third installation inputs of the fourth and fifth triggers, the second output of the first decoder is connected to the fourth input of the fifth And element, the fourth and fifth outputs of the first decoder are connected to the third installation inputs of the second and third triggers respectively

Изобретение относитс  к вычислительной технике и может быть использовано дл  записи информации в опера тивную пам ть. Известно устройство дл  записи информации в оперативную пам ть, содержащее генератор, счетчик,дешифра торы, блок ввода, коммутаторы, преобразователь кода tlX Однако это устройство имеет малое быстродействие при коммутации различ ных информационных сигналов с целью Последовательного вывода их на элементы индикации, количество которых ограничено. Наиболее близким техническим реше нием к предлагаемому  вл етс  устрой ство дл  записи информации в опе;рати ную пам ть, содержащее генератор им пульсов, триггер, счетчик, дешифрато ры с первого по п тьй, элемент И, блок ввода, преобразователь кода, первьй KOMNryTaTOp, причем первый выход генератора импульсов подключен к счетному входу счетчика, второй выкод - к управл ющему входу дешифратора , первые выходы счетчика подключены ко входам первого дешифратора, вторые выходы счетчика подключены ко входам второго дешифратора и ко входам ввода параллельного кода преобразовател  кода, третьи и четвертые выходы счетчика подключены ко входам третьего и четвертого дешифраторов соответственно, первые выходы первого и второго дешифраторов подключены к первому и второму входу первого элемента И, выходы с п того по восьмой второго дешифратора подключены к управл ющим входам с первого по четвертый преобразовател  кода, первый выход третьего дешифратора подключен к третьему входу элемента И и п тому управл ющему входу преобразовател  кода, второй и третий выходы третьего дешифратора подключены соответственно к шестому и седьмому управл ющим входам преобразозател  кода, первьй выход четвертого дешифратора подключен к управл ющему входу третьего дешифратора, вьпсод элемента И подключен ко входу установки О преобразовател  кода, выходы п того дешифратора подключены к управл ющим входам первого коммутатора, входы которого подключены к информационным входам устройства 2. Недостатком этого устройства  вл ютс  большие аппаратурные затраты. Кроме того, большое число электрических св зей с блоком ввода преп тствует удалению его на большие рассто ни  от устройства дл  создани  более выгодных условий работы. Цель изобретени  - упрощение устройства . Поставленна  цель достигаетс  тем, что в устройство дл  записи информации в оперативную пам ть, содержащее первьй счетчик, первьй и второй дешифраторы , первые элемент И и триггер , коммутаторы с первого по п тьй, выходы которых подключены ко входам блока ввода информации, датчик кодов, переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого дешифратора, другие - к информационным входам второ-, го дешифратора,выходы дешифраторов подключены к информационным входам коммутаторов , введены второй счетчик,элемент ИЛИ и элементы И и триггеры со второго по п тыД, причем первый выход второго дешифратора подключен к управл ющему входу первого- коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов И, третий выход второго дешифратора п одключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и п того триггеров, выходы элементов И с первого по четвертьш подключе ны соответственно к управл ющим входам коммутаторов со второго по п тый выход п того элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третье го триггеров и второму входу элемента ИЛИ, пр мой и инверсный выходы вто рого триггера подключены соответственно ко вторьш входам первого и второго элементов И, пр мой и инверс ньш выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, пр мой выход четвертого триггера под ключен к первому входу п того элемен та И, второму установочному входу п того триггера, а инверсный выход - ко входу сброса п того триггера, выход которого подключен ко второму вх ду п того элемента И, выход датчика кодрв подключен к первому установочному ВХОДУ первого триггера, первый выход переключател  подключен ко входу сброса четвертого триггера, второй выход переключател  - ко второму установочному входу четвертого триггера, входы сброса второго счетчика , первого триггера и счетный вход первого счетчика соединены и  в л ютс  первым входом устройства, сче ньй вход второго счетчика, управл ющий вход второго дешифратора, второй установочный вход первого триггера и третий вход п того элемента И объеди нены и  вл ютс  вторым.входом устрой ства, выходом которого  вл етс  выход элемента ИЛИ, выход второго счет -чика под1слючен ко входам сброса первого счетчика, второго и третьего триггеров, первый и третий выходы пер вого дешифратора подключены соответственно к третьим установочным входам четвертого и п того триггеров, второй выход первого дешифратора под ключен к четвертому входу п того эле мента И, четвертый и п тый выходы первого дешифратора подключены к тре тьим установочным входам второго и третьего триггеров соответственно. . На фиг. 1 приведена структурна  схема устройства дл  записи информа1Ц1И в оперативную пам ть; на фиг. 2схема иллюстрирующа  закон размещени  обмоток координаты X блока ввода информации, вьтолненного в виде планшета. Устройство содержит (фиг. 1) перBbrii и второй счетчики 1 и 2, первый и второй дешифраторы 3 и 4, элементы И 5-9 с первого по п тый, датчик 10 кодов, элемент ИЛИ 11, триггеры 1216 с первого по п тый, коммутаторы 17-21 с первого по п тый, блок ввода информации,выполненный в виде планшета 22, переключатель 23. Позици ми 24-91 обозначены соединени  между блоками устройства, 92 и 93 - входы устройства, 94 - выход устройства. Выходы 56 и 57 коммутатора 17 подключены к одноименньгм петлеобразным кодирующим обмоткам координаты X планшета (фиг. 2,), выходы 58 и 59 подключены к одноименным петлеобразным обмоткам координаты Y планшета 22, выходы 60-67 коммутатора 17 ы выходы 68-75 коммутатора 19 подключены к од ноименным одноконтурным кодирующим обмоткам координаты X планшета 22. Выходы 76-83 коммутатора 20 и выходы 84-91 коммутатора 21 подключены к одноименпьпм одноконтурным обмоткам координаты Y планшета 22. Координатное поле планшета 22 разделено на 1024 пр моугольника (на фиг. 2 не показано ). Оптимальна  длина сторон пр моугольника 5-50 мм. Устройство работает только при поступлении внешних синхроимпульсов Не. оба входа 92 и 93. При этом начинают работать счетчик 1 и дешифраторы 3 и Д, Во врем  действи  импульсов на выходе 40 дешифратора 4 сигнапы с выходов 36-39 дешифратора 3 проход т через коммутатор 17, производ  последовательный опрос дву:х петлеобразных обмоток 56 и 57 координаты X и двух петлеобразных обмоток 58 и 59 координаты Y. В результате опроса кодирующих обмоток на выходе 49 дат .чика 10 по вл ютс  сигналы, воздействующие на вход триггера 12. Единичный сигнал на выходе 49 датчика 10 по вл етс  только при положении его над единичной областью координатного пол  планшета 22, образуемой опрашиваемой петлеобразной обмоткой , Во врем  опроса координаты 56 X и обмотки 58 координаты Y единичные сигналы датчика 10 через триггер 12 производ т установку триггеров ;з и 14 в положение 1. Во врем  действи  импульсов на выходе 41 дешифраS1 тора 4 сигналы с выходов 32-39 дешифратора 3 проход т через коммутатор 18 в случае установки триггера 1,3 в положение 1 или через комкутатор 19, если триггер 13 установлен в состо ние О, Коммутатор 18 опраши-вает только одноконтурные обмотки 60-67 координаты X. Во врем  действи  импульсов на выходе 41 дешифрато ра 4 на выходе 49 датчика 10 может по витьс  только один единичный сигнсыт. Во врем  действи  импульсов на выходе 42 дешифратора 4 сигналы с выходов 32-39 дешифратора 3 проход т через коммутатор 20 в случае поступлени  управл ющего сигнала с ггр  мого выхода .27 триггера 14 через эле мент И 7 или через коммутатор 21, если триггер 4 находитс  в состо нии О. Коммутатор 20 опрашивает только одноконтурные обмотки 76-83 координаты Y, а коммутатор 21 - одноконтурные обмотки 84-91 координаты Y, Во врем  действи  импульсов на выходе 42 дешифратора 4 на выходе 49 датчика 10 молсет по витьс  только один единичный сигнал. Все сигналы с выхода 49 датчика 10 через триггер 12 и элемент Р1)И 11 поступают на выход 94 устройства. Во врем  действи  импульсов на выходе 43 дешифратора 4 2 в случае работы пераключател  23 происходит последовательна  установка в положение 1 триггеров .15 и 16, в результате чего на выходе 48 элемента И 9 формируетс  одиночный сигнал, поступающий через элемент РШИ 11 на выход 94 устройства. При сн тии сигнала на входе 92 сигнал с выхода 50 счетчика 2 производит установку счетчика I, триггеров 13 - 14 в положение О и работа дешиАраторов 3 и 4 прекращаетс . В это врем  на вход 93 может поступать сигнал сигнализадии на элемент индикадии(не показан на фиг. 1). Технико-экономическое преимуп1ество предложенного устройства заключаетс  в том, что в нем повышена надежность в случае удалени  планшета на большие рассто ни  за счет уменьшени  числа магистральных св зей, приемопередатчиков и cн c ceни  требовани  к . форме и длительности импульсов синкронизадии , Устройство не содержит распределител  сигналов построенного на громоздких лини х задержки, что значительно его упрощает. Кроме того, по одному из двух входов 92 или 93 может передаватьс  сигнал индикации в момент отсутстви  синхроимпульса.The invention relates to computing and can be used to record information in the on-line memory. A device is known for recording information into a RAM, which contains a generator, a counter, decoders, an input unit, switches, a tlX code converter. However, this device has a low speed when switching various information signals to output them to display elements whose number is limited. . The closest technical solution to the present invention is a device for recording information in an operative memory containing a pulse generator, a trigger, a counter, first-to-five decoders, an AND element, an input unit, a code converter, the first KOMNryTaTOp the first output of the pulse generator is connected to the counting input of the counter, the second output code is connected to the control input of the decoder, the first outputs of the counter are connected to the inputs of the first decoder, the second outputs of the counter are connected to the inputs of the second decoder and inputs of the pairs the allelic code of the code converter, the third and fourth outputs of the counter are connected to the inputs of the third and fourth decoders, respectively, the first outputs of the first and second decoders are connected to the first and second inputs of the first element And, the outputs from the fifth to the eighth second decoder are connected to the control inputs from the first on the fourth code converter, the first output of the third decoder is connected to the third input of the AND element and the fifth control input of the code converter, the second and third outputs of the third decoder connected to the sixth and seventh control inputs of the code converter, the first output of the fourth decoder is connected to the control input of the third decoder, the output element of AND is connected to the installation input O of the code converter, the outputs of the first decoder are connected to the control inputs of the first switch, the inputs of which are connected. to the information inputs of the device 2. The disadvantage of this device is the large hardware costs. In addition, a large number of electrical connections to the input unit prevent it from being removed long distances from the device to create more favorable working conditions. The purpose of the invention is to simplify the device. The goal is achieved by the fact that the device for recording information in the operational memory containing the first counter, the first and second decoders, the first And element and the trigger, switches one through five, the outputs of which are connected to the inputs of the information input unit, the code sensor, a switch, with one of the outputs of the first counter connected to the information inputs of the first decoder, others to the information inputs of the second decoder, the outputs of the decoder connected to the information inputs of the switches, the second switch An intruder, an OR element, and And elements and triggers from the second through step, the first output of the second decoder is connected to the control input of the first switch and the first installation inputs of the second and third triggers, the second output of the second decoder And , the third output of the second decoder is connected to the first inputs of the third and fourth elements And, the fourth output of the second decoder is connected to the first installation inputs of the fourth and fifth triggers, the outputs of elements And from the first to the second The fourth is connected respectively to the control inputs of the switches from the second to the fifth output of the fifth element AND connected to the first input of the OR element, the output of the first trigger is connected to the second installation inputs of the second and third triggers and the second input of the OR element, direct and inverse outputs the second trigger is connected respectively to the second inputs of the first and second elements AND, the direct and inverse outputs of the third trigger are connected respectively to the second inputs of the third and fourth elements AND, the direct output fourth The first trigger is connected to the first input of the first element AND, the second installation input of the fifth trigger, and the inverse output to the reset input of the first trigger, the output of which is connected to the second input of the first element AND, the output of the encoder sensor is connected to the first installation The INPUT of the first trigger, the first output of the switch is connected to the reset input of the fourth trigger, the second output of the switch to the second setup input of the fourth trigger, the reset inputs of the second counter, the first trigger and the counting input of the first counter connected and in the first input of the device, the count input of the second counter, the control input of the second decoder, the second setup input of the first trigger and the third input of the fifth element AND are combined and are the second input of the device, the output of the element OR , the output of the second counter is connected to the reset inputs of the first counter, second and third triggers, the first and third outputs of the first decoder are connected respectively to the third setup inputs of the fourth and fifth triggers, the second output of the first decoder pa turnkey to fourth input of the fifth AND of the element, the fourth and fifth outputs of the first decoder connected to tre tim adjusting inputs of the second and third flip-flops respectively. . FIG. 1 shows a block diagram of a device for writing information into the RAM; in fig. 2 is a diagram illustrating the law of the positioning of the windings of the X coordinate of the information input unit implemented as a plate. The device contains (Fig. 1) first Bbrii and second counters 1 and 2, first and second decoders 3 and 4, elements AND 5-9 from the first to fifth, sensor 10 codes, element OR 11, triggers 1216 from the first to fifth, Switches 17-21 of the first to fifth, information input unit, made in the form of a tablet 22, switch 23. Positions 24-91 denote the connections between the device blocks, 92 and 93 - device inputs, 94 - device output. The outputs 56 and 57 of the switch 17 are connected to the same-named loop-shaped coding windings of the X coordinate of the tablet (Fig. 2), the outputs 58 and 59 are connected to the same loop-like windings of the Y coordinate of the tablet 22, the outputs 60-67 of the switch 17's outputs 68-75 of the switch 19 are connected To the same single-circuit coding windings of the X coordinate of the tablet 22. The outputs 76-83 of the switch 20 and the outputs 84-91 of the switch 21 are connected to the same single-loop windings of the Y coordinate of the tablet 22. The coordinate field of the tablet 22 is divided into 1024 rectangles (Fig. 2 is not azano). The optimal length of the sides of the rectangle is 5-50 mm. The device works only with the arrival of external clock pulses He. both inputs 92 and 93. At the same time, counter 1 and decoders 3 and D start to work. During pulses at output 40 of the decoder 4, signals from outputs 36-39 of the decoder 3 pass through the switch 17, performing a two-way interrogation: x loop-like windings 56 and 57 coordinates of X and two loop-shaped windings 58 and 59 coordinates of Y. As a result of polling the coding windings, the output 49 of the sensor 10 generates signals affecting the input of the trigger 12. A single signal at the output 49 of the sensor 10 appears only when its over the unit coordinate area Tablet 22, formed by the interrogated loop-like winding, coordinates 56 X and winding 58 coordinates Y polling the individual signals of sensor 10 through trigger 12 sets the triggers; 3 and 14 to position 1. During the action of the pulses at the output 41 of the decoder S1 of torus 4 the signals from outputs 32-39 of the decoder 3 pass through switch 18 when the trigger 1.3 is set to position 1 or through switch 19 if trigger 13 is set to O, switch 18 polls only one-loop winding 60-67 X coordinates During the action of the pulse At the output 41 of the decoder 4, at the output 49 of the sensor 10, only one unit signal can be generated. During the operation of the pulses at the output 42 of the decoder 4, the signals from the outputs 32-39 of the decoder 3 pass through the switch 20 in the case of a control signal from the gigantic output .27 of the trigger 14 through the element 7 or through the switch 21 if the trigger 4 is in the state O. Switch 20 interrogates only single-loop windings 76–83 Y coordinates, and switch 21 interrogates single-loop windings 84–91 Y coordinates. During the pulses at output 42 of decoder 4 at output 49 of sensor 10, a pulse will appear only one single signal . All signals from the output 49 of the sensor 10 through the trigger 12 and the element P1) And 11 arrive at the output 94 of the device. During the operation of the pulses at the output 43 of the decoder 4 2, in the case of the switch 23 operating, the trigger switches 1 and 15 and 16 are sequentially set, as a result of which the output 48 of the element 9 and 9 produces a single signal through the element RSI 11 at the output 94 of the device. When the signal at the input 92 is removed, the signal from the output 50 of the counter 2 sets the counter I, the flip-flops 13-14 to the position O and the operation of the deshators 3 and 4 stops. At this time, the signal 93 of the indicia element (not shown in Fig. 1) can be received at the input 93. The technical advantage of the proposed device is that it increases reliability in the event that the tablet is removed over long distances by reducing the number of trunk links, transceivers, and power requirements. the form and duration of syncronization pulses. The device does not contain a signal distributor built on bulky delay lines, which makes it much easier. In addition, an indication signal can be transmitted to one of the two inputs 92 or 93 at the time when there is no sync pulse.

Claims (1)

УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ В ОПЕРАТИВНУЮ ПАМЯТЬ, содержащее первый счетчик, первый и второй дешифраторы, первые элемент И и триггер, коммутаторы с первого по пятый, выходы которых подключены ко входам блока ввода информации,датчик кодов, переключатель, причем одни из выходов первого счетчика подключены к информационным входам первого дешифратора, другие - к информационным входам второго дешифратора, выходы дешифраторов подключены к информационным входам коммутаторов, отличающе - е с я тем, что, с целью упрощения устройства, в него введены второй счетчик, элемент ИЛИ и элементы И и триггеры со второго по пятый, причем первый выход второго дешифратора подключен к управляющему входу первого коммутатора и первым установочным входам второго и третьего триггеров, второй выход второго дешифратора подключен к первым входам первого и второго элементов И, третий выход второго дешифратора подключен к первым входам третьего и четвертого элементов И, четвертый выход второго дешифратора подключен к первым установочным входам четвертого и пятого триггеров, выходы элементов И с первого по четвертый подключены соответственно к управляющим входам коммутаторов со второго по пятый, выход пятого элемента И подключен к первому входу элемента ИЛИ, выход первого триггера подключен ко вторым установочным входам второго и третьего триггеров и второму входу элемента ИЛИ, прямой и инверсный выходы второго триггера подключены соответственно ко вторым входам первого и второго элементов И, прямой и инверсный выходы третьего триггера подключены соответственно ко вторым входам третьего и четвертого элементов И, прямой выход ο четвертого триггера подключен к пер- ® вому входу пятого элемента И, второму установочному входу пятого триггера, а инверсный выход - ко входу сброса пятого триггера, выход которого подключен ко второму входу пятого элемента И, выход датчика кодов подключен к первому установочному входу первого триггера, первый выход переключателя подключен ко входу сброса четвертого триггера, второй выход переключателя - ко второму установочному входу четвертого триггера, входы сброса второго счетчика, первого триггера и счетный вход первого счетчика соединены и являются первым входом устройства, счетный вход второго счетчика, управляющий вход второго дешифратора, второй установочный вход первого триггера и третий вход пятого элемента И объединены и являются вторым входом устройства, выходом которого является выход элемента ИЛИ, выход второго счетчика подключен ко входам сброса первого счетчика, второго и третьего триггеров, первый иDEVICE FOR RECORDING INFORMATION IN RAM, containing the first counter, the first and second decoders, the first element And the trigger, the switches from the first to fifth, the outputs of which are connected to the inputs of the information input unit, a code sensor, a switch, and one of the outputs of the first counter is connected to the information inputs of the first decoder, others to the information inputs of the second decoder, the outputs of the decoders are connected to the information inputs of the switches, distinguished by the fact that, in order to simplify the device, into it the second counter, the OR element, and the AND elements, and second to fifth triggers, the first output of the second decoder connected to the control input of the first switch and the first installation inputs of the second and third triggers, the second output of the second decoder connected to the first inputs of the first and second elements AND, the third output of the second decoder is connected to the first inputs of the third and fourth elements And, the fourth output of the second decoder is connected to the first installation inputs of the fourth and fifth triggers, the outputs of elements And the first to the fourth are connected respectively to the control inputs of the switches from the second to the fifth, the output of the fifth AND element is connected to the first input of the OR element, the output of the first trigger is connected to the second installation inputs of the second and third triggers and the second input of the OR element, the direct and inverse outputs of the second trigger are connected respectively, to the second inputs of the first and second elements And, direct and inverse outputs of the third trigger are connected respectively to the second inputs of the third and fourth elements And, direct output ο the fourth trigger is connected to the first input of the fifth AND element, the second installation input of the fifth trigger, and the inverse output is to the reset input of the fifth trigger, the output of which is connected to the second input of the fifth And element, the output of the code sensor is connected to the first installation input of the first trigger , the first output of the switch is connected to the reset input of the fourth trigger, the second output of the switch is connected to the second installation input of the fourth trigger, the reset inputs of the second counter, the first trigger and the counting input of the first counter connected and are the first input of the device, the counting input of the second counter, the control input of the second decoder, the second installation input of the first trigger and the third input of the fifth element And are combined and are the second input of the device, the output of which is the output of the OR element, the output of the second counter is connected to the reset inputs of the first counter, second and third triggers, first and SU .,„1092562 третий выходы первого дешифратора под· ключены к третьим установочным входам четвертого и пятого триггеров, второй выход первого дешифратора подключен к четвертому входу пятого элемен та И, четвертый и пятый выходы перво го дешифратора подключены к третьим установочным входам второго и третьего триггеров соответственно ς,SU., “1092562 the third outputs of the first decoder are connected to the third installation inputs of the fourth and fifth triggers, the second output of the first decoder is connected to the fourth input of the fifth element And, the fourth and fifth outputs of the first decoder are connected to the third installation inputs of the second and third triggers respectively ς,
SU823477666A 1982-07-30 1982-07-30 Device for writing information in primary storage SU1092562A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823477666A SU1092562A1 (en) 1982-07-30 1982-07-30 Device for writing information in primary storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823477666A SU1092562A1 (en) 1982-07-30 1982-07-30 Device for writing information in primary storage

Publications (1)

Publication Number Publication Date
SU1092562A1 true SU1092562A1 (en) 1984-05-15

Family

ID=21024778

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823477666A SU1092562A1 (en) 1982-07-30 1982-07-30 Device for writing information in primary storage

Country Status (1)

Country Link
SU (1) SU1092562A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 482805, кл. G 11 С 7/00, 1974. 2. Авторское свидетельство СССР № 516097, кл. С 11 С 7/00, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
SU1092562A1 (en) Device for writing information in primary storage
SU361520A1 (en) CONVERTER OF FREQUENCY TO BINARY CODE
SU1140143A1 (en) Device for reception of information
SU1748241A1 (en) Digital pulse-width modulator
SU705490A1 (en) Adaptive remote control device
RU1807586C (en) Device for communication with controlled object
SU1089624A1 (en) Device for writing information in primary storage
SU924696A1 (en) Serial-to-parallel code converter
SU1269135A1 (en) Priority device
SU1635185A1 (en) Device with redundancy
SU1545220A1 (en) Device for control of servicing inquiries in ascending order
SU1442997A1 (en) Device for interfacing computer with subscriber via serial communication channel
SU1244666A1 (en) Device for checking two pulse sequences
SU1062696A1 (en) Random event flow generator
SU1667125A1 (en) Device for monitoring the working of object
SU1728975A1 (en) Channel selector
RU1783614C (en) Code converter
SU1652986A1 (en) Token selector in pattern recognition
SU1216830A1 (en) Device for converting codes
SU1035607A1 (en) Multi-channel priority device for connecting subscribers to mutual trunk line
SU1287287A1 (en) Shift-to-digital converter
SU734662A1 (en) Information receiving device
SU1432535A1 (en) Device for interfacing subscribers with computer
SU1341640A1 (en) Interruption signal forming device
SU1128255A1 (en) Device for conducting order of information receiving