SU1089566A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1089566A1
SU1089566A1 SU823532572A SU3532572A SU1089566A1 SU 1089566 A1 SU1089566 A1 SU 1089566A1 SU 823532572 A SU823532572 A SU 823532572A SU 3532572 A SU3532572 A SU 3532572A SU 1089566 A1 SU1089566 A1 SU 1089566A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
register
outputs
Prior art date
Application number
SU823532572A
Other languages
English (en)
Inventor
Раиса Сергеевна Ильина
Николай Петрович Карасенко
Виктор Максимович Прядкин
Владимир Тихонович Разумный
Анатолий Константинович Сивцов
Original Assignee
Предприятие П/Я Г-4746
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4746 filed Critical Предприятие П/Я Г-4746
Priority to SU823532572A priority Critical patent/SU1089566A1/ru
Application granted granted Critical
Publication of SU1089566A1 publication Critical patent/SU1089566A1/ru

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содерокащее блок коммутационных элементов, одни-выходы которого соединёшл с входами шифратора, одни выходы которого соединены с информационными входами первого регистра, второй регистр, выходы которого  вл ютс  одними выходами устройства, л разрешающий вход соединен с первым выходом блока управлени , первый вход которого соединен с выходом формировател  одиночного импульса a второй  вл етс  первым входом устройства , первый элемент ИЛИ, входы . которого соединены с другими выходами шифратора, отличающеес  тем, что, с целью расширени  области применени  путем обеспечени  ввода как символьной, так и гра жческай информации, в него введены первый и второй счетчики, второй элемент ИЛИ, первый, второй и третий триггеры, элемент задержки и блок пам ти, адресные входы которого соединены с выходами первого регистра и первого счетчика, выходы блока пам ти соединены с информационными входами второго регистра и входом формировател  одиночного импульса, другой выход . блока коммутационных элеме1|тов соединен с единичным входом первого триггера, выход которого соединен с третьим входом блока управлени , четвертый вход которого соединен с выходом второго триггера, единичный вход которого соединен с выходом второго элемента ШШ, входы которого соединены с установочными входами второго счетчика и третьими выходами блока коммутационных элементов,управл ющий вход первого регистра соединен с п тьп4 входом блока управлени  и первым выходом третьего триггера, второй выход которого  вл етс  другим выходом устройства а единичный вход соединен через элемент задержки с выходом первого элемента ИЛИ и шестым входом блока управлени , второй выход которого соединен с установочными 00 входами первого, второго и третьего ;о триггеров, первого регистра, первого и второго счетчиков, третий выход блоел ка управлени  соединен с входом сдви га второго регистра и счетным входом О) второго счетчика, выход которого соединен с седьмым входом блока управлени , четвертый выход которого соединен с входом первого счетчика первый управл кщий вход блока пам ти соединен с.п тым выходом блока управлени , a второй управл ющий вход блока пам ти  вл етс  вторым входом устройства.

Description

110 Изобретение относитс  к вычислительной технике и может быть использовано в комплексе пульта оператора дл  ввода алфавитно-цифровой и точечно-позиционной информации, а также . Jpaфикoв периодических функций в ЭВМ работающую в реальном масштабе времени . , Известно устройство дл  ввода информации , содержащее клавиатуру, под ключенную через шифратор к инфop Iaционным входам блока пам ти, и первый распределитель импульсов, вход которого подключен к клавиатуре, а выход к входу первого коммутатора, выход которого соединен через элемент ИЛИ с адресным входом блока пам ти, после довательно соединенные генератор импульсов , второй распределитель импульсов и блок индикации, информационные входы которого подключены к выходу блбка пам ти, одновибратор„ вход кото рого соединен с клавиатурой, а выход с входами блока пам ти и первого коммутатора , инвертор и второй коммутатор первый вход- которого подключен к выходу второго распределител  импульсов второй вход через инвертор к выходу одновибратора, а выход - к входу элемента ИЛИ С ID. , - в указанном устройстве при вводе как отдельных символов, так и дескри торов (например, последовательности кодов символов, формируемых при одно-кратном воздействии оператора на орг ны клавиатуры) сложность шифратора возрастает пропорционально среднему количеству символов в одном дескриптор1е ,При этом количество клавиш в анализируемом устройстве должно быть равно сумме клавиш, необходимых дл  ввода символов и дескрипторов. , Кроме того, усложн етс  организаци  блока пам ти, который должен быть цо входу приспособлен дл  записи дескрипторов, а по выходу дл  счи тывани  составных частей дескриптора , т.е. символов. Следует отметить, .что если с помощью; дескрипторов опре деленной длины будут; вводитьс  графи ки периодических функций; состо щие из последoвaтeJ ьнocти кодов его орди нат, то дл  одного и того же графика с другим масштабом изображени  потребуетс  дополнительное увеличение емкости пам ти пропорционально количест ву требуемых масштабов. 6 Перечисленные недостатки сужают область применени  данного устройства и усложн ют его. Наиболее близким к предлагаемому  вл етс  устройство дл  ввода информации , содержащее последовательно соединенные клавиатуру и блок автоматического ввода последовательности символов, состо щий из буферных регистров , входы которых св заны с выходом шифратора, выхопы с входами коммутатора считывани , подключенного выходом к одному из входов логической схемы ИЛИ, а второй вход логической схемы ИЛИ соединен с одним из выходов шифратора и с входом коммутатора считывани ,св занного с шиной синхронизации, причем выход логической схемы ИЛИ срединен с входом выходного регистра, выход которого соединен через блок формировани  признака конца посылки с блоком управлени , св занным с коммутатором, логической схемой ИЛИ и шифраторд С2. Однако известное устройство имеет тот недостаток, что оно производит передачу дескрипторов в ЭВМ по жесткой программе, котора  определ етс  схемой шифратора, т.е. аппаратным способом. В св зи с этим устройство невозможно использовать (без новой разработки) дл  решени  других задач, которые требуют изменени  дескрипторов или пор дка их следовани . Кроме того, шифратор и буферные регистрь анализируемого устройства занимают большой объем оборудовани . Так, например, данный шифратор на однократное воздействие оператора на органы клавиатуры должен формировать вместо одного символа количество символов , равное |1 и, как следствие, он должен быть в -раз более сложным (tr среднее количество символов в одном дескрипторе). Естественно, что. и число буферных регистров с емкостью как минимум 7 бит каждого должно быть равно не менее f, т.е. иметь суммарную емкость не менее (7 --у) бит. При решении некоторых задач возникает необходимость формировать кроме Р дескрипторов также ft, символов В этом случае устройство должно иметь количество клавиш, равное P-1-fl, что увеличивает объем клавиату310 ры и, как следствие, количество оборудовани  в шифраторе. Кроме того, при вводе графиков периодических функций с помощью дескрипторов потребуетс  дополнительное увеличение дескрипторных клавиш пропорционально количеству требуемых масштабов. Сопр жение прототипа с каналом ЭВМ через серийный интерфейс параллельно го обмена затруднено, так нем отсутствует узел формировани  призна ка готовности устройства. Отмеченные недостатки сужают об .ласть поименени  известного устройства . Цель изобретени  - расширение области применени  устройства путем обеспечени  ввода как символьной, так и графической информации. Поставленна  цель достигаетс  тем что в устройство дл  ввода информации , содержащее блок коммутационных элементов, одни выходы которого соединены с входами шифратора, одни выходы которого соединены с информационными входами первого регистра, второй регистр, выходы .которого  вл ютс  одними выходами устройства, а раз решающий вход соединен с первьм выхо дом блока управлени , первый вход ко торого соединен с выходом формироват л  одиночного импульса, а второй  вл етс  первым входом устройства, пер вый элемент Ш1И, входы которого соединены с друпми выходами шифратора, введены первьсй и второй счетчики, второй элемент ИЛИ, , второй и третий триггеры, элемент задержки и блок пам ти, адресные входы которо го соединены с выходами первого регистра и первого счетчика, выхода блока пам ти соединены с информацион ными входами второго регистра и входом формировател  одиночного импуль г са, другой выход блока коммутационных элементов соединен с единичным входом первого триггера, выход которого соединен С третьим входом блока управлени , четвертый вход которого соединен с выходом второго триггера, единичный вход которого соединен с выходом второго элемента ЕШ, входы которого соединены с установочными входами второго счетчика и третьими выходами блока коммутационных элемен тов, управл ющий вход первого регист ра соединен с п тым входом блока уп 6 равлени  и первым выходом третьего триггера, второй выход которого  вл етс  другим выходом устройства, а единичный вход соединен через элемент задержки с выходом первого элемента ИЛИ и шестым входом блока управлени , второй выход которого соединен с установочными входами первого , второго и третьего триггеров, первого регистра, первого и второго счетчиков, третий выход блока управлени  соединен с входом сдвига второго регистра и счетным входом второго счетчика, выход которого соединен с седьмьм входом блока управлени , четвертый выход которого соединен с входом первого счетчика, первый управл квдий вход блока пам ти соединенс п тым выходом блока управлени , а второй управл ющий вход блока пам ти  вл етс  вторым входом устройства . На фиг. 1 изобр ена блок-схема предлагаемого устройства; на фиг.2 блок-схема блока управлени . Устройство (фиг. 1) содержит блок 1 коммутационных элементов (клавиатуру), шифратор 2, первый и второй элементы ИЛИ 3 и 4/ первый регистр 5, элемент 6 задержки, третий триггер 7 признака готовности устройства, первый триггер 8 признака дескриптора, второй триггер 9 признака масштаба, блок 10 пам ти, второй счетчик 11, первый счетчик 12, блок 13 управлени , формирователь 14 одиночных импульсов и второй регистр 15, одни выходы 16, другой выход 17, второй выход 18 блока 13 управлени , первый вход 19, второй вход 20. Блок 13 управлени  (фиг. 2) содержит элементы И 21 - 25, элементы 26 - 28 запрета, элементы ИЛИ 29 31 , элементы 32 - 34 задержки, триггер 35 и генератор 36 тактовы х импульсов . Первый вход блока 13 соединен с первым входом элемента И 21 и запрещающим входом элемента 26 запрета, выход которого соединен с входом элемента ИЛИ 29, первый вход 19 устройства (второй вход блока управлени ) через элемент 32 задержки соединен с вторым входом элемента И 21 и с разрешающими входами элементов 26 и 27 запрета, третий вход соединен с запрещающими входами элементов 27 и 28 запрета и первьм входом элемента И 22, четвертый вход соединен с первым входом элемента И 23, выход которого св зан с единичным входом триггера 35, п тый вход соединен с первым входом элемента И 24, соединенным выходом с разрешающим входом элемента 28 запрета и с входом элемента ИЛИ 29, который соединен с вторым элемента И 22, шестой вход, соединен с вторым входом элемента И 24, седьмой вход соединен с нулевьМ (сЬросовым) входом триггера 35, выход которого подключен к первому входу элемента И 25, первый выход соединен с выходом элемента 33 задержки и вторым входом элемента И 23,второй выход 18 соединен с выходом элемента ИЛИ 30, входы которого соединены с выходами соответственно элементов И 21 и 27 запрета, третий выход соединен с выходом элемента И 25, второй вход кото рого подключен к генератору 36 тактовых импульсов, четвертый выход соединен с выходом элемента И 22 и через элемент 34 задержки - с входом элемента ИЛИ 31Jп тый выход соединен с входом элемента 33 задержки и выходом элемента ИЛИ 31, соединенного вторым входом с выходом элемента 28 запрета. . Устройство работает либо в режиме ввода алфавитно-цифровой информации, либо в режиме ввода дескрипторов, при котором на одно нажатие определенной клавиши формируетс  последовательность из слов определенной длины. При этом количество слов в формируемой последовательности в общем случае может быть различным, но не должно превьшать определенного предела. Следует отметить, что в режиме ввода дескрипторов производитс  ввод либо точечно-позиционной информации, либо графиков периодических функций. В отмеченном режиме ввод информации в ЭВМ производитс  побайтно Первый байт дескриптора несет различную служебную информацию (например, признак .типа вводимой информации, признак цвета отображаемого графикаи др.), последующие несут основную информацию и каждый из них представл ет собой со ответственно либо код восьми элементов изображени  точечно-позиционной информации, либо код ординаты графика Последний байт дескриптора представл  ет собой код конца посылки. Следует иметь в виду, что коды ординат кривой в пам ть ЭВМ ввод тс  в пор дке отображени  (развертки) точек графика на экране устройства отображени , котор№ оснащена ЭВМ. При этом коды графиков периодических функций могут быть введены в ЭВМ в различных масштабах при одинаковой форме кривых. В режиме ввода алфавитно-цифровой информации устройство работает слег образом. Триггеры 7 - 9 и 35 и запоминакицие элементы, вход щие в составпервого, буферного регистра 5, а также счетчики 11 и 12 наход тс  в нулевом состо нииJ которое,  вл етс  исходным. Дл  упрощени  чертежа цепи установки перечисленных схем в исходное состо ние не показаны. Показан только выход 18, с которого поступают импульсы сброса. . При воздействии оператора на одну из алфавитно-цифровых клавиш клавиатуры 1 шифратор 2 формирует код, который записываетс  в буферный регистр 5 при наличии разрешающего сигнала 1 на его входной логике, поступающего с инверсного выхода триг- . гера 7. код пре дставл ет собой не коп символа, а старшие (младшие) разр ды кода адреса запоминающей  чбйки блока 10 пам ти,в которой хранитс  код требуемого символа. Младшие (старшие) разр да кода адреса запоминак цей  чейки блока. 10 пам ти задаютс  с информационных выходов второго счетчика 12. Код, поступающий с этих входов, при работе в рассматриваемом режиме всегда равен нулю . В св зи с этим код на выходных шинах оегистоа 5  вл етс  Фактически колом адреса  чейки блока 10 пам ти, в которой хранитс  вводимый операто;ром с клавиатуры 1 символ. Кроме того, шифратором 2 формируетс  (при каждом нажатии какой-либо клавиши) управл ющий сигнал, который через элемент ИЛИ 3 и шестой вход блока 13 управлени  ПРОХОДИТ через элемент И 24 (на первый вход этого элемента через п тый вход подаетс  1 с инверсного вьгхода триггера 7) через элемент 28 запрета и далее через элемент ИЛИ 31 на п тый выход, а также через элемент 33 задержки на первый выход блока 13 управлени . Сигналы с отмеченных выходов поступают соответственно сначала на вход выбора кристалла блока 10 пам ти, а затем (с задержкой, параметры которой задаютс  элементом 33 задержки) на вход разрешени  записи второго регистра 15.
В результате зтого код символа, записанный в. чейке блока 10 пам ти с адресом, задаиным с первого регистра 5, будет сосчитан в регистр 15.
После элемента 6 задержки ранее сформированный управл ющий сигнал (через промежуток времени, определ емый параметрами этого элемента задержки ) устанавливает триггер 7 в единичное состо ние. /
С пр мого выхода этого триггера.7 сигнал готовности через выход 17 устройства поступает, например, на управл ющи) вход интерфейса параллельного обмена и воспринимаетс  ЭВМ либо как сигнал требовани  прерывани , либо как сигнал готовности устройства к вводу информации.
При вводе в ЭВМ (через выход 16 устройства и интерфейс, который на чертеже не показан) сформированного вышеописанным способом кода символа с интерфейса параллельного обмена на вход 19 устройства поступает сигнал, по которому с некоторой задержкой (определ емой параметрами элемента 32 задержки) осуществл етс  установка в исходное состо ние всех запоминающих элементов устройства (кроме блока пам ти).
После выполнени  этбй операции, устройство готово либо к ВЭОДУ очередного кода символа в ЭВМ, либо к переходу на режим ввода дескриптора.
Дл  перехода на режим ввода дескрипторов (в частном случае, графиков периодических функций) необходимо клвишей Дескриптор на клавиатуре 1 установить первый триггер 8 признака дескриптора в единичное состо ние. Эта операци  обусловливает по вление через третий вход блока 13 управлени 1 на запрещающих входах элементов 27 и 28 запрета, а также на первом входе элемента И 22.
Далее при воздействии оператора й одну из алфавитно-цифровых клавиш (назиачение отмеченных клавиш в этом случае будет уже другим) клавиатуры шифратор 2 формирует старшие (младшие ) разр ды кода адреса запоминающей  чейки блока 10 пам ти, в которо
(с учетом разр дов кода адреса, поступающих с информационных выходов первого счётчика 12) .хранитс  требуемый байт информации. Запись старших (младших ) разр дов кода адреса в регистр 5 осуществл етс  та,к же, как и при работе в режиме ввода символов.
Управл ющий сигнал с выхода элемента ИЛИ 3 через шестой вход блока 13 управлени  и подготовленный элемент И 24 (на его первый вход через п тый вход подаетс  1 с инверсного выхода триггера 7) проходит Далее через элемент ИЛИ 29,. элемент И 22 на четвертый выход, а затем через . элемент 34 задержки и элемент ИЛИ 31 сначала на п тый выход через элемент 33 задержки на первьгй выход блока 13 управлени . Таким образом, получаетс  последовательность управл ющих сигналов, первый из которых приходит на счетный вход первого счетчика 12 и устанавливает в нем код, равный единице, второй сигнал подаетс  на вход выбора кристалла блока 10 пам ти и третий - на вход разрешени  записи второго регистра 15. В результате с выходных шин блока 10 пам ти в регистр 15 записываетс  первый байт информации, из которого программе ЭВМ станет известно, какую ин юр 1ацию будут нести последукицие байты дескриптора.
Следует заметить, что при работе В режиме ввода дескрипторов младшие (старшие) разр ды кода адреса, формируемые счетчиком 12, содержат всегда единицу в самом младшем разр де и после каждого ввода в ЭВМ очередно- го байта информации этот код возрастает на единицу.
Это происходит следующим образом.
При вводе в ЭВМ очередного байта информации сигналом, поступающим на вход и 9 устройства, и далее через элемент 32 задержки, элемент 26 запрета , элемент ИЛИ 29 и элемент И 22, осуществл етс  наращивание (через четвертый выход блока 13 управлени ) содержимого счетчика 12 на единицу. Далее циклы побайтного ввода содержимого дескриптора в ЭВМ выполн ютс  аналогично вьш1еописанному до тех пор, пока на входе формировател  14 не по витс  код конца посылки.
В этом случае на выходе формировател  14 по витс  признак конца посылки , который через первый вход блока 13 управлени  ПОСТУПИТ на запреща ющий вход элемента 26 запрета и на первый вход элемента И 21. В результате при вводе в ЭВМ этого байта информации управл ющий сигнал через вход 19 и элемент 32 задержки пройдет только че.рез элемент И 21 и далее через элемент ИЛИ 30 на выход 18 как сигнал установки сброса запоминающих элементов устройства в исходное состо ние. После этого устройство снова готово к вводу либо очередного дескриптора, либо символа. При вводе дескрипторов, которые задают графики периодических функций в меньшем по сравнению с основным масштабом, необходимо одной из соответствующих клавиш клавиатуры 1 чере элемент ШШ 4 установить триггер 9 (признака масштаба) в единичное соетонине и записать в счетчик 11 через его информационные входы код масштаба в дополнительном коде. Далее устройство выполн ет функции как и при вводе дескрипторов в основном масштабе до тех пор, пока не по витс  на первом выходе блока 13 управл квдий сигнал дл  подачи на вход разрешени  записи регистра 15. Этот же сигнал через элемент И 23 установит триггер 35 в единичное состо ние и тогда через элемент И 25 на третей выход блока 13 управлени  с генератора 36 одиночных импульсов на счетный вход второго счетчика 11 и вход. сдвига ре гистра 15 начнут поступать тактовые импульсы, количество которых задано кодом масштаба. При уменьшении основного размера графика периодическо функции в 4 раза достаточно двух импульсов и наступает переполнение сче чика 11. Этот сигнал переполнени  че рез седьмой вход блока 13 установит триггер 35 в нулевое состо ние и сдвиг содержимого выходного регистра 15 прекратитс . После прихода управл ющего сигнала на вход 19 устройства процесс ввода информации аналогичен вьш1еописанному дл  дескриптов. Вход 20 программировани  блока 10 пам ти используетс  только при записи в него информации. В этом случае информационный выход блока 10 пам ти становитс  его информационным входом. В св зи с этим предлагаемое устройство обладает универсальностью, так как позвол ет пользователю записать с помощью программатора в блок пам ти необходимую дл  ввода информацию в зависимости от решаемых задач. Таким образом, введение новых элементов i первого и второго счетчиков, первого и второго триггеров, второго элемента ИЛИ, последовательно соединенных элемента задержки и третьего триггера, блока пам ти, а также ирвых св зей предоставл ет пользователю . возможность замены кодов алфавита и дескрипторов в готовом устрюйстве и использование одной и той же клавиатуры как дл  ввода в ЭВМ кодов символов , так и точечно-позиционной информации и графиков периодических функций с различным масштабом изображени . Это расшир ет область применени  предлагаемого устройства и дает возможность использовать его дл  решени  более широкого круга задач без доработки или доукомплектовани  д6полнительными узлами, а также упрощает устройство и, как следствие, ведет к уменьшению габаритов лицевой панели клавиатуры.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее блок коммутационных элементов, одни-выходы которого соединены с входами шифратора, одни выходы которого соединены с информационными входами первого регистра, второй регистр, выходы которого являются одними выходами устройства, а разрешающий вход соединен с первым выходом блока управления, первый вход которого соединен с выходом формирователя одиночного импульса, а второй является первым входом устройства, первый элемент ИЛИ, входы . которого соединены с другими выходами шифратора, отличающееся тем, что, с целью расширения области применения путем обеспечения ввода как символьной, так и графической информации, в него введены первый и второй счетчики, второй элемент ИЛИ, первый, второй и третий триггеры, элемент задержки и блок памяти, адресные входы которого соединены с выходами первого регистра и первого счетчика, выходы блока памяти соединены с информационными входами второго регистра и входом формирователя одиночного импульса, другой выход блока коммутационных элементов сое динен с единичным входом первого
    Триггера, выход которого соединен с третьим входом блока управления, четвертый вход которого соединен с выходом второго триггера, единичный вход которого соединен с выходом второго элемента ИЛИ, входы которого сое· динены с установочными входами второго счетчика и третьими выходами бло ка коммутационных элементов,управляющий вход первого регистра соединен с пятым входом блока управления и первым выходом третьего триггера, второй выход которого является другим выходом устройства, а единичный вход соединен через элемент задержки с выходом первого элемента ИЛИ и шестым входом блока управления, второй выход которого соединен с установочными входами первого, второго и третьего триггеров, первого регистра, первого и второго счетчиков, третий выход блока управления соединен с входом сдвига второго регистра и счетным входом второго счетчика, выход которого сое динен с седьмым входом блока управления, четвертый выход которого соединен с входом первого счетчика,, первый управляющий вход блока памяти соединен с .пятым выходом блока управления, а второй управляющий вход блока памя>
    ти является вторым входом устройства.
SU823532572A 1982-10-06 1982-10-06 Устройство дл ввода информации SU1089566A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823532572A SU1089566A1 (ru) 1982-10-06 1982-10-06 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823532572A SU1089566A1 (ru) 1982-10-06 1982-10-06 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1089566A1 true SU1089566A1 (ru) 1984-04-30

Family

ID=21042831

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823532572A SU1089566A1 (ru) 1982-10-06 1982-10-06 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1089566A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР Р 641432, кл. G 06 Р 3/02, 1977. 2. Авторское свидетельство СССР 491943, кл. Q 06 F 3/02, 1975 (поототип). *

Similar Documents

Publication Publication Date Title
KR950012080B1 (ko) 표시 제어 장치
EP0141357B1 (en) Monitor circuit
JPS5920139B2 (ja) デ−タバツフアメモリ
US3822378A (en) Addition-subtraction device and memory means utilizing stop codes to designate form of stored data
GB1332797A (en) Programme interrupt facilities in data processing systems
GB2106690A (en) Display with protection during interruption
US3964028A (en) System and method for evaluating paging behavior
JPS6037477B2 (ja) デイスプレイ装置
SU1089566A1 (ru) Устройство дл ввода информации
US3594565A (en) Round off apparatus for electronic calculators
GB1594066A (en) Method and arrangement for speeding up the calculation of the address of a microinstruction in a data processing system
KR920005607B1 (ko) 문자 표시 장치
JPS649635B2 (ru)
SU1161950A1 (ru) 8-Битный микропроцессор
US4320396A (en) Numerical value input display
SU1076937A1 (ru) Устройство дл сдвига строк текста на экране электронно-лучевой трубки
SU684539A1 (ru) Устройство дл логарифмировани чисел
SU966685A2 (ru) Устройство дл сопр жени
SU1520534A1 (ru) Устройство дл моделировани конечных автоматов
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU913359A1 (ru) Устройство для сопряжения 1
SU881825A1 (ru) Устройство дл цифровой индикации
KR910002930B1 (ko) 마이크로콤퓨터용 펄스입출력처리장치
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1566339A1 (ru) Устройство дл отображени графической информации