SU1088000A1 - Устройство дл формировани тестов субблока логического блока - Google Patents
Устройство дл формировани тестов субблока логического блока Download PDFInfo
- Publication number
- SU1088000A1 SU1088000A1 SU833546086A SU3546086A SU1088000A1 SU 1088000 A1 SU1088000 A1 SU 1088000A1 SU 833546086 A SU833546086 A SU 833546086A SU 3546086 A SU3546086 A SU 3546086A SU 1088000 A1 SU1088000 A1 SU 1088000A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- clock
- group
- pulse
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
Изобретение относитс к техниче скому диагностированию дискретных устройств автоматики и св зи, а именно к устройствам .формировани тестов проверки работоспособности. Известно устройство дл формировани тестов диагностировани дл п верки работоспособности субблока, содержащее дискретный объект в виде логической модели, заданной в анали. ческой форме, генератор случайных чи сел, модулирующее устройство t Путем подстановки значений вход НЬ1Х переменных в аналитические функ ции, задающие логическую моДель с помощЫо моделирующего блока, опреде л ют значени входных и выходных си налов субблока и таким образом формируют тесты проверки работоспособности субблоков. Аналитическа обра ботка логической модели дл построе ни текстов с помощью модулирующего блока представл ет собой достаточно сложную процедуру и требует разборки аналитической модели субблока. Наиболее близким к изобретению по технической сущности вл етс устройство дл формировани тестов, содержащее задающий генератор, комму татор, счетчики тактов, логических выводов, тактов синхронизации, выходов синхронизации, блок управлени , дешифратор адреса, генератор случайных чисел, четыре схемы сравнени , регистр, формирователь уровней, дешифратор выходов синхронизации, регистр начальных условий, причем первый, второй, третий и четвертый выходы блока управлени соединены соответственно со счетными входами счетчиков логических выходов, выходов синхронизации, тактов синхронизации и тактов, выходы которых соединены с первыми группами входов первой, второй ., третьей и четвертой схем сравнени , вторые группы входов которых соединены соответственно с первой, второй, третьей и четвертой группами выходов регистров начальных условий, вход которого соединен с выходом коммутатора и первым входом генератора случайных чисел, второй вход которого соединен с п тым выходом блока управлени , выход генератора случайных чисел соединен с первым входом регистра, второй вход которого соединен с выходом дешифратора адреса, вход которого соединен с выходом счетчика лохических выхо00 дов, выход счетчика синхронизации соединен со входом дешифратора выходных сигналов, -выходы дешифратора выходов синхронизации и регистра cor единены с соответствующими входами .формировател уровней, выходы которого вл ютс выходами устройства, вхо.ды коммутатора вл ютс входами устройства, выходы четырех схем сравнени соединены с соответствующими входами блока управлени , вход-выход блокауправлени вл етс входомвыходом устройства . Недостатками известного устройства вл ютс его сложность и то, что тесты формируютс без учета условий, в которых работает субблок. Более целесообразно вл етс формирование теста, соответствующего реальному режиму работы устройства. Целью изобретени вл етс повышение контролирующей способности тестов. Поставленна цель достигаетс тем, что в устройстве дл формировани тестов субблока логического блока, содержащее счетчик и генератор тактовых импульсов, коммутатор, введены блок регистрации, блок формировани импульсов и элемент ИЛИ, причем выход переполнени счетчика тактовых импульсов соединен с первым входом элемента ИЛИ, выход которого соединен с входом запрета генератора тактовых импульсов и входом запуска блока регистрации, входы первой информационной группы которого соедине ны с соответствующими сигнальными входами блока формировани импульсов и соответствующими выводами контролируемого субблока, информационные выходы счетчика тактовых импульсов соединены с второй группой информационных входов блока регистрации выход конца регистрации которого соединен с установочным входом счетчика тактовых импульсов и входом за пуска генератора тактовых импульсов, вход синхронизации блока регистрации соединен с первым выходом генератора тактовых импульсов, второй выход которого соединен с входом синхронизации логического блока, группа выходов блока формировани импульсов соединена с группой входов коммута- тора, выход которого соединен со счетным входом счетчика импульсов, группа выходов коммутатора соединена с группой управл ющих входов формировател импульсов, выход которого соединен с вторым входом элемента ИЛИ. На фиг. I приведена структурна схема устройства дл формировани тестов субблока логического блока; на фиг.2 - структурна схема блока документировани ; иа фиг.З - структурна схема блока формировани импульсов. Устройство дл формировани тесто субблока логического блока содержит контролируемый субблок I, соединенный с эталонным логическим блоком 2группу 3 входов эталон юго логичеческого блока,, блок 4 регистрации, блок 5 формировани импульсов, элемент ИЛИ 6, коммутатор 7, счетчик 8 тактовых импульсов, генератор 9 такт товых импульсов. Блок А регистрации (фиг.2) содержит регистр-10 сдвига, шифратор II и телеграфный аппарат 12. Блок 5 формировани импульсов (фиг. содержит группу I3 формирователей импульсов, группу 14 элементов И и элемент ИЛИ 15. В качестве коммутатора 7 использ етс двухгалетный переключатель, позвол ющий подключить к счетному входу счетчика 8 тактовых импульсов любой контакт субблока I и подающий завершающий сигнал на первый вход соответствующего ему элемента И гру пы 1А блока 5 формировани импульсо Генератор 9 тактовых импульсов . имеет два выхода. Сигналы на первом выходе генератора 9 управл ютс сигналом с выхода элемента ИЛ1 6, сигналы на втором выходе генератора9 присутствуют посто нно.(ЕдиничньА сигнал с выхода элемента РШИ 6 запр щает прохождение импульсов на первы выход генератора 9 ). г Устройство работает следующим об разом. Субблок 1 подключаетс к эталонному логическому блоку 2 через крос плату, позвол ющую подключить блок регистрации н блок 5 формировани импульсов. Собственный генератор блока 2 отключаетс и вместо него с цепи тактовой частоты логического блока 2 подключаетс второй выход, генератора 9 тактовых импульсов. На логическом блоке 2 с помощью органо управлени устанавливают один из режимов его работы, например,Само .контроль или На себ . В случае отсугс и органов управлени у логического блока 2 возможно поступление сигналов управлени по входам извне, например,от имитйтора внешних сигналов . Затем на устройство дл формировани тестов субблока логического . блока с помощью коммутатора 7 устанавливаетс номер контакта субблока 1, по которому поступает последовательность импульсов (тактова частот та I от логического блока 2 на субблок I. Таким образом, к счетчику 8 тактовых импульсов подключаютс тактовые импульсы и в то же врем с коммутатора 7 подаетс сигнал, за- прещакиций прохождение через соответствующий элемент И группы 14 сигналов с.формировател импульсов группы 13, подключенного к тактовым импульсам. Вначале подаетс питание на устройство дл формировани тестов субблока логического блока, а затем - на эталонный логический блок 2 вместе с субблоком 1. При изменении состо ни сигнала на одном из контактов субблока 1 на выходе соединенного с ним формировател импульсов группы 13 блока 5 формируетс импульс. (Формирователи импульсов группы 13 формируют импульс определенной длительности при изменении входного сигнала от О к .1 или от 1 к О). Все элементы И группы 14 блока 5,кроме одного, соединенного с импульсами тактовой частоты, открыты сигналами коммутатора 7 дл прохождени импульсов с выходов формирователей группы 13. Поэтому при изменении уровн сигнала , хот бы одного из контактов субблока 1,на выходе блока формнровани импульсов по вл етс сигнал, который через элемент ИЛИ 6 запрещает подачу тактовых импульсов на логический блок 2 и запускает блок 4 регистрации путем записи единичного сигиала в первый разр д регистра 10 сдвига.- Тактовые импульсы с первого выхода генератора 9 продви1ают этот единичный сигнал по регистру Ш сдвига и с помощью шифратора 11 передают последовательно состо ние сигналов на контактах субблока 1 и пока зание счетчика 8 на телеграфный аппарат . Длина регистра 10 сдвига равна , где m - разр дность счетчика 8, п - количество контактов суб1 . По окончании регистрации блока на телеграфном аппарате зафиксируетс перва строка теста, включакица в себ состо ние входных и выходных цепей субблока I и отсчет времени счетчика 8. После этого сигналом конца регистрации запускаетс второй выход генератора 9 и собираетс в исходное состо ние счетчик 8.
Очередное изменение состо ни уровн сигнала на контактах субблока вновь включает в работу блок 4 регистрации , который формирует очередную строку теста.
При длительном отсутствии иэмёнег ни уровн сигналов на контактах субблока I на выходе счетчика 8 тактовых импульсов формируетс сигнал
переполнени , по которому происходит запуск блока 4 регистрации.
Таким образом, по изменению уровней сигналов на контактах субблока и по переполнению счетчика 8 такто вых импульсов формируетс таблица теста до окончани работы в заданном режиме эталонного логического блока 2« Предложенное устройство позвол ет формировать тест без перевода в аналитическую форму схем разработанных субблоков и без их математической обработки с помощью моделирующего блока, что упрощает процесс формирова ни тестов и повышает их коррелирующую способность, так как повтор ют работу субблока в рабочих режимах.
(ftf y Wi9 ljijf 9
; Составитель В.Гречнев Рёдактор Т.КугрышеваlE2SE fi H ggS..SopgeKT2P l il f25fP® J55
Заказ 2674/46Тираж 699Подписное
1ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 3035 Москва Ж-35 Ра шска наб,
Филиал ПИП Патент, г. Ужгород, ул. Проектна , 4
Claims (1)
- УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ТЕСТОВ СУББЛОКА ЛОГИЧЕСКОГО БЛОКА, содержащее счетчик и генератор тактовых импульсов, коммутатор, отличающееся тем, что, с целью повышения контролирующей способности тестов, в него введены блок регистрации, блок формирования импульсов и— элемент ИЛИ, причем выход переполнения счетчика тактовых импульсов соединен с первым входом элемента ИЛИ, выход которого соединен с входом запрета генератора тактовых импульсов и входом запуска блока регистрации, входы первой информационной группы которого соединены с соответствующими сигнальными входами блока формирования импульсов и соответствующими выводами контролируемого субблока, информационные выходы счетчика тактовых импульсов соединены с второй группой информационных входов блока регистрации, выход конца регистрации которого соединен с установочным входом счетчика тактовых импульсов и входом запуска генератора тактовых импульсов, вход синхронизации блока регистрации соединен с первым выходом генератора тактовых импуль- (S сов, второй выход которого соединен с входом синхронизации логического блока, группа выходов блока формирования импульсов соединена с группой входов коммутатора, выход которого соединен со счетным входом счетчика импульсов, группа выходов коммутатора соединена с группой управляющих входов формирователя импульсов, выход которого соединен с вторым входом элемента ИЛИ.0008801ПБ >1 1088000 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833546086A SU1088000A1 (ru) | 1983-01-31 | 1983-01-31 | Устройство дл формировани тестов субблока логического блока |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833546086A SU1088000A1 (ru) | 1983-01-31 | 1983-01-31 | Устройство дл формировани тестов субблока логического блока |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1088000A1 true SU1088000A1 (ru) | 1984-04-23 |
Family
ID=21047461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833546086A SU1088000A1 (ru) | 1983-01-31 | 1983-01-31 | Устройство дл формировани тестов субблока логического блока |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1088000A1 (ru) |
-
1983
- 1983-01-31 SU SU833546086A patent/SU1088000A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Капачев А.С.Автоматизированное построение контрольных тестов дл элементов замены ЦВМ. М., Институт точной механики и вычислитель-, ной техники АН СССР им. А.С.Лебедева, 1975, с.10. 2. Авторское свидетельство СССР К 477А13, кл. G Об F 11/00, 197 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1088000A1 (ru) | Устройство дл формировани тестов субблока логического блока | |
US5005193A (en) | Clock pulse generating circuits | |
JPS5939707B2 (ja) | デジタル信号処理器の機能確認装置 | |
US2771600A (en) | Universal station identification signal keyer for use in grounded aviation trainers | |
SU1231504A1 (ru) | Устройство дл контрол логических блоков | |
SU1283774A2 (ru) | Устройство дл контрол логических узлов | |
SU1203569A1 (ru) | Устройство дл приема и передачи информации | |
SU1256159A1 (ru) | Генератор псевдослучайных чисел | |
SU1213534A1 (ru) | Устройство допускового контрол | |
SU477413A1 (ru) | Устройство дл формировани тестов | |
SU1019468A1 (ru) | Устройство дл моделировани систем группового числового программного управлени | |
SU1406742A1 (ru) | Генератор испытательных сигналов | |
SU1448397A1 (ru) | Устройство синхронизации | |
SU1541613A1 (ru) | Устройство дл задани тестов | |
SU1624457A1 (ru) | Устройство дл формировани тестовых сигналов | |
SU873466A2 (ru) | Устройство дл опроса информационных датчиков | |
RU94001388A (ru) | Генератор n-значной псевдослучайной последовательности | |
SU970321A1 (ru) | Устройство дл управлени процессом сварки | |
SU1636991A1 (ru) | Формирователь последовательности импульсов | |
SU1182520A1 (ru) | Устройство дл контрол интегральных схем | |
KR920003696A (ko) | 다중방식 시스템의 데이타 전송장치 | |
SU1183972A1 (ru) | Устройство дл имитации отказов дискретной аппаратуры | |
SU1649550A1 (ru) | Устройство дл контрол логических блоков | |
SU1160260A1 (ru) | "cпocoб дeфektaции пoдшипhиkob kaчehия" | |
SU1173449A1 (ru) | Устройство дл контрол блоков пам ти |