SU1624457A1 - Устройство дл формировани тестовых сигналов - Google Patents
Устройство дл формировани тестовых сигналов Download PDFInfo
- Publication number
- SU1624457A1 SU1624457A1 SU874327389A SU4327389A SU1624457A1 SU 1624457 A1 SU1624457 A1 SU 1624457A1 SU 874327389 A SU874327389 A SU 874327389A SU 4327389 A SU4327389 A SU 4327389A SU 1624457 A1 SU1624457 A1 SU 1624457A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- generator
- input
- output
- test
- group
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано при тестовой диагностике . Целью изобретени вл етс расширение функциональных возможностей устройства за счет обеспечени формировани последовательности стимулирующих сигналов и изменени их параметров в зависимости от комбинации кодовых слов тестовой информации . С этой целью в устройство, содержащее генератор л ютеых импульсов, генератор тесгэв, репсi о и Ьлок синхронизации, введены две схемы сравнени и групп ч i ; ; элементов И. 4 ил
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при тестовой диагностике.
Цель изобретени - расширение функциональных возможностей устройств за счет обеспечени формировани последовательности стимулирующих сигналов и изменени их параметров в зависимости от комбинации кодовых слов тестовой информации .
.На фиг.1 представлена Функциональна схема устройства дл формировани тестовых сигналов, на фиг.2 - временна диаграмма работы устройства; на фиг.З - функциональна схем блока синхронизации: на фиг.4 - функциональна схема генератора тестов.
Устройство дл формировани тестовых сигналов (фиг.1) содержит генератор 1 тактовых импульсов, генератор 2 тестов, регистр 3, первую схему 4 сравнени , вторую схему 5 сравнени , блок 6 синхронизации, первый элемент И 7 группы, группу элементов И 8 и n-ый элемент И 9 группы.
Сигналы н т рходах , sbixo, со ответе вую-дих УЗЛСР i блоков устройства оба-. v ченм на фиг.0 позици ми 1C 23.
Блок 6 синхронизации (фиг.З содержит элемент-. НГ- 24 ;.i 21, элемент И-НЕ R и три триггэрл 1}7- 19. Генератор 2 . .стои (.флг/) содержит счетчик 30 и блок З1 пам ти
Устрсйстьо длг- формирс. эни rec i ot-ы;: сигналов работает следующим образам.
В исходное состо ние оно приводитс подачей сигнала начальной установи (Hv).
Генератор 1 тактовых импульсов гр ;- кожцает свею работу на врем действи сигнала НУ.. Генератор 2 тестов по сиг.чалу НУ устанавливаетс в начальное состо ние. ;;о торое характеризуетс тем, что на информационные входы регистра 3, на первые входы схемы 4 сравнени с первых выходе:; генератора 2 тестов подаетс первое кодовое слово. На вторых выходах генератспа 2 тесто-: выставлено последнее слово цикла, выбранное по адресному входу генератора тестов нг вход схемы 5 сравнени . Сигнал НУ, действу на регистр 3 (по первому ьходу
Н
ir
Vac - j
Г
i
Н
Јь
pi
Р
,А,1вжЗ
нччэльной установки), устанавливает его в нулевое состо ние.
В блоке 6 синхронизации сигнал НУ устанавливает выход сигнала Старт в 1, выход Стоп в О , на третьем выходе устанавливаетс разрешающий сигнал 1, на выходе схемы 5 сравнени устанавливаетс сигнал О. На выходах схемы 4 сравнени устанавливаютс сигналы в зависимости от состо ни разр дов кодовых слов с первого генератора 2 тестов и с выхода регистра 3 (1 - при равенстве соответствующих разр дов, О - при их неравенстве). Эти сигналы поступают на вторые входы элемента И 7 элементов И 8 группы и п-го элемента И 9 группы. Таким образом, по зторым входам элемента И 7, элементов И 8 группы и элемента И 9 будут подготовлены к открытию те элементы, на которые поступают сигналы равенства разр дов кодовых слсв. По первым входам элемент И 7, элементы И 8 группы и элемент И 9 закрыты нулевым уровнем с вывода генератора 1. По третьим входам каждый элемент в группе 8 и г,-ыи элемент И S группы будут закрыты нулевым уровнем с выхода предыдущего г.лемвг та.
По сн тии CHI нала НУ генератор 1 начинает выдавать тактовые импульсы, которые поступают на пероые входы элемента И 7, элементов И 8 группы и n-го элемента И 9 группы, а также на синхровход первого разр да регистр,, 3 и на синхровход блока б синхронизации, устанавлива выход сигна- па Старт в О.
Рассмотрим работу устройства дл формировани сетевых сигналов в предположении , что в серии кодовых слов с выхода генераторе 2 тестов измен ютс только прр- вые два и посчедчий разр ды (остальные разр/дн наход т в нулевом состо нии). Первое кодовое счово генератора 2 тестов, установленное по сигналу НУ, и последнее р сеоии кодовых слов будут равны соответственно 101 и 01 1,
По заднему фронту первого импульса генератора 1 тактовых импульсов (фиг.2, диаграмма 10) происходит переключение первого разр да регистра 3 (фиг 2, диаграмма 12.
Элемент И 7 во врем действи первого импульса закрыт сигналом неравенства первых разр дов кодового слова генератора 2 тестов и сигнала на выходе регистра 3 (.2, диаграмма 12). Нулевой уровень с выхода элемента И 7 во врем действи первого тактового импульса удерживает в закрытом состо нии первый элемент И в группе элементов 8, выход которою в свею
очередь удерживает закрытым следующий элемент, и т.д.
На врем действи второго тактового импульса первые разр ды кодовых слов с
выхода генератора 2 тестов и выхода регистра 3 равны (фиг.2, диаграммы 11 и 12 соответственно). Сигналом равенства с выхода схемы 4 сравнени , котора представл ет собой группу элементов
0 Исключающее ИЛИ, открываетс элемент И 7, пропуска на синхровход второго разр да регистра 3 тактовой импульс (фиг.2, диаграмма 18). Так как во врем действи второго тактового импульса первые разр ды
5 кодовых слов с выхода генератора 2 тестов и выхода регистра 3 равны (фиг.2, диаграммы 11, 12, 13 и 14), то переключени этих разр дов не происходит.
Второй тактовый импульс с выхода по0 следнего элемента 8 группы поступает на синхровход последнего разр да регистра 3 и переключает его (фиг.2, диаграмма 16). Последний (n-ый) элемент И 9 группы на врем действи второго тактового импульса
5 удерживаетс закрытым сигналом неравенства с выхода схемы 4 сравнени . Таким образом, после второго тактового импульса на выходе регистра 3 устанавливаетс кодовое слово, равное кодовому слову генерато0 ра 2 тестов, при этом по каждому тактовому импульсу происходило переключение одного разр да регистра 3
Третий тактовый импульс проходит через открытый элемент И 7, элементы И 8
5 группы и с выхода n-го элемента И 9 группы поступает на выход синхронизации устройства дл формировани тестовых сигналов и на тактовый вход генератора 2 тестов. По заднему фронту этого импульса счетчик 30 в
0 генераторе 2 тестов перек помаетс и выставл ет адрес нового кодового слова, которое выставл етс на первом выходе гечзратора 2 тестов (фиг.2, диаграммы 11, 13 и 15).
5 Задним фронтом этого импульса тактируетс формирование кодового слова на выходе устройства дл формировани тестовых сигналов (фиг.2, диаграммы 19 и 20). Пусть следующее кодовое слово будет
0 равно 01,..., О, т.е. по отношению к предыдущему измен ютс три разр да кодового слова. Аналогично рассмотренному выше примеру, по первому тактовому импульсу с выхода генератора 1 тактовых импульсов
5 переключаетс первый разр д регистра 3, по второму импульсу - его второй разр д, по третьему - последний разр д. Таким образом , дл формировани каждого кодового слова на выходе регистра 3 используетс столько импульсов генератора 1 тактовых
импульсов, сколько разр дов регистра 3 должно переключатьс , а переключение разр дов производитс последовательно от первого разр да к последнему и на ПЫУОДЭ устройства дл формировани тестовых сигналов каждый переключаемый сигнал по вл етс с задержкой в один период от предыдущего перекл о оемого сигнала и также с задержкой в один период ПОЯВЛРЮТ- с сигналы СИ на выходе строГсгва
После того, как регис i p 3 переключитс последним кодовый словом генератор } тестов (в данном случае 01 .1) схема 5с р ц- нени (котора представл ет ссбой группу элементов Исключающее ИЛИ выходы которых и вход сигнала СИ собраны нэ схеме совпадени ) пропустит на вход пуска блока б синхронизации сигнэт СИ, задний фронт которого запускает блок 6 синхронизации, который вырабатывает смгьаль1 СТОП, СТАРТ и сигнал запрещение с третьего выхода (фиг 2, диаграммы 21, 22, 23), который по второму входу начальной установки регистра 3 устанавливает регистр о нулевое состо ние, а по управл ющему входу генератора 2 тестов устанавливает его в началь ное состо ние, и цикл выдачи тестовых сигналов повтор етс
При этом должно выполн тьс требовэ ние к длитепьности тактового импульса
Ти по отношению к задержке переключени
Тз на элементах И 7, 8 и 9
ги 2,
i
гз
Таким образом, при формировании стимулирующих сигналов с задержками фронтов на выходе устройства проводи гсч сравнение состо ни разр дов тутовых сигналов, действующих вдаьныи VONT п последующим и с формированием последе вательности переключени измен ющихс разр дов с соответствующими чацепжмми между фронтами
Claims (1)
- Формула изобретени Устройство дл формировани тестовых сигналов содеожащес генератор тактовых импульсов, генгратор тестов реп-гтр и блоксинхронизации, отличающеес тем что, с целью расширени функциональных возмож юстей за счет обеспечени форми ровани по лрдозчтел юсти сшмулирую- 5 щих сигналов и изменени их параметров в за-jiici мооти от комби.«ации кодовых слов т гюы-й информации, оно содержит две схемы сравнени и группу из п элементов И, при этом выхоа генератора тачтовых им0 пульсов соединен с первыми входами элементов И группы, синлровходом блока г in | ЫхПации и нхровхрдом первого раз рчда регисipa, второй ход 1-го элемента И группы (1 i гО подключен к i-му разр ду5 выхода скемы сравнени , первый инфор«- эционн й генератора тестов сое/1 м с t«M ин -г-рмэ i ,нным ехо- TQV n i . - ч,, с п информа- ционн м РУГ дом ppi, стра выход которого0 подключен , ттрог-j ич о мзчионному вхгду ПРОБ ч схемы ср рнекм перзому информационному пгоро 1 схемы сравнени и о N РИ/Ч информационным выходом ict-тии вход i-io элеЈ мбнтэ / rovnr % .° пррвого соединен с (i Ьго с :н г И группы, кроме того Bbivyi, : мемта И группы, кроме п го, годключеч ( сикхооеходу (+1)-го разр да регигтпэ о-го элемента И груп0 пы соединен с тактовым входом генератора тестов про jriT-j±iH4 .1 схемы С .Я е- iMq- v,. -г т выходом си -хрг ни а- и иустро 1 твг-- р op.i-л пука генератора так- 1,мпульслв и (счепатора тестов, вход5 начапьной уста f тока с нлронизации и первый вход начальной устанопки регистра ибьег1 :знь п о пач/ют вход начальной у-тчно ки устроис. г з второй информационны з,гд г не, c-ij i ,естов Г1одключен0 Б)Орсму иифор- .тционнсму входу второй схемь сравнени , выход которой соединен с входом пуска блока синхронизаиии, первый и второГ выход которого вл ютс выходами п/гналов Стаот и Степ устройства,5 a ipei, : -, д синхронизации подключен .ч poj(.ео..зющочу входу (внрратора тестов ыооом влОДу начальной ,ст новки регистраФиг. 1ю нrmJTJlJTJmJlJIJlJm JlJTLRгЛЛ ЯЛTLflЛППг/о /О)1 /О Ос/гОт 5OmWОт 1,7, 8,9,3лс/ fгпСтопСтартHab,2Фиг.Зна 5 на J,V
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874327389A SU1624457A1 (ru) | 1987-11-16 | 1987-11-16 | Устройство дл формировани тестовых сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874327389A SU1624457A1 (ru) | 1987-11-16 | 1987-11-16 | Устройство дл формировани тестовых сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1624457A1 true SU1624457A1 (ru) | 1991-01-30 |
Family
ID=21335958
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874327389A SU1624457A1 (ru) | 1987-11-16 | 1987-11-16 | Устройство дл формировани тестовых сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1624457A1 (ru) |
-
1987
- 1987-11-16 SU SU874327389A patent/SU1624457A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 3883801. кл. G 06 F 11/26, опублик. 1975. Авторское свидетельство СССР IXfe 1324030, кл. G 06 F 11/26, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1624457A1 (ru) | Устройство дл формировани тестовых сигналов | |
SU1260962A1 (ru) | Устройство дл тестового контрол временных соотношений | |
SU1645954A1 (ru) | Генератор случайного процесса | |
SU1338031A1 (ru) | Устройство дл формировани импульсов | |
SU898409A1 (ru) | Распределитель импульсов | |
JPS5939707B2 (ja) | デジタル信号処理器の機能確認装置 | |
SU1256159A1 (ru) | Генератор псевдослучайных чисел | |
SU1578714A1 (ru) | Генератор тестов | |
RU94001388A (ru) | Генератор n-значной псевдослучайной последовательности | |
SU1552198A1 (ru) | Устройство дл моделировани систем передачи данных | |
SU485437A1 (ru) | Генератор циклов | |
SU1597881A1 (ru) | Устройство дл контрол дискретных сигналов | |
SU738177A1 (ru) | Счетчик на кольцевом регистре | |
SU1656549A1 (ru) | Устройство дл вычислени логических производных многозначных данных | |
SU1010639A1 (ru) | Устройство дл передачи сигналов | |
SU1377859A1 (ru) | Сигнатурный анализатор | |
SU1347161A1 (ru) | Формирователь пачек импульсов | |
SU687407A1 (ru) | Цифровой частотомер | |
SU1746520A2 (ru) | Синхронизатор импульсов | |
SU1494015A1 (ru) | Устройство дл перебора сочетаний | |
SU813429A1 (ru) | Устройство управлени цифровойиНТЕгРиРующЕй СТРуКТуРы | |
SU1292204A1 (ru) | Устройство дл приоритетного распределени абонентов | |
SU1361527A1 (ru) | Распределитель импульсов | |
SU741272A1 (ru) | Синтезатор р да фурье в базисе пр моугольных функций | |
SU1010611A1 (ru) | Устройство дл синхронизации многомашинных комплексов |