SU1087977A1 - Iformation input device - Google Patents

Iformation input device Download PDF

Info

Publication number
SU1087977A1
SU1087977A1 SU833539226A SU3539226A SU1087977A1 SU 1087977 A1 SU1087977 A1 SU 1087977A1 SU 833539226 A SU833539226 A SU 833539226A SU 3539226 A SU3539226 A SU 3539226A SU 1087977 A1 SU1087977 A1 SU 1087977A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
decoder
inputs
outputs
Prior art date
Application number
SU833539226A
Other languages
Russian (ru)
Inventor
Владимир Меерович Валкин
Original Assignee
Курский Завод "Счетмаш"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Курский Завод "Счетмаш" filed Critical Курский Завод "Счетмаш"
Priority to SU833539226A priority Critical patent/SU1087977A1/en
Application granted granted Critical
Publication of SU1087977A1 publication Critical patent/SU1087977A1/en

Links

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее коммутатор, первый дешифратор, первый счетчик, формирователь одиночного импульса, элемент И и группы коммутационных элементов, выходы которых соЬтветственно объедин ены и подключены к информационным входам коммутатора, одни информационные выходы первого счетчика подключены к входам первого дешифратора и  вл ютс  информационными выходами устройства, а другие соединены с адресными входги и коммутатора, выход которого соединен с входом формировател  одиночного импульса, выходы первого дешифратора соответственно соединены с входами коммутационных элементов групп, первый вход элемента И  вл етс  тактовым входом устройства, а выход подключен к счетному входу первого счетчика, отличающе-, е с   тем, что, с целью повышени  быстродействи  устройства, в него введены триггер, элемент И-НЕ, второй дешифратор и второй счетчик, выходы которого подключены к входам второго дешифратора, счетный и установочный входы - к выходам переноса первого счетчика и триггера соответственно, первый и второй установочные входы триггера подключены к выходам формировател  одиночного илшульса и инвертирующему выходу второго дешифратора соответственно, неинвертирующий выход второго дешифратора соединен с первым входом элемента И-НЕ, второй вход которого подключен к выходу S коммутатора, а выход - к второму входу элемента И и  вл етс  стробирующим выходом устройства. 00 | IUD vlA DEVICE FOR INPUT OF INFORMATION, containing a switch, the first decoder, the first counter, a single pulse shaper, an element AND and a group of switching elements, whose outputs are respectively connected and connected to the information inputs of the switch, one information output of the first counter is connected to the inputs of the first decoder and are information outputs of the device, while others are connected to address inputs and a switch, the output of which is connected to the input of a single pulse shaper, the outputs of the first the decoder is respectively connected to the inputs of the switching elements of the groups, the first input of the element I is the clock input of the device, and the output is connected to the counting input of the first counter, which is characterized by the fact that, in order to increase the speed of the device, -NO, the second decoder and the second counter, the outputs of which are connected to the inputs of the second decoder, the counting and installation inputs to the transfer outputs of the first counter and trigger, respectively, the first and second installation inputs of the trigger By connecting the output of the single ilshulsa and the inverting output of the second decoder, respectively, the non-inverting output of the second decoder coupled to the first input of AND-NO element, whose second input is connected to the output S of the switch and the output - to the second input of the AND gate and is a strobe output device. 00 | IUD vl

Description

Изобретение относитс  к автомати ке и вычислительной технике и предназначено дл  ввода информации. Известно устройство дл  ввода ин формации/ содержащее коммутатор, : группы коммутационных элементов, вхо ды которых объединены внутри каждой группы, а выходы соответствующих элементов всех групп объединены и соединены с соответствующими информационными входами коммутатора, последовательно соединенные первый и второй счетчики, выходы которых под ключены к адресным входам коммутато ра и к дешифратору, выходы которого подключены к входам коммутационных групп С 12. Недостаток данного устройства сЪстоит в малой достоверности ввода информации из-за дребезга контактов Наиболее близким к изобретению по технической сущности  вл етс  уст ройство дл  ввода информации, содержащее матрицу ко1чмутационных элементов , горизонтальные шины которой сое динены с входами коммутатора, генера тор импульсов, счетчик, выходы которого подключены к адресным входам коммутатора и, к дешифратору, выходы которого соединены с вертикальными шинами матрицы, элемент И, элемент задержки и триггер С2. Недостаток известного устройства заключаетс  в низком быстродействии из-за задержки уже установившегос  сигнала замыкани  коммутационных эле ментов на элементе задержки. Цель изобретени  - повышение быст родействи  устройства. Поставленна  цель достигаетс  тем что в устройство дл  ввода информации , содержащее коммутатор, первый дешифратор, первый счетчик, формирователь одиночного импульса, элемент И и группы коммутационных элементов выходы которых соответственно объединены и подключены к информационным входам коммутатора, одни информационные выходы первого счетчика подклю чены к входам первого дешифратора и  вл ютс  информационными выходами устройства, а другие соединены с адресными входами коммутатора,,выходкоторого соединен с входом формировател  одиночного импульса, выходы первого дешифратора соответственно соединены с входами коммутационных элементов групп, первый вход элемента И  вл етс  тактовым входом устрой ства, а выход подключен к счетному входу первого счетчика, введены триг гер, элемент И-НЕ, второй дешифратор и второй .счетчик, выходы которого подключены к входам второго дешифратора , счетный и установочный входы к выходам переноса первого счетчика и триггера соответственно, первый и второй установочные входы триггера подключены к выходам формировател  одиночного импульса и инвертирующему выходу второго дешифратора соответственно , неинвертирующий выход второго дешифратора соединен с первым входом элемента И-НЕ, второй вход которого подключен к выходу коммутатора , а выход - к второму входу элемента И и  вл етс  стробирующим выходом устройства. На чертеже приведена блок-схема устройства. Устройство содержит коммутатор 1, группы коммутационных элементов 2,первый счетчик 3, первый дешифратор 4, формирователь 5 одиночного импульса , второй счетчик 6, в торой дешифратор 7, триггер 8,элемент .И-НЕ 9, элемент И 10, ли ки  11 формировани  пере носа, тактовый вход 1 2 устройства, стробирующий выход 13. Устройство работает следующим образом . В исходном состо нии все коммута- . ционные элементы группы 2 разомкнуты и разрешающий потенциал с вьгхода элемента И-НЕ 9 поступает на вход элемента И 10, разреша  прохождение тактовых сигналов с входа 12 через элемент И 10 на счетный вход счетчика 3. Выходы первого счетчика 3  вл ютс  выходными шинами устройства и подключены к входу дешифратора 4 и к адресным входам коммутатора 1. С выхода дешифратора 4 последовательно подаютс  сигналы на входы групп коммутационных элементов 2. На выходе коммутатора 2 - нулевой потенциал, который о.беспечивает нали-чие единичного .потенциала на выходе элемента И-НЕ 9. Триггер 8 установлен в такое состо ние, что своим выходным сигналом он удерживает второй счетчик б в исходном состо нии, запреща  изменение его состо ни  по сигналам, поступающим по линии 11. На выходе дешифратора 7, подключенном к элементу И-НЕ 9, - нулевой потенциал, а на выходе, подключенном к триггеру 8 потенциал , разрешающий его работу по другому входу. При включении коммутационного элемента в одной из групп 2 во врем  совпадени  состо ни  счетчика 3 с кодом замкнутого элемента сигнгш с его выхода поступает на соответствующий информационный вход коммутатора 1 и на его выходе возникнет сигнал , по которому формирователь 5 импульсов сформирует импульс, устанавливающий триггер 8 в состо ние, разрешающее подсчет импульсов переноса на шине 11 счетчика 6. Так как на вход счетчика 3 продолжают поступать тактовые импульсы, то.он мен ет свое состо ние, формиру  последовательность импульсов на линии 11. СчетThe invention relates to automation and computing and is intended to enter information. It is known a device for inputting information / containing a switch,: groups of switching elements whose inputs are combined within each group, and the outputs of the corresponding elements of all groups are combined and connected to the corresponding information inputs of the switch, the first and second counters connected in series, the outputs of which are connected to address inputs of the switch and to the decoder, the outputs of which are connected to the inputs of the switching groups C 12. The disadvantage of this device is in the low reliability of the input information Due to contact bounce, the closest to the invention to the technical essence is an information input device containing a matrix of coupling elements, the horizontal buses of which are connected to the switch inputs, a pulse generator, a counter, the outputs of which are connected to the address inputs of the switch and to the decoder, the outputs of which are connected to the vertical tires of the matrix, the element And, the delay element and the trigger C2. A disadvantage of the known device is the low speed due to the delay of the already established signal of the switching of the switching elements on the delay element. The purpose of the invention is to increase the speed of the device. The goal is achieved by the fact that the input device containing the switch, the first decoder, the first counter, the single pulse shaper, the And element and the group of switching elements whose outputs are respectively combined and connected to the information inputs of the switch, one information output of the first counter is connected to the inputs the first decoder and are the information outputs of the device, while others are connected to the address inputs of the switch, the output of which is connected to the input of the driver A single pulse, the outputs of the first decoder are respectively connected to the inputs of the switching elements of the groups, the first input of the element I is the clock input of the device, and the output is connected to the counting input of the first counter, the trigger is entered, the element IS NOT, the second decoder and the second counter, the outputs of which are connected to the inputs of the second decoder, the counting and installation inputs to the transfer outputs of the first counter and the trigger, respectively, the first and second installation inputs of the trigger are connected to the outputs of the single and the pulse and the inverting output of the second decoder, respectively, the non-inverting output of the second decoder is connected to the first input of the NAND element, the second input of which is connected to the output of the switch, and the output to the second input of the element AND is the gate output of the device. The drawing shows a block diagram of the device. The device contains a switch 1, a group of switching elements 2, the first counter 3, the first decoder 4, the single pulse shaper 5, the second counter 6, in the second decoder 7, the trigger 8, the element. AND-9, the element 10, the formation 11 transfer, clock input 1 2 devices, strobe output 13. The device operates as follows. In the initial state, all commutated. The group 2 elements are open and the enable potential from the input of the element AND-NOT 9 enters the input of element 10, allowing the passage of clock signals from input 12 through element 10 to the counting input of counter 3. The outputs of the first counter 3 are the output buses of the device and are connected To the input of the decoder 4 and to the address inputs of the switch 1. From the output of the decoder 4, the signals to the inputs of the groups of switching elements 2 are successively fed. At the output of the switch 2, there is a zero potential, which provides for the presence of a single potential on the output of the NAND element 9. The trigger 8 is set to such a state that its output signal holds the second counter b in the initial state, prohibiting the change of its state by signals coming in on line 11. At the output of the decoder 7 connected to the element AND-NOT 9, - zero potential, and the output connected to the trigger 8 potential, allowing its work on another input. When the switching element in one of the groups 2 is turned on during the coincidence of the state of the counter 3 with the code of the closed element, the signal from its output goes to the corresponding information input of the switch 1 and a signal is generated at its output by which the driver 5 pulses will generate a pulse setting trigger 8 a state that permits the counting of transfer pulses on the bus 11 of counter 6. Since the clock pulses continue to flow to the input of counter 3, it changes its state, forming a sequence of pulses Research 11. Account

Claims (1)

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее коммутатор, первый дешифратор, первый счетчик, формирователь одиночного импульса, элемент И и группы коммутационных элементов, выходы которых соответственно объединены и подключены к информационным входам коммутатора, одни информационные выходы первого счетчика подключены к входам первого дешифратора и являются информационными выходами устройства, а другие соединены с адресными входами коммутатора, выход которого соединен с входом формирова- теля одиночного импульса, выходы первого дешифратора соответственно соединены с входами коммутационных элементов групп, первый вход элемента И является тактовым входом устройства, а выход подключен к счетному входу первого счетчика, отличающе-, е с я тем, что, с целью повышения быстродействия устройства, в него введены триггер, элемент И-НЕ, второй дешифратор и второй счетчик, выходы которого подключены к входам второго ‘ дешифратора, счетный и установочный входы - к выходам переноса первого счетчика и триггера соответственно, первый и второй установочные входы триггера подключены к выходам формирователя одиночного импульса и ин- вертирующему выходу второго дешифра тора соответственно выход второго дешифратора соединен с первым входом элемента И-НЕ, рой вход которого подключен к вто коммутатора, а выход - к второму вх ду элемента И и является стробирующим выходом устройства.A device for inputting information, comprising a switch, a first decoder, a first counter, a single pulse shaper, an I element, and groups of switching elements whose outputs are respectively combined and connected to the information inputs of the switch, one information outputs of the first counter are connected to the inputs of the first decoder and are information outputs devices, while others are connected to the address inputs of the switch, the output of which is connected to the input of the single pulse shaper, the outputs of the first decryption The actuators are respectively connected to the inputs of the switching elements of the groups, the first input of the AND element is the clock input of the device, and the output is connected to the counting input of the first counter, characterized in that, in order to increase the speed of the device, a trigger, the And element is introduced into it -NOT, the second decoder and the second counter, the outputs of which are connected to the inputs of the second decoder, the counting and installation inputs - to the transfer outputs of the first counter and trigger, respectively, the first and second installation inputs of the trigger are connected to the outputs of the single pulse shaper and the inverting output of the second decoder of the torus, respectively, the output of the second decoder is connected to the first input of the AND-NOT element, the swarm input of which is connected to the WTO of the switch, and the output to the second input of the AND element and is the gate output of the device. SU.„, 1087977SU. „, 1087977 I « >0 >I "> 0>
SU833539226A 1983-01-10 1983-01-10 Iformation input device SU1087977A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833539226A SU1087977A1 (en) 1983-01-10 1983-01-10 Iformation input device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833539226A SU1087977A1 (en) 1983-01-10 1983-01-10 Iformation input device

Publications (1)

Publication Number Publication Date
SU1087977A1 true SU1087977A1 (en) 1984-04-23

Family

ID=21045167

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833539226A SU1087977A1 (en) 1983-01-10 1983-01-10 Iformation input device

Country Status (1)

Country Link
SU (1) SU1087977A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР If 634261, кл. G 06 F 3/02, 1979. 2. Авторское свидетельство СССР 669350, кл. G 06 F 3/02, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1087977A1 (en) Iformation input device
SU877618A1 (en) Shift register
SU1034195A1 (en) Control device for reversible counter
SU1251081A1 (en) Multichannel priority device
SU930628A1 (en) Pulse discriminator
SU1599858A1 (en) Device for cyclic interrogation of initiative signals
SU1322246A1 (en) Timer
SU1451842A2 (en) Shaper of pulse trains with variable pulse recurrence rate in train
SU1081803A1 (en) Counter
SU1640822A1 (en) Frequency-to-code converter
SU991434A1 (en) Graph characteristic determination device
SU1290490A1 (en) Digital variable delay line
SU721900A1 (en) Trigger circuit setting arrangement
SU809485A1 (en) Digital phase discriminator
SU1018246A1 (en) Channel-switching device with variable operation cycle
SU951319A1 (en) Device for bypassing grid area
SU1458873A2 (en) Multichannel device for priority connection of users to shared trunk line
SU1125616A1 (en) Data input device
SU760071A1 (en) Information input arrangement
SU1439748A1 (en) Coder
SU1163320A1 (en) Information input device
SU1185337A1 (en) Device for detecting and recording fault signals
SU1667089A1 (en) Device for computers interfacing
SU463235A1 (en) Pulse counting counter
SU1406790A1 (en) Variable-countdown frequency divider