Изобретение относитс к импульсной,технике и может быть использовано в дис ретных системах автоматики дл логического дискриммнировани двух чередующихс импульсных последовательиостей. Известно устройство, содержащее Два элемента задержки, три инвертора, два триггера, два элемента ИЛИ и четыре элемента И 1|, Данное устройство позвол ет осуществить дискриминацию нулевых биений, но длительность импульсов на его вь1ходе не равна длительности входных импульсов. Наиболее близким к предлагаемому вл етс устройство, содержащее триггер, входы запуска и сброса которого соединены соответственно с первой и второй входными шинами, пр мой выход - с S-входом первого блокировочного триггера, К-вход которого соединен с второй входной щиной и 3-входЬм второго блокировочного триггера, выход которого соединен , с R-в ходом триггера, ииверсный выход которого соединен с 5-входом второго блокировочного триггераJ К-вход которого соединен с первой входной шиной и Э-входом второго блокировочного триггера 2. Недостаток известного устройства состоит в ограниченных функциональных возможност х, а именно: в невозможности передачи длительности входного импульса на выход устройства. Цель изобретени - расширение функциоид/1Ь ных возможностей дискриминатора нулевых биений, заключающеес в возможности выделени первого из импульсов последовательности (при изменении фазы входного сигнала) без искажени его длительности. Поставленна цель достигаетс тем, что дискр минатор нулевых биений, содержащий первый триггер, входы запуска и сбросу которого соеди нены соответственное первой и второй входными ишнами, введены второй триггер, четыре элемен та И-НЕ, первый вход первого из которых сое динен с входом запуска первого триггера, вход сброса которого соединен с первым входом вто рого элемента И-НЕ, второй вход которого сое динен с первым входом третьего элемента И-НЕ и с инверсным выходом первого.триггера,пр мой выход которого соединен с вторым входом Пер вого и первым входом четвертого элементов И-НЕ, вторые входы третьего и четвертого элементов И-НЕ соединены соответственно с пр мым и инверсным выходами второго триггера, входы запуска и сброса которого соединены с выходами соответственно первого и второго эле ментор И-НЕ, а выходы третьего и четвертого , элементов И-НЕ соединеиы соответственно с пе вой и второй выходными шинами дискримйна тора. На чертеже приведена структурна схема предлагаемого устройства. Дискриминатор нулевых биений содержит первый триггер 1, входы запуска и сброса которого соеданены соответственно с первой и второй входаыми шинами 2 и 3, второй триггер 4, четыре элемента И-НЕ 5-8, первый вход первого 5 из которых соединен с входом запуска первого триггера, вход сброса которого соединен с первым входом второго элемента И-НЕ 6, второй вход которого соединен с первым входом третьего элемента И-НЕ 7 и с инверсным выходом первого триггера 1, пр мой выход которого соединен с вторым входом первого и первым входом четвертого элементов И-НЕ 5 и 8, вторые входы третьего 7 и четвертого 8 элементов И-НЕ соединены соответственно с пр мым и инверсным выходами второго триггера 4, входы запуска и сброса которого соединены с выходами соответственно первого и второго эле- ментов И-НЕ 5 и 6, а выходы третьего и четвертого элементов И-НЕ 7 и 8 соединень соответственно с первой и второй выходными шинами 9 и 10 устройства. Устройство работает следующим образом. В исходном состо нии триггеры 1 и 4 наход тс в нулевом состо нии, а на шинах 2 и 3 - еданич№ 1е уровни, при этом на выходных шинах 9 и 10 - единичные уровни. При по влении, например, на шине 2 нулевого уровн на выходе элемента И-НЕ 5 подтверждаетс единичный уровень, а триггер 1 переключаетс . От воздействи единичных уровней на входах элемента И-НЕ В на шине 10 по вл етс нулевой уровень. С по влением единичного уровн на шине 2 по вл етс нулевой уровень на выходе элемента И-НЕ 5 и входе запуска триггера 4, который переклю«аетс . При этом на его инверсном выходе по вл етс нулевой уровень, который поступает на вход элемента И-НЕ 8 и устанавливает на шине 10 единичный уровень. Таким образом на выходной шине 10 формируетс выходной импульс, длительность которого повтор ет длительность входаого. Последующие импульсы, поступающие на шину 2, не измен ют состо ние триггеров 1 и 4 и не проход т на выходные шины устройства. Таким образом, на выходных шинах устройства по вл ютс импульсы, соответствующие моменту по влени первого импульса из серии входных импульсов после изменени входной шины, (со второй на первую - импульс по вл етс на второй выходной шине, с первой на вторую - импульс по вл етс на первой выходной шине). Кроме того, предлагаемоеThe invention relates to a pulsed technique and can be used in automatic automation systems for the logical discrimination of two alternating pulse sequences. A device is known that contains Two delay elements, three inverters, two triggers, two OR elements and four AND 1 | elements. This device allows to discriminate zero beats, but the duration of the pulses at its input does not equal the duration of the input pulses. Closest to the present invention is a device comprising a trigger, the start and reset inputs of which are connected to the first and second input buses respectively, the direct output to the S input of the first blocking trigger, whose K input is connected to the second input and 3 input the second blocking trigger, the output of which is connected, with the R-in the trigger trigger, and the progressive output of which is connected to the 5th input of the second blocking trigger; The K-input of which is connected to the first input bus and the E-input of the second blocking trigger 2. Failure approx known device consists in the limited functional capabilities x, namely, the inability to transfer the input pulse width for the output device. The purpose of the invention is to expand the functional capabilities of the zero beat discriminator, which consists in the possibility of separating the first of the pulses of the sequence (when the phase of the input signal changes) without distorting its duration. This goal is achieved by the fact that the zero-beat minator disk containing the first trigger, the start and reset inputs of which are connected to the first and second input is corresponding, the second trigger is entered, four NAND elements, the first input of which is connected to the start input the first trigger whose reset input is connected to the first input of the second NAND element, the second input of which is connected to the first input of the third NAND element and to the inverse output of the first trigger that has a direct output connected to the second input of the first and the first input of the fourth NAND element, the second inputs of the third and fourth NAND elements are connected respectively to the direct and inverse outputs of the second trigger, the start and reset inputs of which are connected to the outputs of the first and second Elementor NAND, respectively, and the outputs of the third and the fourth, the elements of the AND-NOT connect, respectively, with the first and second output tires of the discriminator torus. The drawing shows a block diagram of the proposed device. The zero beat discriminator contains the first trigger 1, the start and reset inputs of which are connected respectively to the first and second input buses 2 and 3, the second trigger 4, four AND-NOT elements 5-8, the first input of the first 5 of which is connected to the start input of the first trigger the reset input of which is connected to the first input of the second element AND-NOT 6, the second input of which is connected to the first input of the third element AND-NOT 7 and to the inverse output of the first trigger 1, the direct output of which is connected to the second input of the first and the first input of the fourth element AND-NOT 5 and 8, the second inputs of the third 7 and fourth 8 elements AND-NOT are connected respectively to the direct and inverse outputs of the second trigger 4, the start and reset inputs of which are connected to the outputs of the first and second elements, respectively, IS-HE 5 and 6, and the outputs of the third and fourth elements AND-HE 7 and 8, respectively, connect with the first and second output buses 9 and 10 of the device. The device works as follows. In the initial state, the triggers 1 and 4 are in the zero state, and on the tires 2 and 3 there are single levels 1, while on the output buses 9 and 10 there are single levels. If, for example, a zero-level bus 2 appears at the output of the AND-HE element 5, a single level is confirmed, and the trigger 1 is switched. From the effect of unit levels at the inputs of the element AND NAND B on bus 10 appears the zero level. With the appearance of a unit level on bus 2, a zero level appears at the output of the AND-HE element 5 and the trigger start input 4, which is switched. In this case, at its inverse output, a zero level appears, which is fed to the input of the element IS-HE 8 and establishes a unit level on bus 10. Thus, an output pulse is formed on the output bus 10, the duration of which repeats the duration of the input. Subsequent pulses arriving at bus 2 do not change the state of triggers 1 and 4 and do not pass to the output buses of the device. Thus, on the output tires of the device, there appear pulses corresponding to the instant of appearance of the first pulse from a series of input pulses after a change in the input bus (from the second to the first - a pulse appears on the second output bus, from the first to the second - pulse on the first output bus). In addition, the proposed
3. 106442243. 10644224
устройство обладает и высокой надежностьюнах, а на выходахтриггеров устройства эапомиработы , так как его структура исключает по- наетс последн входна ишна, на которую вление ложных импульсов на выходньи ши-поступает входной сигнал.the device also possesses high reliability, and the outputs of the e-triggers of the device, as its structure eliminates the last input signal, on which the appearance of spurious impulses on the output shi receives an input signal.