SU1054897A1 - Pulse former - Google Patents

Pulse former Download PDF

Info

Publication number
SU1054897A1
SU1054897A1 SU792799099A SU2799099A SU1054897A1 SU 1054897 A1 SU1054897 A1 SU 1054897A1 SU 792799099 A SU792799099 A SU 792799099A SU 2799099 A SU2799099 A SU 2799099A SU 1054897 A1 SU1054897 A1 SU 1054897A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse shaper
inverter
Prior art date
Application number
SU792799099A
Other languages
Russian (ru)
Inventor
Николай Николаевич Неуструев
Вячеслав Иванович Кленов
Евгений Михайлович Белов
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU792799099A priority Critical patent/SU1054897A1/en
Application granted granted Critical
Publication of SU1054897A1 publication Critical patent/SU1054897A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬсев , совержавшб два В 5-триггера, элемеаг И-НЕ и инвертор, вхсд которого ао ключев к источнику синзфовмпульссв и .Rвходу nepBf ro RS - триггера, а vbocoa -к перв(млу BXQUQr элемента И-НЕ, втсфОВ вход элемента И-НЕ соеданец с всточввком импульсс ) упрбшпенв  и 5 «ехооом втор го RS -фиггера, пр м|Л выход которого подключен к третьему входу апемента ИНЕ , отличающийс  .тем, что, с целью упрощени  формировател  икшупьсов , вьосод элемента И-НЕ соеДивЕек с 5входом первого RS-триггера, инверсный выход которого подключен к R - вхищу второго R5 - T irrepa и к выходу форшро вателй импульсов.PFN, soverzhavshb The two flip-flop 5, elemeag NAND and an inverter, ao vhsd which is key to the source and sinzfovmpulssv .Rvhodu nepBf ro RS - trigger and vbocoa -k prim (MDR BXQUQr AND-NOT input of AND vtsfOV -NON-connector with vospotvvkom pulses) and a 5 "second RS RSFOOT, the output of which is connected to the third input of the INE terminal, characterized in that, in order to simplify the forcing of the ICCHER, the element of the AND-NOT connection will have 5input the first RS-flip-flop, the inverse output of which is connected to R - vhishu second R5 T irrepa and to the output of the forsher pulse wave.

Description

Изобретение относится к импульсной технике и может быть использовано в устчройствах автоматики и вычислительной техники.The invention relates to a pulse technique and can be used in devices of automation and computer technology.

Известен формирователь импульсов, 5 содержащий два RS -триггера [1 J .Known pulse shaper, 5 containing two RS-trigger [1 J.

Наиболее близким к, предлагаемому по технической сущности является формирователь импульсов, содержащий два R5 триггера, элемент И-НЕ и инвертор, вход ю которого подклинен к источнику синхроимпульсов и R -входу первого R 5 -триггера, а выход - к первому входу элемента И-НЕ, второй вход элемента И-НЕ соединен с источником импульсов управления ;5 и S -входом второго R 5 -триггера, прямой выход которого подключен к третьему входу элемента И-НЕ£2],Closest to the proposed technical essence is a pulse shaper containing two R5 triggers, an NAND element and an inverter, the input of which is connected to the clock source and the R input of the first R 5 trigger, and the output is to the first input of the And NOT, the second input of the AND-NOT element is connected to the source of control pulses; 5 and the S-input of the second R 5 trigger, the direct output of which is connected to the third input of the AND-NOT element [2],

Недостатком известных формирователей является их сложность, обусловленная 20 большим количеством элементов и связей.A disadvantage of the known formers is their complexity, due to 20 large number of elements and links.

Пель изобретения - упрощение формирователя импульсов.The invention is the simplification of the pulse shaper.

Поставленная цель достигается тем, что в формирователе импульсов, содержа- 25 щем два RS-триггера, элемент И-НЕ и инвертор, вход которого подключен к источнику синхроимпульсов и R — входу 1 Первого R 5-триггера, а выход - к первому входу элемента И-НЕ, второй вход элемента И-НЕ соединен с источником импульсов управления и S-входом второго R S-триггера, прямой выход которого подключен к третьему входу элемента И-НЕ, выход элемента И-НЕ соединен с S -входом первого RS-триггера, инверс-35 ный выход которого подключен к R -входу второго R S-триггера и к выходу формирователя импульсов» ί 40 This goal is achieved by the fact that in the pulse shaper, containing 25 RS-flip-flops, an NAND element and an inverter, the input of which is connected to the clock source and R to input 1 of the First R 5 trigger, and the output to the first input of the element AND-NOT, the second input of the AND-NOT element is connected to the source of control pulses and the S-input of the second R S-trigger, the direct output of which is connected to the third input of the AND-NOT element, the output of the AND-NOT element is connected to the S-input of the first RS- trigger inverted yield of 35 which is connected to the second -Log R R S-flop and to the output pulses ormirovatelya »ί 40

На чертеже приведена функциональная схема формирователя импульсов.The drawing shows a functional diagram of a pulse shaper.

Формирователь импульсов содержит RS -триггеры 1 и 2, элемент И-НЕ 3 и инвертор 4, причем вход инвертора подключей к источнику синхроимпульсов и R -входу первого RS -триггера, а выход — к первому входу элемента И-НЕ, второй вход элемента И-НЕ соединен с источником импульсов управления и 5 -входом второго R5-триггера, прямой выход кото·50 рого подключен к третьему входу элемента И-НЕ, выход которого соединен сThe pulse shaper contains RS-triggers 1 and 2, an AND-3 element and an inverter 4, the inverter being connected to the clock source and the R-input of the first RS-trigger, and the output to the first input of the AND gate, the second input of the AND element -HE is not connected to the source of control pulses and the 5th input of the second R5 trigger, the direct output of which · 50 is connected to the third input of the AND-NOT element, the output of which is connected to

S -входом первого R5 -триггера, инверсный выход которого подключен кS-input of the first R5-trigger, the inverse output of which is connected to

R-входу второго RS -триггера и к выходу формирователя импульсов.R-input of the second RS-trigger and to the output of the pulse shaper.

Формирователь импульсов работает следующим образом.The pulse generator operates as follows.

В исходном состоянии при отсутствии импульсов управления на шине 5 на инверсном выходе триггера 1, прямом выходе триггера 2 и на выходе элемента И-НЕ 3 имеет место высокий потенциал.In the initial state, in the absence of control pulses on the bus 5 at the inverse output of the trigger 1, the direct output of the trigger 2 and the output of the AND-NOT 3 element, there is a high potential.

При подаче импульса управления на шину 5 и совпадении на входах элемента И-НЕ 3 высоких потенциалов с выхода триггера 2, инвертора 4 и импульсов управления с шины 5 на выходе элемента И-НЕ 3 появляется низкий потенциал, который поступает на S -вход триггера 1, Как только на R -входе триггера 1 появится высокий потенциал синхроимпульсов с шины 6, на инверсном выходе триггера 1 и на выходе 7 формирователя импульсов устанавливается низкий потенциал,т.е. в этот момент на выходе инвертора 4 еще высокий потенциал. После того, как на выходе инвертора 4 появится низкий потенциал, а на выходе элемента И-НЕ 3 установится высокий потенциал, появление низкого потенциала на шине 7 ведет к установлению низкого потенциала на прямом выходе триггера 2, что поддерживает высокий потенциал на выходе элемента И-НЕ 3.When a control pulse is applied to bus 5 and the high potentials coincide at the inputs of the AND-NOT 3 element from the output of trigger 2, the inverter 4 and control pulses from the bus 5, a low potential appears at the output of the AND-NOT 3 element, which arrives at the S-input of trigger 1 , As soon as the high potential of the clock pulses from bus 6 appears at the R-input of trigger 1, a low potential is established at the inverse output of trigger 1 and at the output 7 of the pulse shaper, i.e. at this moment, the output of the inverter 4 is still a high potential. After the low potential appears at the output of the inverter 4, and the high potential is established at the output of the AND-NOT 3 element, the appearance of low potential on the bus 7 leads to the establishment of a low potential at the direct output of trigger 2, which maintains a high potential at the output of the And NOT 3.

/ При появлении низкого потенциала на входе синхроимпульсов 6 триггер 1 устанавливается в такое состояние, что на выходе 7 формирователя .импульсов появляется высокий потенциал. Такое состояние сохраняется до прихода следующего управляющего импульса./ When a low potential appears at the input of clock pulses 6, trigger 1 is set to such a state that high potential appears at the output 7 of the pulse shaper. This state persists until the next control pulse arrives.

Состояние R5 -триггера 2, при котором на его прямом выходе низкий потенциал сохраняется до окончания действия управляющего импульса. После окончания действия управляющего импульса на шине 5 появляется низкий потенциал, и триггер 2 устанавливается в состояние, когда на его прямом выходе, соединенном с входом элемента И-НЕ 3, появляется высокий потенциал, и формирователь импульсов устанавливается в исходное сосгояйие.The state of the R5-trigger 2, in which at its direct output a low potential is maintained until the end of the control pulse. After the end of the control pulse, a low potential appears on the bus 5, and the trigger 2 is set to a state when a high potential appears on its direct output connected to the input of the AND-NOT 3 element, and the pulse shaper is set to its original state.

Таким образом, введение новых связей в формирователь импульсов в соответствии с изложенным позволяет упростить формирователь импульсов по сравнению с известным за счет исключения инвертора и элемента И-НЕ.Thus, the introduction of new connections in the pulse shaper in accordance with the above allows us to simplify the pulse shaper in comparison with the known due to the exclusion of the inverter and the element AND.

ВНИИПИ Заказ 9118/57 Тираж 936 ПодписноеВНИИПИ Order 9118/57 Circulation 936 Subscribed

Филиал ППП Патент’, г. Ужгород, ул. Проектная, 4Branch of PPP Patent’, Uzhhorod, st. Project, 4

Claims (1)

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий два В 5 -триггера, эле- мент И-НЕ и инвертор, вход которого подключен к источнику синхроимпульсов и Rвходу первого RS - триггера, а выход - к первому входу элемента И-НЕ, второй вход элемента И-НЕ соединен с источником импульсов управления и S -входом второго RS -фиггера, прямой выход которого подключен к третьему входу элемента ИНЕ, отличающийся .тем, что, с целью упрощения формирователя импульсов, выход элемента И-НЕ соединен с 5— входом первого RS-триггера, инверсный выход которого подключен к R -входу второго R5 -триггера и к выходу форйгро· Вателя импульсов.PULSE SHAPER containing two V 5 triggers, an NAND element and an inverter whose input is connected to the clock source and the R input of the first RS trigger, and the output to the first input of the NAND gate, the second input of the NAND gate with a source of control pulses and the S-input of the second RS-fligger, the direct output of which is connected to the third input of the INE element, characterized in that, in order to simplify the pulse shaper, the output of the NAND element is connected to the 5th input of the first RS-trigger, whose inverse output is connected to the R input of the second R5 - rigger and the exit forygro · Vatel pulses. < 1054897 2<1054897 2
SU792799099A 1979-07-18 1979-07-18 Pulse former SU1054897A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792799099A SU1054897A1 (en) 1979-07-18 1979-07-18 Pulse former

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792799099A SU1054897A1 (en) 1979-07-18 1979-07-18 Pulse former

Publications (1)

Publication Number Publication Date
SU1054897A1 true SU1054897A1 (en) 1983-11-15

Family

ID=20841845

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792799099A SU1054897A1 (en) 1979-07-18 1979-07-18 Pulse former

Country Status (1)

Country Link
SU (1) SU1054897A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, ABrqpCKoe свидегепьст о СССР № 471662, кл. Н ОЗ К 5/153, 1975 (ша ог). 2«Авпфское свидетельство. СХЗСР № 783966, кл. Н ОЗ К 5/О1, 1978 (прототип). (S4) *

Similar Documents

Publication Publication Date Title
SU1054897A1 (en) Pulse former
US4495630A (en) Adjustable ratio divider
SU1190490A1 (en) Pulse shaper
SU1465966A1 (en) Pulse shaper
SU1244790A1 (en) Multistable flip-flop
SU1411950A1 (en) Pulse shaper
SU784004A1 (en) Frequency divider by three
SU566311A2 (en) Pulse shaper
SU1248063A1 (en) Pulse counter with number of states equal to 2 raised to the n-th power minus one
SU970695A1 (en) Pulse distributor
SU1398075A1 (en) Initial setting signal generating ciruit
SU1510074A1 (en) Pulse synchronizing device
SU1205277A1 (en) Device for synchronizing pulses
SU855964A2 (en) Pulse shaper
SU1163466A1 (en) Pulse shaper
SU1104668A2 (en) Pulse repetition frequency divider with 3:1 countdown
SU1368962A2 (en) Shaper of pulses
SU1307585A1 (en) Frequency conversion device 15:1 countdown based on ik-flip -flops
SU580633A1 (en) Pulse shaper
SU1599977A2 (en) Device for clocking pulses
SU1471290A1 (en) Single pulse generator
SU577646A1 (en) Flip-flop device
SU1246351A1 (en) Generator of single pulses
SU1035785A1 (en) Pulse train to one pulse converter
SU1478289A1 (en) Frequency comparator