SU1051697A1 - Device for separating first pulse and last one in burst - Google Patents

Device for separating first pulse and last one in burst Download PDF

Info

Publication number
SU1051697A1
SU1051697A1 SU823471425A SU3471425A SU1051697A1 SU 1051697 A1 SU1051697 A1 SU 1051697A1 SU 823471425 A SU823471425 A SU 823471425A SU 3471425 A SU3471425 A SU 3471425A SU 1051697 A1 SU1051697 A1 SU 1051697A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
pulse
Prior art date
Application number
SU823471425A
Other languages
Russian (ru)
Inventor
Александр Васильевич Нога
Леонид Николаевич Мельников
Анатолий Васильевич Маргелов
Людмила Николаевна Мельникова
Original Assignee
Предприятие П/Я А-3565
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3565 filed Critical Предприятие П/Я А-3565
Priority to SU823471425A priority Critical patent/SU1051697A1/en
Application granted granted Critical
Publication of SU1051697A1 publication Critical patent/SU1051697A1/en

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ ПЕРВОГО И ПОСЛЕДНЕГО ИМПУЛЬСОВ 6 ПАЧКЕ, содержащее элемент задержки элемент НЕ, четыре элемента И-НЕ, триггер, первый вход первого элемен та И-НЕ подключен через элемент НЕ к первым входам второго элемента И-НЕ и элемента задержки, второй вход которого соединен с шиной синхронизирующих импульсов, а выход вторыми входами первого и второго элементов И-НЕ, при этом выход втор го элемента, И-НЕ подключен к единич ному входу триггера, выход которого соединен с первым входом третьего элемента И-НЕ, отличающеес   тем, что, с целью повьшени  помехоустойчивости устройства, в него введены шина начальной установки, два счетчика, элемент ИЛИ и два три гера, причем первый дополнительный триггер единичным входом соединен с выходом первого элемента, И-НЕ, а выходом - с первьм входом четвертого элемента И-НЕ, второй вход которого подключен к шине синхроннаарующих импульсов и к второму входу третьего элемента И-НЕ, выход которого соединен со счетным входом первого счетчика, вход установки в исходное состо ние которого подключен к выходу Элемента НЕ и к первому нулевому входу триггера, а выход к выходной шине последнего импульса в пачке и к первому входу элемента ИЛИ, второй вход которого соединен с шиной начальной установки, а выход - с входом установки в исходное состо ние второго счетчика, с вторым нулевым входом триггера, с нулевыми входами первого дополнительного триггера и второго дополнительного триггера, выход которого подключен к третьему входу четвертого элемента И-НЕ, выход которого соединен с счетным входом второго счетчика, выход которого подключен к единичному входу второго дополр1ительного триггера и к выходной шине первого импульса в пачке.A DEVICE FOR ISOLATING THE FIRST AND LAST PULSES 6 PACK, containing the delay element NOT, four elements NAND, trigger, the first input of the first element NAND is connected through the element NOT to the first inputs of the second element NAND and the delay element, the second input which is connected to the bus clock, and the output of the second inputs of the first and second elements AND-NOT, while the output of the second element, AND-NOT connected to the single input of the trigger, the output of which is connected to the first input of the third element AND-NOT, characterized by , then, in order to increase the noise immunity of the device, an initial installation bus, two counters, an OR element and two three heras are entered into it, the first additional trigger being connected to the output of the first element, NAND, and the output from the first element of the fourth element AND - NOT, the second input of which is connected to the bus of synchronous pulses and to the second input of the third NAND element, the output of which is connected to the counting input of the first counter, the setup input of which is initially connected to the output of the Element NOT and to the first The first zero input of the trigger, and the output to the output bus of the last pulse in the packet and to the first input of the OR element, the second input of which is connected to the bus of the initial installation, and the output to the installation input of the initial state of the second counter, with the second zero input of the trigger, zero inputs of the first additional trigger and the second additional trigger, the output of which is connected to the third input of the fourth NAND element, the output of which is connected to the counting input of the second counter, the output of which is connected to the single input of watt There is an additional trigger and to the output bus of the first pulse in the packet.

Description

Изобретение относитс  к импульсной технике и может быть испольэова . но в системах автоматики, телемеханики и обработки информации. Известное устройство дл  вьщеле1ни  первого и последнего импульсов в пачке, содержащее элемент задержк два элемента И, элемент НЕ и триггер , tl 3. Это устройство отличаетс  простотой схемного решени  и помехозащиценностью от одиночных импульсов, однако при пропуске одного из импульсов в пачке формирует последний имрульс в пачке. Кроме того, в нем отсутствуют элементы синхронизации что сужает область его применени . Наиболее близким к предлагаемому по технической сущности  вл етс  устройство дл  вьщелени  первого и последнего импульсов в пачке, содер жащее элемент задержки, два элемент НЕ, четыре элемента И-НЕ, входную шину,шину синхронизирующих импульсо выходные шины первого и последнего импульсов в пачке и триггер, .входы которого соединены с выходами первого и второго элементов И-НЕ, причем первый вход первого элемента И-НЕ подключен к выходу первого эле Мента НЕ и первому входу элемента задержки, второй вход которого св зан с шиной синхронизирующих импуль сов, а выход - с вторым входом первого элемента И-НЕ и первым входом третьего элемента И-НЕ, второй вход которого подключен к входной шине и входу первого элемента НЕ, а выход через второй элемент НЕ соединен с первым входом второго элемента И-НЕ второй вход которого подключен к выходу четвертого элемента И-НЕ, первый вход которого соединен с выходом триггера, второй - с выходсми второго элемента И-НЕ fZj. Недостатком устройства  вл етс  то, что при пропуске одного или нескольких импульсов в пачке, оно формирует последний импульс в.пачке Это не позвол ет использовать его в системах, работающих в услови х повьииенного воздействи  пвмех. Цель изобретени  - повышение помехоустойчивости устройства. Поставленна  цель достигаетс  тем, то в устройство дл  выделени  первого и последнего импульсов в пачке, содержащее элемент задержки, элемент НЕ, четыре элемента И-НЕ, триггер, первьй вход первого элемен та И-НЕ подключен через элемент НЕ к первым входам второго элекмента И-НЕ И элемента задержки, второй вх которого соединен С шиной синхронизирующих импульсов, а выход - с вто рыми входами первого и второго элементов И-НЕ, при этом выход второго элемента И-НЕ подключен к единичному входу триггера, выход которого соединен с первым входом третьего элемента И-НЕ, введены шина начальной установки, дна.счетчика, элемент ИЛИ и два триггера, причем первый дополнительный триггер единичным входом соединен с выходом первого элемента И-НЕ, а выходом - с первым входом четвертого элемента И-НЕ, шторой вход которого подключен к шине синхронизирующих импульсов и к второму входу третьего элемента И-НЕ, выход которого .соединен со счетным входом первого счетчика, вход установки в исходное состо ние которого подключен к выходу элемента НЕ и к первому нулевому входу триггера , а выход - к вьгходной шине последнего импульса в пачке и к первому входу элемента ИЛИ, второй вход которого соединен с шиной начальной установки в исходное состо ние второго счетчика, со вторым нулевым входом триггера, с нулевыми входами первого дополнительного триггера и второго дополнительного триггера, выход которого подключен к третьему входу четвертого элемента И-НЕ, выход которого соединен со счетным входом-второго счетчика, выход которого подключен к единичномувходу второго дополнительного триггера и к выходной шине первого импульса в пачке. На фиг. 1 приведена функциональна  схема устройства дл  выделени  первого и последнего импульсов в пачке; на фиг. 2 - временные диаграммы, по сн ющие его работу; на фиг. 3 - сравнительные временные диаграммы работы данного и известного устройства. Устройство дл  выделени  первого и последнего импульсов в пачке содержит входную шину 1, шину 2 синхронизирующих импульсов, шину 3 начальной установки, элемент НЕ 4, элемент 5 задержки, элементы И-НЕ 6-9, элемент ИЛИ 10, триггеры 11-13, счетчики 14 и 15, выходные шины первого 16 и последнего 17 импульсов в пачке. Перед началом работы осуществл етс  установка в нулевое состо ние триггеров 11 - 13 и счетчика 15, подачей импульсана вход устройства 3. При установке счетчиков 14 и 15 в нулевое состо ние импульсы на их вшсодах переполнени  не формируютс . Пачки импульсов поступают на входную шину 1 с интервалами не менее (т +1) to , где tn-максимально возможное число импульсов в одном пропуске; tfl- интервал между импульсами в пачке. Первый импульс пачки, поступающий на входную шину 1 (эпюра 2 а), проходит через элемент НЕ 4 и поступает на вход установки в О счетчика 14 и триггера 11, а также на первый вход элемента 5 задержки, в котором производитс  задержка на врем , равное одному периоду следовани  импуль сов в пачке tg. Передний фронт первого импульса положительной пол рности возникающей на выходе элемента 5 задержки (эпюра 2 б), совпадает по времени с передним фронтом второго импульса в пачке, в результате чего срабатывает :элемент И-НЕ 7 и на его в г1ходе Формируетс  импульс (эпюра 2 в), устанавливающий триггер 12 в единичное состо ний (эпюра 2 г).РРИ этом разрешаетс  прохождение через элемент И-НЕ 9 синхронизирующих импульсов на счетный вход счетчика Коэффициент пересчета двоичных счетчиков 14 и 15 равен fn+1. Через врем  необходимое дл  счета (т+1)-го импульса,на выходе двоичного счетчика . 15 формируетс  импульс переполнени , соответствующий первому импульсу в пачке, который поступает на выходную шину 16 (эпюра 2 д) и на единичный вход триггера 13, устанавлива  на его инверсном выходе . уровень О, который запрещает прохождение через элемент И-НЕ 9 последующих импульсов на счетный вхо данного счетчика. В момент по влени  последнего импульса в пачке на выходе элемента 5 задержки, на входной шине импульс отсутствует, и уровень i на выходе элемента НЕ 4 разрешает прохож дение импульса с выхода элемента 5 задержки через элемент И-НЕ б (эпюр 2 е) на единичный вход триггера 11, . (эпюра 2 ж) на выходе которого по; переднему фронту импульса формирует с  уровень, разрешающий прохождение синхронизирующих импульсов с шины 2 (эпюра 2 з) через элемент И-НЕ 8 на счетный вход счетчика 14. После счета (Vi+l)-го импульса счетчик 14 вырабатывает импульс переполнени , соответствующий послед нему импульсу в пачке, который поступает на выходную шину (эпюра 2 и) и устанавливает счетчик 15 и тригге ры 11 - 13 в исходное (нулевое) состо ние. Если в пачке имеютс  пропуски .импульсов (одиночный или групповой, кроме пропуска второго импульса в пачке), то по первому пропущенному импулЬсу через элемент И-НЕ 6 триггер 11 устанавливаетс  в единичное состо ние, и на счетный вход счетчика 14 начнут поступать синхронизирующие импульсы. Так как коэффициент пересчета данного счетчика, равныйin+l, больше (максимально воз- . можного количества пропущенных подр д импульсов (групповой пропуск ) , то первый импульс, по вившийс  на выходе элемента НЕ 4 после окон 1ани  пропуска, устанавливает счетчик 14 и триггер 11 в нулевое состо ние и в следствие этого импульс на выходной шине 17 отсутствует. В случае пропуска m импульсов на входы счетчика 14 одновременно поступают (т+1)-й синхронизирукмций импульс и импульс установки в нулевое состо ние с выхода элемента НЕ 4. Счетчик при этом устанавливаетс  -в нулевое состо ние и импульс переполнени  на его выходе не формируетс . В случае окончани  пачки, импульсы на выходе элемента НЕ.4 отсутствуют в течение времениТ ((Ti+Dtg , поэтому счетчик 14 просчитает (W +1)-й импульс с шины 2 и на его выходе будет сформирован импульс, соответствующий последнему импульсу в пачке. Таким образом, данное устройство обеспечивает повышение помехоустойчивости , так как помехи, сопровождающие прием импульсных сигналов (ШИМ) в системах телемеханики (фиг. 3) привод т к дробовым искажени м сигналов (эпюра 3 а), которые обуславливают ошибки при измерении длительности прин тых сигналов (эпюра 36)число-импульсных код длительности сигналов на выходе блока измерени ). Предлагаемое устройство не подвержено сбо м от пропусков импульсов (кроме пропуска второго импульса) формирует ложных импульсов начала и конца пачки (эпюра 3 в), что происходит в известном устройстве (эпюра 3 г), поэтому правильно определ ет начало и конец пачки, а значит и длительность прин того сигнала, что позвол ет использовать его дл  коррекции число-импульсных кодов длительности сигналов с, пропусками.The invention relates to a pulse technique and can be used. but in systems of automation, telemechanics and information processing. The known device for selecting the first and last pulses in a bundle, containing the delay element two elements AND, the element NOT and the trigger, tl 3. This device is distinguished by the simplicity of the circuit design and noise immunity from single pulses, however, when the pulse passes one of the pulses in the packet a pack. In addition, it lacks synchronization elements, which limits its scope. The closest to the proposed technical entity is a device for selecting the first and last pulses in a bundle, containing a delay element, two NOT elements, four AND-NOT elements, an input bus, a pulse synchronizing bus, output buses of the first and last pulses in a packet, and a trigger The inputs of which are connected to the outputs of the first and second elements NAND, the first input of the first element NAND is connected to the output of the first Element of the Menta and the first input of the delay element, the second input of which is connected to the bus synchronized and the output with the second input of the first NAND element and the first input of the third NAND element, the second input of which is connected to the input bus and the input of the first element NOT, and the output through the second element is NOT connected to the first input of the second element AND - NOT the second input of which is connected to the output of the fourth NAND element, the first input of which is connected to the trigger output, the second - to the output of the second AND-NOT element fZj. The disadvantage of the device is that when one or several pulses are transmitted in a burst, it forms the last pulse in the burst. This does not allow it to be used in systems operating under the influence of pvmeh. The purpose of the invention is to improve the noise immunity of the device. The goal is achieved by the fact that the device for the selection of the first and last pulses in a packet containing a delay element, a NOT element, four AND-NOT elements, a trigger, the first input of the first AND-NOT element is connected through the NO element to the first inputs of the second AND element -NOT AND a delay element, the second input of which is connected to the clock bus pulse, and the output is connected to the second inputs of the first and second AND-NOT elements, while the output of the second AND-NOT element is connected to the single input of the trigger, the output of which is connected to the first input rubs its element is NAND, the initial setup bus, the bottom of the counter, the OR element and two triggers are entered, the first additional trigger is connected to the output of the first AND-NAND element and the output to the first input of the fourth AND-NOT element, a curtain input which is connected to the clock pulse bus and to the second input of the third NAND element, the output of which is connected to the counting input of the first counter, the setup input to the initial state of which is connected to the output of the NOT element and to the first zero trigger input, and The last bus of the last pulse in the packet and to the first input of the OR element, the second input of which is connected to the initial installation bus to the initial state of the second counter, with the second zero input of the trigger, with zero inputs of the first additional trigger and the second additional trigger, the output of which is connected to the third the input of the fourth element IS-NOT, the output of which is connected to the counting input of the second counter, the output of which is connected to the single input of the second additional trigger and to the output bus of the first pulse in the packet. FIG. 1 is a functional diagram of an apparatus for separating the first and last pulses in a burst; in fig. 2 - time diagrams that show his work; in fig. 3 - comparative timing charts of operation of this and known devices. A device for separating the first and last pulses in a bundle contains an input bus 1, a bus 2 clock pulses, an initial setup bus 3, a HE element 4, a delay element 5, a AND-NOT elements 6-9, an OR element 10, 11-13 triggers, counters 14 and 15, the output bus of the first 16 and last 17 pulses in a packet. Before the start of work, the triggers 11-13 and the counter 15 are set to the zero state, the device 3 is pulsed by applying. When the counters 14 and 15 are set to the zero state, no pulses are generated on their outer overflow stages. Packs of pulses arrive at the input bus 1 at intervals of at least (t + 1) to, where tn is the maximum possible number of pulses in one pass; tfl is the interval between pulses in a packet. The first impulse of the packet arriving at the input bus 1 (plot 2 a) passes through the HE 4 element and enters the installation input into the O counter 14 and the trigger 11, as well as the first input of the delay element 5, in which the delay is one period of pulse following in a packet tg. The leading edge of the first pulse of positive polarity arising at the output of the delay element 5 (plot 2 b) coincides in time with the leading edge of the second pulse in the packet, as a result of which it triggers: the AND-NE element 7 and pulse in it (pulse 2 c) setting the trigger 12 to the one state (plot 2 g). In this case, the synchronization pulses through the AND-HE element 9 to the counting input of the counter are allowed. The conversion factor of the binary counters 14 and 15 is equal to fn + 1. After the time required for the counting of the (t + 1) th pulse, at the output of the binary counter. 15, an overflow pulse is formed, corresponding to the first pulse in the packet, which is fed to the output bus 16 (plot 2 d) and to the single input of the trigger 13, set at its inverse output. level O, which prohibits the passage of nine subsequent pulses through the IS-HAY element to the counting input of this counter. At the moment of occurrence of the last pulse in the packet at the output of delay element 5, there is no pulse at the input bus, and the level i at the output of the HE 4 element allows the pulse to pass from the output of the delay element 5 through the AND-NOT b element (plot 2 e) to the unit trigger input 11,. (plot 2 g) at the output of which; the leading edge of the pulse generates a level allowing the passage of synchronizing pulses from bus 2 (plot 2 h) through the AND-HE element 8 to the counting input of counter 14. After counting the (Vi + l) -th pulse, counter 14 produces an overflow pulse corresponding to the last impulse in a packet that goes to the output bus (plot 2 and) and sets counter 15 and triggers 11–13 to the initial (zero) state. If there are gaps in the burst. Pulses (single or group, except for the second pulse in the burst), then the first missed pulse through the AND-NE 6 element triggers 11 into one state, and synchronizing pulses will start to flow to the counting input of the counter 14. Since the recalculation coefficient of this counter, equal to i + l, is larger (the maximum possible number of missed additional pulses (group skip), the first pulse, outputted by the element HE 4 after the skip windows, sets the counter 14 and the trigger 11 in the zero state and as a consequence of this, the pulse on the output bus 17 is absent. If m pulses are skipped, the inputs of counter 14 simultaneously receive (t + 1) -th synchronization pulse and the pulse of setting to zero state from the output of the HE 4 element. it is tired is inserted into the zero state and an overflow pulse is not formed at its output. In the case of a bundle ending, the pulses at the output of the HE.4 element are absent for a time T ((Ti + Dtg, therefore counter 14 will calculate the (W +1) th pulse with bus 2 and its output will generate a pulse corresponding to the last pulse in the bundle.Thus, this device provides increased noise immunity, since the noise accompanying the reception of pulse signals (PWM) in telemechanics systems (Fig. 3) lead to shot distortions of signals (plot 3a), which cause errors in measuring the duration of received signals (plot 36), the number-pulse code of the duration of the signals at the output of the measuring unit). The proposed device is not susceptible to failures from the skips of pulses (except for the skip of the second pulse) generates false pulses of the beginning and end of the pack (plot 3), which occurs in the known device (plot 3 g), therefore correctly defines the beginning and end of the pack, and and the duration of the received signal, which allows it to be used for correcting the number of pulse codes of the duration of the signals with, gaps.

Claims (1)

УСТРОЙСТВО ДЛЯ ВЫДЕЛЕНИЯ ПЕРВОГО И ПОСЛЕДНЕГО ИМПУЛЬСОВ 6 ПАЧКЕ, содержащее элемент задержки, элемент НЕ, четыре элемента И—НЕ, триггер, первый вход первого элемента И—НЕ подключен через элемент НЕ к первым входам второго элемента И—НЕ и элемента задержки, второй вход которого соединен с шиной синхронизирующих импульсов, а выход вторыми входами первого и второго элементов И-НЕ, при этом выход второго элемента, И-НЕ подключен к единичному входу триггера, выход которого соединен с первым входом третьего элемента И—НЕ, отличающеес я тем, что, с целью повыиения помехоустойчивости устройства, в него введены шина начальной установки, два счетчика, элемент ИЛИ и два триггера, причем первый дополнительный триггер единичным входом соединен с выходом первого элемента, И-НЕ, а выходом - с первым входом четвертого элемента И—НЕ, второй вход которого подключен к шине синхронизарующих импульсов и к второму входу третьего элемента И—НЕ, выход которого соединен со счетным входом первого счетчика, вход установки в исходное состояние которого подключен к выходу Элемента НЕ и к первому нулевому входу триггера, а выход к выходной шине последнего импульса в пачке и к первому входу элемента ИЛИ, второй вход которого соединен с шиной начальной установки, а выход - с входом установки в исходное состояние второго счетчика, с вторым нулевым входом триггера, с нулевыми входами первого дополнительного триггера и второго дополнительного триггера, выход которого подключен к третьему входу четвертого элемен,та И—НЕ, выход которого соединен с счетным'входом второго счетчика, выход которого подключен к единичному входу второго дополнительного триггера и к выходной шине первого импульса в пачке.DEVICE FOR ISSUING THE FIRST AND LAST PULSE 6 PACK, containing a delay element, an NOT element, four AND AND elements, a trigger, the first input of the first AND element - NOT connected via the NOT element to the first inputs of the second AND AND element and the delay element, second input which is connected to the bus of synchronizing pulses, and the output by the second inputs of the first and second elements AND-NOT, while the output of the second element, AND-NOT connected to a single input of the trigger, the output of which is connected to the first input of the third AND-NOT element, characterized in that thu , in order to increase the noise immunity of the device, an initial installation bus, two counters, an OR element and two triggers are introduced into it, and the first additional trigger is connected to the output of the first element by AND input, AND NOT, and by the output to the first input of fourth element AND NOT , the second input of which is connected to the bus of synchronizing pulses and to the second input of the third AND-NOT element, the output of which is connected to the counting input of the first counter, the installation input of which is connected to the output of the Element NOT and to the first zero the trigger input, and the output to the output bus of the last pulse in the packet and to the first input of the OR element, the second input of which is connected to the initial setting bus, and the output - with the installation input in the initial state of the second counter, with the second zero input of the trigger, with zero inputs the first additional trigger and the second additional trigger, the output of which is connected to the third input of the fourth element, AND AND NOT, the output of which is connected to the counting input of the second counter, the output of which is connected to the unit input of the second additional Yelnia trigger and to the output bus of the first pulse in the burst. „„SU .... 1051697 full„„ SU .... 1051697 full
SU823471425A 1982-07-14 1982-07-14 Device for separating first pulse and last one in burst SU1051697A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823471425A SU1051697A1 (en) 1982-07-14 1982-07-14 Device for separating first pulse and last one in burst

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823471425A SU1051697A1 (en) 1982-07-14 1982-07-14 Device for separating first pulse and last one in burst

Publications (1)

Publication Number Publication Date
SU1051697A1 true SU1051697A1 (en) 1983-10-30

Family

ID=21022716

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823471425A SU1051697A1 (en) 1982-07-14 1982-07-14 Device for separating first pulse and last one in burst

Country Status (1)

Country Link
SU (1) SU1051697A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. А.вторское свидетельство ССС I 699663, кл. НОЗК 5/153, 1978. 2. Авторское свидетельство СССР 760425, кл. ЙОЗК 5/1ЬЗ, 1978. *

Similar Documents

Publication Publication Date Title
SU1051697A1 (en) Device for separating first pulse and last one in burst
SU1288648A1 (en) Digital analyzer of time intervals
SU894694A1 (en) Timing pulse shaper
SU1246353A1 (en) Device for separating the first and the last pulse in pulse burst
SU1226638A1 (en) Pulse discriminator
SU1314456A1 (en) Time interval-to-digital converter
SU1495779A1 (en) Data input device
SU1265982A1 (en) Pulse burst -to- rectangular pulse converter
SU1496013A2 (en) Device for correcting of dominance-type distortions
SU1220122A2 (en) Matched filter
SU1443148A1 (en) Device for detecting pulse loss
SU510805A1 (en) Electronic Telegraph Receiver
SU1739492A1 (en) Device for separating first and latest pulses in train
US4837783A (en) Device for deriving a synchronizing signal
SU1102028A1 (en) Pulse-repetition period selector
SU1106008A1 (en) Pulse train duration selector
SU1660175A1 (en) Series-to-parallel code converter
SU1099395A1 (en) Receiver of commands for slaving velocity
SU741441A1 (en) Pulse synchronizing device
SU1444776A1 (en) Signature analyzer
SU1614105A1 (en) Pulse timing device
SU1569974A1 (en) Counting element with self-diagnosis
SU945971A1 (en) Pulse shaper
SU1177799A1 (en) Device for checking multichannel system for controlling thyristor converters
SU1345341A1 (en) Recounting device