SU1037253A1 - Многоканальное устройство приоритета - Google Patents

Многоканальное устройство приоритета Download PDF

Info

Publication number
SU1037253A1
SU1037253A1 SU823419878A SU3419878A SU1037253A1 SU 1037253 A1 SU1037253 A1 SU 1037253A1 SU 823419878 A SU823419878 A SU 823419878A SU 3419878 A SU3419878 A SU 3419878A SU 1037253 A1 SU1037253 A1 SU 1037253A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
channel
output
channels
trigger
Prior art date
Application number
SU823419878A
Other languages
English (en)
Inventor
Эдуард Викторович Лысенко
Анатолий Леонидович Литвинов
Евгений Федорович Дикмаров
Леонид Александрович Чикин
Original Assignee
Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского filed Critical Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского
Priority to SU823419878A priority Critical patent/SU1037253A1/ru
Application granted granted Critical
Publication of SU1037253A1 publication Critical patent/SU1037253A1/ru

Links

Landscapes

  • Bus Control (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть исползовано в распределенных системах обработки информации дл  организации обмена ЦВМ с абонентами систем по общей магистрали.
Извес±но многоканальное приоритетное устройство подключени  отдельных устройств к общей магистрали , состо щее из каналов анализа запросов, каждый из которых содержит триггер запроса, выполненный на двух элементах И-НЕ, элемент передачи управл ющего сигнала, вы- полненный на элементе НЕ и элемент подтверждени  запроса, выполненный на элементе-И ll.
У этого устройства низка  помехзащищенность , обусловленна  по влениём ложных кратковременных импуль сов на выходах кангшов во врем  прохождени  импульса и возможность в отдельных случа х одновременного выхода на магистраль двух каналов.
Наиболее близким по выполн емым функци м решением к предлагаемому  вл етс  многоканальное приоритетное устройство, содержащее N каналов , каждый из которых содержит, элемент ИЛИ-НЕ, элемент ИЛИ, элемент НЕ и элемент И, причем выход опроса устройства.соединен с первыми входами элемента ИЛИ-НЕ и элемента ИЛИ первого канала, первый вход элемента И каждого канала соединен с соответствующим информационным входом устройства, в котором в каждом канале выход элемента И соединен со вторым входом элемента ИЛИ и через элемент НЕ с вторым входом элемента ИЛИ-НЕ своего канала, выход элемента ИЛИ-НЕ каждого канала соединен с соответствующим выходом устройства, выход элемента ИЛИ i-го (i .1,2,,.. N-1) канала соединен с вторым входом элемента И i-го канала и с первыми входами элемента ИЛИ-НЕ и элемента ИЛИ (i+l)-ro канала, выход элемента ИЛИ N-ro канала соединен со вторым входом элемента И своего канала 2.
Известное устройство, обеспечивающее приоритет в обслуживании источниками запросов, подключенных к каналам с меньшими номерами , делает возможным задержку в обслуживании источников запросов, подключенных к каналам со старшими номерами, а кроме того не может изменить свой режим работы.
Целью изобретени   вл етс  уменшение задержек в обслуживании низкоприоритетных источников запросов , а также расширение функциональных возможностей устройства путем, введени  переменного алгоритма обслуживани .,
Поставленна  цель достигаетс  тем, что в многоканальное убтройство приоритета, содержащее N каналов (где N - число источников г-; просов ), каждый из которых содержит элемент ИЛИ-НЕ, а также элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с. информационным входом канала, второй вход соединен с.выходом первого элемента ИЛИ., а вьлход соединен с первым входом первого элемента ИЛИ и, через первый элемент НЕ - с первым входом элемента ИЛИ-НЕ, выход которого соединен с выходом канала, а второй вход соединен со вторым вхдом первого элемента ИЛИ, кроме того , второй вход первого элемента ИЛИ в первом канале соединен с опросным входом устройства, а в каждом 1-ом канале (где i 2,N) с выходом первого элемента,ИЛИ {i-l)-ro канала, введен элемент ИЛИ, а в каждый канал дополнительно введены элементы ИЛИ.и НЕ, а во всех каналах , кроме N-ro, элемент И-НЕ, триггер и элемент задержки, причем в кадом канале выход первого элемента ИЛИ через второй элемент НЕ подклюЧен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу канала, а выход второго элемента ИЛИ во всех канала кроме N-ro, соединен через элемент задержки с.пр мым входом триггера, пр мой выход которого соединен с . первым входом элемента И-НЕ, второй вход которого соединен с входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства , первый вход которого соединен .с выходом второго элемента ИЛИ N-ro канала, а второй вход подключен к входу сброса триггеров устройства.
На чертеже дана функциональна  схема предла.гаемого устройства.
Устройство содержит элемент И-НЕ 1, элемент И 2, элемент НЕ 3, элемент ИЛИ-НЕ 4, элемент ИЛИ 5, элемент НЕ 6, элемент ИЛИ 7, элемент 6 задержки, триггер 9, каналы 10 устройства , информационный вход 11 канала, выход 12 канала, вход 13 опроса устройства, вход 14 выбора режима устройства, вход 15 сброса . триггеров устройства, элемент ИЛИ 16.
Устройство работает следующим образом.
В исходном состо нии на триггеры 6 всех каналов сброшены сигна;- лом логической 1, который подаетс  на вход 15 сброса. На входе 13 опроса действует логическа  1, а на входах 12 каждого канала 10 логический О, Устройство имеет два режима ра . ты: режим циклического опроса ист ников запросов и режим приоритетн го обслуживани . Выбор режима опр дел етс  состо нием входа 14. Режим приоритетного обслуживан В данном режиме на входе 14 выбор режима действует логический О, который запирает в каждом канале элемент и 1, подава  разрешение н вход элемента И 2. При возникнове нии запроса от источника по входу i-ro канала 10 элемент И 2 откроетс  и подает 1 на вход элемента ИЛИ 5 и О на вход И 4. При подаче си1-нала опроса на вход 13 в виде логического О он последовательно распростран етс через элементы ИЛИ 5 до .i-ro кана ла, одновременно запреща  прохожде ние вновь поступивших запросов от . источников с блока высоким приоритетом через элементы И 2, что обес печивает помехоустойчивость схемы Одновременно во всех каналах 10, предшествующих i-му каналу этот си нал установит триггеры 9 в состо ние 1 по цепи элементов НЕ б, ИЛИ 7 и элемента задатчика 8. В i-ом канале 10 сигнал опроса зак .роет элемент ИЛИ-НЕ 4, в результате чего на выход 12 этого канала поступит 1. Кроме того, сигнал н выходе ИЛИ-НЕ 4 установит в i-ом канале 10 триггер 9 в 1. Таким , образом, триггеры 9 обеспечивают запоминание опрошенных каналов 10, блокиру  прохождение новых запросов на внлходы элементов И 2. Однако, поскольку на входе 14 действует логический О, состо ни триггеров не оказывает вли ние наработу устройства, котора  осуществл етс  по приоритетному принцип причем приоритет каналов убывает с возрастанием номера канала 10; Режим циклического опроса. В дэнНом режиме на вход 14 устройства поступает логическа  1, в результате чего элемент И 1 действует как инвертор по отношению к сигналу на пр мом выходе триггера 9. Если триггер 9 находитс  в состо нии 1, т.е. данный канал 10 опраишваетс  в предащущем цикле, на выходе элемента И-НЕ 1 действует логический О, который блокирует прохождение сигнала от источника 11 запросов. Если триггер 9 находитс  в нулевом состо нии, то в данном канале 10 разрешаетс  прохождение запроса на вход 12 канала 10. После приема запроса триггер 9 устанавливаетс  в 1 через элемент ИЛИ 7. При этом элемент 8 задержки обеспечивает необходимую длительность сигнала на входе 12 данного канала 10. Таким образомj во всех каналах 10 с 1-го по i-ый триггеры 9 устаи опрос новлены в состо ние этих каналов сигналом по входу 13 запрещаетс . После того, как запрос на i-ом канале будет обслужен, нулевой сигнал опроса пройдет на выход его элемента ИЛИ 5 к последующим каналам 10. При опросе N-ro последнего канала 10 сигнал логической 1 со схемы ИЛИ 7 и ИЛИ 16 обеспечит сброс триггеров 9 во всех каналах 10 и подготовит устройство к следующему циклу работы. Таким образом, предложенное устройство обеспечивает два режима обслуживани : приоритетный и циклический , что расшир ет его функциональные возможности исрользовани  переменного алгоритма опроса и позво ет при высокой, загрузке сократить врем  ожидани  дл  низкоприоритетных запросов.

Claims (1)

  1. (54 ) (57 ) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ПРИОРИТЕТА, содержащее N каналов (где N - число источников запросов^ каждый из которых содержит элемент ИЛИ-HE, а также элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемёнта И в каждом канале соединен с информационным входом канала, второй вход соединен с выходом первого .элемента ИЛИ, а выход соединен с первым входом первого элемента ИЛИ и через первый элемент НЕ - с первым входом элемента ЙЛИ-НЕ, выход которого соединен с выходом канала, а второй вход соединен с вторым входом первого элемента ИЛИ, кроме .того, второй вход первого элемента ИЛИ соединен в первом канале с опросным входом устройства, а в каждом 1-ом канале (где i = 2,N) с выходом первого элемента ИЛИ (f-1)-го кана ла, отличающееся тем, что, с целью расширения функциональных возможностей путем обеспечения режима циклического обслуживания и сокращения времени ожидания для низкоприоритетных запросов, оно содержит элемент ИЛИ, а в каждый канал дополнительно введены элементы ИЛИ и НЕ, а во всех каналах кроме N-го, элемент И-НЕ, триггер и элемент задержки, причем в каждом канале выход первого элемента ИЛИ через второй элемент НЕ подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу канала, а выход второго, элемёнта ИЛИ во всех каналах, кроме N-го, соединен через элемент задержки с прямым входом триггер^, прямой выход которого соединён с первым входом второго элемента И-НЕ, второй вход которого соединен с входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства, первый вход которого соединен с выходом элемента ИЛИ N-канала, а второй вход подключен к входу сброса триггеров устройства. ·
SU823419878A 1982-04-09 1982-04-09 Многоканальное устройство приоритета SU1037253A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823419878A SU1037253A1 (ru) 1982-04-09 1982-04-09 Многоканальное устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823419878A SU1037253A1 (ru) 1982-04-09 1982-04-09 Многоканальное устройство приоритета

Publications (1)

Publication Number Publication Date
SU1037253A1 true SU1037253A1 (ru) 1983-08-23

Family

ID=21005514

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823419878A SU1037253A1 (ru) 1982-04-09 1982-04-09 Многоканальное устройство приоритета

Country Status (1)

Country Link
SU (1) SU1037253A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 544967, кл. G 06F 9/46, 1974. 2.-Авторское свидетельство СССР по за вке № 3268828/18-24, кл. G 06F 9/46, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1037253A1 (ru) Многоканальное устройство приоритета
SU1495794A1 (ru) Многоканальное устройство приоритета дл обслуживани запросов
RU4019U1 (ru) Устройство приоритетной обработки запросов
SU1120329A1 (ru) Многоканальное устройство приоритета
RU6073U1 (ru) Адаптивное устройство приоритета
RU1833875C (ru) Многоканальное устройство приоритета
SU1534459A1 (ru) Устройство дл обслуживани запросов с приоритетами
SU1275443A1 (ru) Многоканальное устройство приоритета
RU1772803C (ru) Многоканальное устройство приоритета
SU1168944A1 (ru) Устройство дл обслуживани запросов с переменными приоритетами
RU2156U1 (ru) Устройство приоритета
RU2042978C1 (ru) Многоканальное устройство для обработки запросов
SU1182518A1 (ru) Многоканальное устройство приоритета
SU1123033A1 (ru) Многоканальное устройство приоритета
SU1038945A1 (ru) Многоканальное приоритетное устройство
SU1522207A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU1120327A1 (ru) Многоканальное устройство дл управлени очередностью обработки запросов
SU1080143A1 (ru) Многоканальное устройство приоритета
SU1553974A1 (ru) Устройство дл приоритетного подключени источников информации к общей магистрали
SU1037254A1 (ru) Многоканальное устройство приоритета
SU1633408A1 (ru) Устройство дл обслуживани запросов с формированием адреса инициатора запроса
SU746519A1 (ru) Многоканальное приоритетное устройство
SU1425636A1 (ru) Устройство дл ввода информации
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1282088A1 (ru) Устройство дл контрол цифровых блоков