SU1633408A1 - Устройство дл обслуживани запросов с формированием адреса инициатора запроса - Google Patents

Устройство дл обслуживани запросов с формированием адреса инициатора запроса Download PDF

Info

Publication number
SU1633408A1
SU1633408A1 SU894701023A SU4701023A SU1633408A1 SU 1633408 A1 SU1633408 A1 SU 1633408A1 SU 894701023 A SU894701023 A SU 894701023A SU 4701023 A SU4701023 A SU 4701023A SU 1633408 A1 SU1633408 A1 SU 1633408A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
group
output
input
Prior art date
Application number
SU894701023A
Other languages
English (en)
Inventor
Анатолий Моисеевич Заяц
Сергей Владимирович Яковлев
Игорь Вячеславович Степин
Original Assignee
Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское высшее училище радиоэлектроники противовоздушной обороны filed Critical Пушкинское высшее училище радиоэлектроники противовоздушной обороны
Priority to SU894701023A priority Critical patent/SU1633408A1/ru
Application granted granted Critical
Publication of SU1633408A1 publication Critical patent/SU1633408A1/ru

Links

Landscapes

  • Microcomputers (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при сопр жении микроЭВМ с периферийными устройствами. Цель изобретени  - повышение достоверности работы устройства. Устройство содержит четыре группы элементов И 3, 8, 9. 11, группу элементов И-НЕ 14, группу триггеров 2, счетчик 6, мультиплексор 7, формирователь 20 импульсов, дешифратор 13, схему К) сравнени , элементы И 5, 17, ИЛИ 4. элемент 16 задержки. Новым в устройстве  вл етс  обеспечение контрол  сформированного и передаваемого адреса инициатора запроса, что позвол ет исключить ошибки при передаче адреса и избежать блокировки канала в случае по влени  ошибок в передаваемом адресе. I ил.

Description

Изобретение относится к вычислительной технике и может быть использовано при сопряжении микроЭВМ с периферийными устройствами.
Цель изобретения — повышение достоверности работы устройства.
На чертеже представлена функциональная схема устройства для обслуживания запросов с формированием адреса инициатора запроса.
Устройство содержит входы 1 индивидуальных запросов, группу триггеров 2, первую группу 3 элементов И, элемент ИЛИ 4, первый элемент И 5, счетчик 6, мультиплексор 7, вторую 8 и третью 9 группы элементов И, схему 10 сравнения, четвертую группу 11 элементов И, адресные входы 12, дешифратор 13, группу 14 элементов И—НЕ, вход 15 сопровождения адреса, элемент 16 задержки, второй элемент И 17, выход 18 разрешения обмена, выход 19 объединенного запроса, формирователь 20 импульсов, адресные выходы 21 и тактовый вход 22.
Устройство работает следующим образом.
В качестве формирователя 20 можно использовать одновибратор. Допустим, в данный, момент времени запросы на обслуживание не поступают и на входах 1 действуют сигналы логического «0», которые устанавливают по S-входам триггеры 2 в состояние «1». На /?-входах триггеров 2 — уровень «1» с выходов соответствующих элементов И — НЕ 14. Элементы И 3 закрыты уровнем «0» с входов 1 и на выходе элемента ИЛИ 4 находится уровень «0», который блокирует работу элемента И 5. Кодовая комбинация на выходе счетчика 6 соответствует адресу предыдущего запроса. На выходе мультиплексора 7 уровень «1», что соответствует режиму отсутствия запросов. Работа элементов И 8 блокирована уровнем «0» с выхода формирователя 20.
При появлении запроса на соответствующем входе 1 устанавливается уровень «1». По этому сигналу открывается соответствующий элемент И 3 и сигнал логической «1» с его выхода поступает на один из информационных входов мультиплексора 7 и одновременно разрешает работу элемента И 5. Тактовые импульсы с входа 22 начинают поступать на счетный вход счетчика 6, на выходе которого формируются адреса индивидуальных запросов. Эти адреса, поступая на управляющие входы мультиплексора 7, последовательно подключают выход мультиплексора 7 к его информационным входам. Как только к выходу мультиплексора 7 (выход инверсный) будет подключен информационный вход, на котором устанавливается уровень «1», с выхода элемента И 3 на выходе мультиплексора устанавливается уровень «0», который запрещает дальнейшее поступление тактовых импульсов через элемент И 5 на вход счетчика 6 и одновременно запускает формирователь 20. На выходе счетчика 6 фиксируется адрес инициатора запро са, который поступает на первые входы элементов И 8 и 9. По окончании времени задержки, определяемого настройкой формирователя 20, на его выходе формируется положительный импульс, который поступает на вторые входы элементов И 8, открывая их, и адрес инициатора запроса поступает на выходы 21 устройства и оттуда в микроЭВМ. Как только микроЭВМ примет на обслуживание поступивший запрос, по адресным входам 12 на дешифратор 13 поступит адрес инициатора запроса. Это приведет к появлению на соответствующем выходе дешифратора 13 сигнала с уровнем «1».
Адрес инициатора запроса поступает также на первые входы элементов И 1 1, а на первые входы элементов И 9 поступает формированный адрес со счетчика 6. Одновременно с адресом инициатора запроса на вход 15 поступает импульс сопровождения адреса (ИСА), который поступает на вторые входы элементов И 9 и 11. Эти элементы срабатывают и адрес, сформированный на счетчике 6, поступает на одни входы схемы 10 сравнения, а принятый адрес — на другие входы этой же схемы сравнения. Если адреса совпадают, то на выходе схемы 10 сравнения появляется уровень «1», который поступает на первый вход элемента И 17. Импульс ИСА, пройдя элемент 16 задержки, поступает на второй вход И 17. Элемент И 17 срабатывает и на выходе 18 появляется сигнал «Разрешение обмена», по которому начинается обмен между микроЭВМ и устройством. выставившим запрос. Одновременно импульс с выхода И 17 поступает на вторые входы И— НЕ 14. На одном из выходов дешифратора будет уровень «1», срабатывает соответствующий элемент И- НЕ 14. на выходе которого появляется уровень «0», который поступает на R-вход соответствующего триггера 2 (на S-входе этого триггера уровень «1» от устройства, выставившего запрос) и сбрасывает его, предотвращая повторное обслуживание данного запроса. В этом случае сбрасывается триггер именно в том канале, в котором выставлен запрос.
Если происходит несравнение адресов, то на выходе схемы 10 сравнения будет «0», элемент И 17 не срабатывает и на выходе 18 будет уровень «0», что является сигналом для микроЭВМ о нарушении адресации и обмен не выполняется, а канал, в котором происходит ошибка, фиксируется. При этом остальные каналы могут работать. После устранения ошибки в данном канале его работа возобновляется.
Последующие запросы, поступающие в устройство, обслуживаются аналогично.

Claims (1)

  1. Формула изобретения
    Устройство для обслуживания запросов с формированием адреса инициатора запроса, содержащее счетчик, дешифратор, пер1633408 вую группу из п элементов И (где п — количество источников запросов), первый элемент И, элемент ИЛИ, мультиплексор, группу из п триггеров, вторую группу из К элементов И (где К — количество разрядов формируемого адреса инициатора запроса), причем первые входы элементов И первой группы соединены с входами индивидуальных запросов устройства, а выходы подключены к входам элемента ИЛИ, выходы счетчика подключены к соответствующим управляю- 1 щим входам мультиплексора и к первым входам элементов И второй группы, счетный вход счетчика соединен с выходом первого элемента И, первый вход которого соединен с тактовым входом устройства, выход мультиплексора подключен к выходу объединенного запроса устройства и к второму входу первого элемента И, третий вход которого соединен с выходом элемента ИЛИ, входы которого соединены с соответствующими информационными входами мультиплексора,
    S-входы триггеров группы подключены к соответствующим входам индивидуальных запросов устройства, а выходы триггеров группы соединены с вторыми входами соответствующих элементов И первой группы, выходы элементов И второй группы являются адресными выходами устройства, входы дешифратора являются адресными входами устройства, отличающееся тем, что, с целью повышения достоверности работы устройства, в него введены третья и четвертая группы из К элементов И, группа из п элементов И — НЕ, формирователь импульсов, эле5 мент задержки, второй элемент И и схема сравнения, причем выходы дешифратора подключены к первым входам соответствующих элементов И—НЕ группы, вторые входы которых подключены к выходу второго эле0 мента И и к выходу разрешения обмена устройства, выходы элементов И—НЕ подключены к /?-входам соответствующих триггеров группы, первые входы элементов И третьей группы подключены к соответствующим выходам счетчика, а выходы — к первой группе входов схемы сравнения, вторая группа входов которой соединена с выходами элементов И четвертой группы, первые входы которых соединены с соответствующими адресными входами устройства, вторые входы >0 элементов И третьей и четвертой групп подключены к входу сопровождения адреса устройства и через элемент задержки — к первому входу второго элемента И, второй вход которого соединен с выходом схемы сравнения, вторые входы элементов И второй а группы подключены к выходу формирователя импульсов, вход которого соединен с выходом мультиплексора.
SU894701023A 1989-05-03 1989-05-03 Устройство дл обслуживани запросов с формированием адреса инициатора запроса SU1633408A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894701023A SU1633408A1 (ru) 1989-05-03 1989-05-03 Устройство дл обслуживани запросов с формированием адреса инициатора запроса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894701023A SU1633408A1 (ru) 1989-05-03 1989-05-03 Устройство дл обслуживани запросов с формированием адреса инициатора запроса

Publications (1)

Publication Number Publication Date
SU1633408A1 true SU1633408A1 (ru) 1991-03-07

Family

ID=21452186

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894701023A SU1633408A1 (ru) 1989-05-03 1989-05-03 Устройство дл обслуживани запросов с формированием адреса инициатора запроса

Country Status (1)

Country Link
SU (1) SU1633408A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 682899, кл. G 06 F 9/46, 1976. Авторское свидетельство СССР № 1056195, кл. G 06 F 9/46, 1982. *

Similar Documents

Publication Publication Date Title
SU1633408A1 (ru) Устройство дл обслуживани запросов с формированием адреса инициатора запроса
SU1388865A2 (ru) Устройство дл обслуживани запросов
SU1495793A1 (ru) Устройство динамического приоритета
SU1372331A1 (ru) Устройство дл подключени источника информации к общей магистрали
SU1434431A2 (ru) Устройство дл организации очереди
SU1686443A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1674152A1 (ru) Устройство дл моделировани процесса обслуживани за вок с различными приоритетами
SU1566350A1 (ru) Устройство приоритета
SU1481765A2 (ru) Устройство дл управлени очередностью обслуживани
SU1571584A1 (ru) Устройство переменного приоритета
SU1397927A1 (ru) Устройство дл управлени обменом информацией
RU2230355C2 (ru) Устройство приоритетного обслуживания запросов
SU728128A1 (ru) Устройство дл обслуживани запросов
SU1397914A1 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1118993A1 (ru) Устройство дл сопр жени
SU1137468A1 (ru) Устройство приоритета
SU1562913A1 (ru) Устройство дл обслуживани группы запросов
SU1654832A1 (ru) Вычислительна система
SU1432535A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU798840A1 (ru) Устройство приоритета
SU1193672A1 (ru) Числоимпульсный квадратор
SU1336004A1 (ru) Устройство дл обслуживани запросов
SU1168943A1 (ru) Устройство переменного приоритета
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
SU1488801A1 (ru) Устройство для приоритетного обслуживания заявок