RU4019U1 - Устройство приоритетной обработки запросов - Google Patents

Устройство приоритетной обработки запросов Download PDF

Info

Publication number
RU4019U1
RU4019U1 RU95109043/20U RU95109043U RU4019U1 RU 4019 U1 RU4019 U1 RU 4019U1 RU 95109043/20 U RU95109043/20 U RU 95109043/20U RU 95109043 U RU95109043 U RU 95109043U RU 4019 U1 RU4019 U1 RU 4019U1
Authority
RU
Russia
Prior art keywords
input
output
channel
trigger
time control
Prior art date
Application number
RU95109043/20U
Other languages
English (en)
Inventor
Илья Евгеньевич Молоков
Андрей Александрович Астанков
Original Assignee
Илья Евгеньевич Молоков
Андрей Александрович Астанков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Илья Евгеньевич Молоков, Андрей Александрович Астанков filed Critical Илья Евгеньевич Молоков
Priority to RU95109043/20U priority Critical patent/RU4019U1/ru
Application granted granted Critical
Publication of RU4019U1 publication Critical patent/RU4019U1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Устройство приоритетной обработки запросов, содержащее N каналов (где N - число источников запросов), каждый из которых содержит элемент ИЛИ-НЕ, элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с выходом первого элемента ИЛИ, а выход соединен с первым входом первого элемента ИЛИ и через первый элемент НЕ с первым входом элемента ИЛИ-НЕ, выход которого соединен с выходом канала, а второй вход соединен с вторым входом первого элемента ИЛИ, кроме того, второй вход первого элемента ИЛИ соединен в первом канале с опросным входом устройства, а в каждом i-ом канале (где) с выходом первого элемента ИЛИ (i-1)-го канала, кроме того, каждый канал содержит второй элемент ИЛИ и второй элемент НЕ, а каждый канал, кроме N-го, содержит элемент И-НЕ, триггер и элемент задержки, имеется элемент ИЛИ устройства, причем в каждом канале выход первого элемента ИЛИ через второй элемент НЕ подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу канала, а выход второго элемента ИЛИ во всех каналах, кроме N-го, соединен через элемент задержки с прямым входом триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен с входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства, первый вход которого соединен с выходом второго элемента ИЛИ N-го канала, а второй вход подключен к входу сброса триггеров устройства, отличающееся тем, что оно содержит N блоков контроля времени, каждый из которых содержит элемент И, счетчик, первый элемент И�

Description

УСТРОЙСТВО ПРИОРИТЕТНОЙ ОБРАБОТКИ ЗАПРОСОВ
Предлагаемое изобретение относится к вычислительной технике и может быть использовано в распределенных системах обработки информации.
Известно многоканальное приоритетное устройство подключения отдельных устройств к общей магистрали по АС N 544967, кл. G Об F 9/45, состояние из каналов анализа запросов, каждый из которых содержит триггер запроса, выполненный на двух элементах И-НЕ, элемент передачи управляюпрго сигнала, выполненный на элементе НЕ и элемент подтверждения запроса, выполненный на элементе И.
У этого устройства низкая помехозащищенность, обусловленная появлением ложных кратковременных импульсов на выходах каналов во время прохождения импульса и возможностью в отдельных случаях одновременного выхода на магистраль двух каналов.
Наиболее близким по технической сущности и выполняемым функциям к предлагаемому устройству является многоканальное устройство приоритета по АС N 1037253 кл. G 06 F 9/46, содержащее N каналов (где N - число источников запросов), каждый из которых содержит элемент ИЛЙ-НЕ, элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с информационным входом канала, второй вход соединен с выходом первого элемента ИЛИ, а выход соединен с первым входом первого элемента ИМ и через первый элемент НЕ - с первым входом элемента ИЛИ-НЕ, выход которого соединен с выходом канала, а второй вход соединен со вторым входом первого элемента ИЛИ, кроме того, второй вход первого элемента ИЛИ соединен в первом канале с опросным входом устройства, а в каждом i-ом канале (где с выходом первого элемента ИЛИ (i-l)-ro канала, кроме того, каждый канал содержит второй элемент ИЛИ и второй элемент НЕ, а каждый канал, кроме N-го, содержит элемент И-НЕ, триггер и элемент задержки, имеется элемент ИЛИ
Объект-устройство ШШ G 06 F 9/46
устройства, причем в каждом канале выход первого элемента ИЛИ через второй элемент НЕ подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу канала, а выход второго элемента ИЛИ во всех каналах, кроме М-то, соединен через элемент задержки с прямым входом триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен со входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства, первый вход которого соединен с выходом второго элемента ИЛИ N-го канала, а второй вход подключен к входу сброса триггеров устройства. Однако у этого устройства:
1.Увеличиваются задержки в обслуживании низкоприоритетных источников запросов в режиме приоритетного обслуживания.
2.Увеличиваются задержки в обслуживании высокоприоритетных источников запросов в режиме циклического опроса.
3.Изменение режима обслуживания источников запросов не может осуществляться автоматически и в нужный момент времени.
Все это снижает эффективность функционирования устройства.
Задачей изобретения является расширение функциональных возможностей устройства и повышения эффективности его функционирования за счет автоматического изменения режима обслуживания запросов в моменты времени, которые определяются устройством также автоматически.
Поставленная задача достигается тем, что в многоканальное устройство приоритета, содержащее N каналов (где N - число источников запросов), каждый из которых содержит элемент ИЛИ-БЕ, элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с информационным входом канала, второй вход соединен с выходом первого элемента ИЛИ, а выход соединен с первым входом первого элемента ИЛИ и через первый элемент НЕ - с первым входом элемента ИЛИ-НЕ, выход которого соединен с
- 2 выходом канала, а второй вход соединен со вторым входом первого элемента ИЛИ, кроме того, второй вход первого элемента ИЛИ соединен в первом канале с опросным входом устройства, а в каждом i-том канале (где ,N) с выходом первого элемента ИЛИ (1-1)-того канала, кроме того, каждый канал содержит второй элемент ИЛИ и второй элемент НЕ, а каждый канал, кроме М-го, содержит элемент И-НЕ, триггер и элемент задержки, имеется элемент ИЛИ устройства, причем в каждом канале выход первого элемента ИЛИ через второй элемент НЕ подключен к первому входу второго элемента ИМ, второй вход которого подключен к выходу канала, а выход второго элемента ИЛИ во всех каналах, кроме N-ro, соединен через элемент задержки с прямым входом триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен со входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства, первый вход которого соединен с выходом второго элемента ИЛИ N-ro канала, а второй вход подключен к входу сброса триггеров устройства, дополнительно введены: N блоков контроля времени, каждый из которых содержит элемент И, счетчик, первый элемент ИЛИ, каждый блок, кроме N-ro содержит второй элемент ИЛИ, кроме того устройство содержит второй и третий элементы ИЛИ, первый и второй триггеры, первый и второй элементы задержки, первый элемент И, второй элемент И (с одним инверсным входом) и генератор тактовых импульсов, причем в каждом блоке контроля времени выход элемента И соединен со счетным входом счетчика, выход первого элемента ИЛИ соединен со входом сброса счетчика, первый вход элемента И соединен с первым входом этого блока, первый вход первого элемента ИЛИ соединен со вторым входом этого блока, второй вход первого элемента И соединен с третьим входом этого блока, второй вход первого элемента ИЛИ соединен с четвертым входом этого блока, выход счетчика соединен с первым входом второго элемента ИЛИ и с первым выходом этого блока, второй вход второго элемента ИЛИ соединен с пятым входом этого блока, выход второго элемента
ИЛИ соединен со вторым выходом этого блока, третьи входы всех блоков контроля времени соединены между собой и с выходом первого элемента И устройства, четвертые входы всех блоков контроля времени соединены между собой, с выходом второго элемента И устройства, с прямым входом второго триггера, и, через второй элемент задержки, со вторым входом третьего элемента ИМ устройства, пятые входа всех блоков контроля времени соединены между собой, с выходом первого элемента ИМ устройства, с первым входом третьего элемента ИЛИ устройства и с инверсным входом второго триггера, выход генератора тактовых импульсов соединен со вторым входом первого элемента И устройства, второй вход первого элемента ИЛИ в первом канале соединен со вторым входом элемента ИЖ-НЕ и, через первый элемент задержки устройства, соединен с инверсным входом второго элемента И устройства и опросным входом устройства, первые выходы всех блоков контроля времени объединены по ИЛИ с помощью второго элемента ИЛИ устройства, выход которого соединен с прямым входом первого триггера, инверсный выход второго триггера соединен с первым входом первого элемента И устройства, прямой выход первого триггера соединен с первым входом второго элемента И устройства, а инверсный вход первого триггера соединен с выходом третьего элемента ИЛИ устройства, второй выход каждого блока контроля времени, кроме N-ro, соединен с инверсным входом триггера своего канала, информационный вход каждого канала соединен с первым входом своего блока контроля времени, выход каждого канала соединен со вторым входом блока контроля времени, вход выбора режима устройства соединен со вторым входом элемента И-8Е каждого канала кроме N-ro и с прямым выходом второго триггера.
Изменение режима обслуживания запросов в предлагаемом устройстве производится автоматически. Моменты времени изменения режима обслуживания выбираются таким образом, чтобы время задержки в обслуживании запроса не превышало некоторых значений, установленных для каждого канала отдельно, в зависимости от его приоритета. При этом, для изменения режима работы устройства, вход выбора режима устройства не V используется. Функциональная схема многоканального устройства приоритета приведена на фиг. 1. Устройство содержит элемент И-НЕ 1, элемент И 2, элемент НЕ 3, элемент ИЛИ-НЕ 4, элемент ИЛИ 5, элемент НЕ б, элемент ИЛИ 7, элемент 8 задержки, триггер 9, каналы 10 устройства, информационный вход 11 канала, выход 12 канала, вход 13 опроса устройства, вход 14 выбора режима устройства, вход 15 сброса триггеров устройства, элемент ИЛИ 16, элемент И 17, счетчик 18, элемент ИЛИ 19, элемент ИЛИ SO, блоки 21 контроля времени, вход 22 блока 21 контроля времени, вход 23 блока 21 контроля времени, вход 24 блока 21 контроля времени, вход 25 блока 21 контроля времени, вход 26 блока 21 контроля времени, выход 27 блока 21 контроля времени, выход 28 блока 21 контроля времени, элемент ИЛИ 29, элемент ИЛИ 30, триггер 31, элемент И 32 с одним инверсным входом, триггер 33, элемент 34 задержки, элемент 35 задержки, элемент И 36 и генератор 37 тактовых импульсов. Устройство работает следующим образом. В исходном состоянии триггеры 6 всех каналов сброшены сигналом логической 1, который подается на вход 15 сброса. На входе 13 опроса действует логическая 1, а на выходах 12 каждого канала 10 - логический О. Устройство имеет два режима работы: режим циклического опроса источников запросов и режим приоритетного обслуживания. Выбор режима определяется состоянием входа 14. Режим приоритетного обслуживания. В данном режиме на входе 14 выбора режима действует логический О, который запирает в каждом канале элемент И 1, подавая разрешение на вход элемента И 2. При возникновении запроса от источника по входу 11 1-го канала 10 элемент И 2 откроется и подает 1 на вход элемента ИЛИ 5 и О на вход И 4. При подаче сигнала опроса на вход 13 в виде логического О он последовательно распространяется через элементы ИЛИ 5 до 1-го канала, одновременно запревая прохождение вновь поступивших запросов от источников с более высоким приоритетом через элементы И 2, что обеспечивает помехоустойчивость схемы. Одновременно во всех каналах 10, предшествующих i-му каналу, этот сигнал установит триггеры 9 в состояние 1 по цепи элементов НЕ 6, ИЛИ 7 и элемента задержки 8. В i-ом канале 10 сигнал опроса закроет элемент ИЛИ-НЕ 4, в результате чего на выход 12 этого канала поступит 1. Кроме того, сигнал на выходе ИЛИ-НЕ 4 установит в i-ом канале 10 триггер 9 в 1. Таким образом, триггеры 9 обеспечивают запоминание опрошенных каналов 10, блокируя прохождение новых запросов на выходы элементов И 2.
Однако, поскольку на входе 14 действует логический О, состояние триггеров не оказывает влияния на работу устройства, которая осуществляется по приоритетному принципу, причем приоритет каналов убывает с возрастанием номера канала 10.
Режим циклического опроса. В данном режиме на вход 14 устройства поступает логическая 1, в результате чего элемент И 1 действует как инвертор по отношению к сигналу на прямом выходе триггера 9. Если триггер 9 находится в состоянии 1, т.е. данный канал 10 опрашивался в предыдущем цикле, на выходе элемента И-НЕ 1 действует логический О, который блокирует прохождение сигнала от источника 11 запросов. Если триггер 9 находится в нулевом состоянии, то в данном канале 10 разрешается прохождение запроса на выход 12 канала 10. После приема запроса триггер 9 устанавливается в 1 через элемент ИЛИ 7. При этом элемент 8 задержки обеспечивает необходимую длительность сигнала на выходе 12 данного канала 10.
Таким образом, во всех каналах 10 с 1-го по i-тый триггеры 9 установлены в состояние 1 и опрос этих каналов сигналом опроса запрещается.
После того, как запрос на i-том канале будет обслужен, нулевой сигнал опроса пройдет на выход его элемента ИЛИ 5 к последующим каналам 10. При опросе N-ro последнего канала 10 сигнал логической 1 со схемы ИЛИ 7 и ИЛИ 16 обеспечит сброс триггеров 9 во всех каналах 10 и подготовит устройство к следующему циклу работы.
Режим приоритетного обслуживания является основным.
- 5 Работа по приоритетному принципу осуществляется сразу после приведения устройства в исходное состояние подачей сигнала логической 1 на вход 15 сброса триггеров устройства. В этом режиме с инверсного выхода триггера 33 на первый вход элемента И 36 подается 1, разрешая прохождение тактовых импульсов от генератора 37 через этот элемент, на второй вход элемента И 17 каждого блока 21 контроля времени. При возникновении запроса от источника на информационном входе
111-го канала 10 элемент И 17 1-го блока 21 контроля времени откроется и тактовые импульсы с выхода элемента И 36 поступят на вход счетчика 18. Число счета счетчика 18 каждого блока 21 контроля времени устанавливается различным и зависит от приоритета соответствующего канала 10, причем число счета минимально у счетчика 18 первого блока 21 контроля времени и увеличивается с возрастанием номера блока 21 контроля времени, так как при обслуживании запроса от более приоритетного источника допустимое время задержки, определяющееся периодом работы счетчика 18, должно быть меньше, чем при обслуживании запроса от менее приоритетного источника. При обслуживании запроса на i-ом канале 10 с выхода
12этого канала, через элемент ИЛИ 20 1-го блока 21 контроля времени, 1 поступает на вход сброса счетчика 18 1-го блока 21 контроля времени, т. е. если запрос уже обслуживается - время его задержки на информационном входе 11 1-го канала 10 больше не контролируется. Если время задержки на информационном входе 11 1-го канала 10 превысит установленное заблаговременно допустимое значение, то устройство автоматически изменит режим своего функционирования - с приоритетного режима на режим циклического опроса.
Происходит это следующим образом.
Счетчик 18 производит подсчет тактовых импульсов и при переполнении с его выхода на первый вход элемента ИЛИ 19 и на один из входов элемента ИЛИ 29 поступит 1, что обеспечит сброс в О триггера 9 соответствующего канала 10 и установку триггера 31 в 1. На следующем цикле работы, при поступлении сигнала опроса на вход 13, элемент И 32 откроется, с выхода триггера 31 1 поступит на прямой вход
rt
триггера 33 и, через элемент 35 задержек, элемент ИЛИ 30, на инверсный вход триггера 31, для сброса этого триггера в О. С выхода элемента И 32 1, через элемент ИЛИ 20 каждого блока 21 контроля времени., поступит на входы сброса счетчика 18 каждого блока 21 контроля времени, и все счетчики 18 будут сброшены в О.
Элемент 35 задержи обеспечивает необходимую длительность сигнала с уровнем логической 1 на прямом входе триггера 33 в течение времени, необходимого для установки этого триггера в 1. Так как необходимая подготовка устройства к режиму циклического опроса должна произойти до начала следующего цикла работы, даже если сигнал опроса на вход 13 опроса поступит в момент опрокидывания триггеров 31 и 33, элемент 34 задержки обеспечивает задержку сигнала на время, достаточное для установки триггера 33 в 1, а триггера 31 в О. Следовательно, время задержки элемента 34 задержки должно быть больше суммарного времени задержки цепочки элементов: элемента 32 И, элемента 35 задержки и элемента 30 ИЖ Сразу после того, как триггер 33 установится в 1, начнется режим циклического опроса.
В режиме щгклического опроса содержимое счетчика 18 каждого блока 21 контроля времени остается равным О, т.к. с инверсного выхода триггера 33 на первый вход элемента И 36 поступает сигнал с уровнем логического 0, этот элемент закрыт и не пропускает тактовые импульсы от генератора 37 тактовых импульсов. Режим циклического опроса будет длиться в течение одного цикла работы устройства, после чего установится режим приоритетного обслуживания, при поступлении сигнала с уровнем логической 1 с выхода элемента ИЛИ 16 на инверсный вход триггера 33, через элемент ИЛИ 30 на инверсный вход триггера 31 и на второй вход элемента ИЖ 19 каждого блока 21 контроля времени. При этом триггеры 9 всех каналов 11 находятся в состоянии О, на входе опроса действует логическая 1, а на выходах 12 каждого канала 10 логический О, т.е. устройство приведено в исходное состояние.
- 8 обслуживания запросов не имеет смысла, когда частота сигналов опроса, поступающих на вход 13 опроса, значительно больше частоты поступления запросов на информационный вход 11 любого из каналов 10. Значит, говорить, что предлагаемое устройство функционирует нормально, можно в том случае, когда частота поступления запросов на информационный вход 11 любого из каналов 10 будет больше частоты сигналов опроса, поступающих на вход 13 опроса.
Рассмотрим математическую модель предлагаемого устройства, которая, в целях упрощения, содержит всего два канала, имеет два входа и два выхода. Будем считать, что частота поступления запросов и время обслуживания каждого запроса, на каждом входе, одинаковы, и модель предложенног устройства функционирует нормально. Приоритет первого канала выше, чем у второго, так как сигнал опроса поступает на него в первую очередь. Следовательно, при одновременном поступлении заявок, вероятность того, что заявка, поступившая на информационный вход первого канала будет обслужена в первую очередь, выше. Вероятности, отражающие приоритет каналов, имеют постоянное значение для каждого канала и играют роль весовых коэффициентов. Обозначим их через С и X,
для первого и второго каналов соотвественно, причем
Обозначим через рл и р2 - вероятность того , что заявка на соответствующем канале будет обслужена в течение некоторого промежутка времени, причем . Заметим, что и рг принимают разные значения в зависимости от режима фукнкционирования устройства, т. е. при установке определенного режима обслуживания запросов, устройство имеет определенные характеристики р, прг. Очевидно, что при длительном функционировании устройства в режиме циклического опроса As/lsQ5 т.к. приоритеты каналов () не имеют значения, а в режиме приоритетного обслуживания возможна ситуация, когда будут обслуживаться только заявки, поступающие на вход первого канала: р, И ,. Все это существенно снижает эффективность функционирования устройства. Необходимо ввести ограничения:
- 9 я рова где неко при
,
Пусть: ot, % , Хг Уз Тогда:А 4- /%-«
Таким образом, математическая модель предлагаемого устройства показывает, что при автоматическом изменении режима обслуживания запросов эффективность функционирования устройства повышается.
Предлагаемое устройство выполнено на логических элементах, счетчиках, триггерах, генераторе тактовых импульсов прямоугольной формы. Принципы построения этих элементов и узлов общеизвестны и приведены, например, в справочнике Шло В. JL Популярные цифровые микросхемы: Справочник. - М.: Радио и связь,1987. - 352с. Обозначим через Н -критерий эффективности функциониния устройства. Справедливо р екство: -К -- Ј лр , Г Ј - отражает нелинейный характер зависимости и имеет торое постоянное значение в интервале Для нашей модели: Для простоты примем -I % . Тогда:-, X AitfF + С учетом принятых допущений, найдем значения п, и D9t которых # /77ах. 2# -у С- О 2 ГГрГ Э# Л4,, .уА (1)р, - 10 Таким образом, предложенное устройство обеспечивает два режима обслуживания: приоритетный и циклический, автоматически изменяет режим обслуживания запросов в моменты времени, которые определяются устройством также автоматически, что существенно расширяет функциональные возможности и повышает эффективность функционирования устройства.
Предлагаемое устройство предполагается использовать в распределенных системах обработки информации для организации обмена между центральной ЭВМ и абонентами системы по общей магистрали.
- 11 АВТОРЫ: 4b#vLjL E. Молоков А. А. Астанков

Claims (1)

  1. Устройство приоритетной обработки запросов, содержащее N каналов (где N - число источников запросов), каждый из которых содержит элемент ИЛИ-НЕ, элемент И, первый элемент ИЛИ и первый элемент НЕ, причем первый вход элемента И в каждом канале соединен с выходом первого элемента ИЛИ, а выход соединен с первым входом первого элемента ИЛИ и через первый элемент НЕ с первым входом элемента ИЛИ-НЕ, выход которого соединен с выходом канала, а второй вход соединен с вторым входом первого элемента ИЛИ, кроме того, второй вход первого элемента ИЛИ соединен в первом канале с опросным входом устройства, а в каждом i-ом канале (где
    Figure 00000001
    ) с выходом первого элемента ИЛИ (i-1)-го канала, кроме того, каждый канал содержит второй элемент ИЛИ и второй элемент НЕ, а каждый канал, кроме N-го, содержит элемент И-НЕ, триггер и элемент задержки, имеется элемент ИЛИ устройства, причем в каждом канале выход первого элемента ИЛИ через второй элемент НЕ подключен к первому входу второго элемента ИЛИ, второй вход которого подключен к выходу канала, а выход второго элемента ИЛИ во всех каналах, кроме N-го, соединен через элемент задержки с прямым входом триггера, прямой выход которого соединен с первым входом элемента И-НЕ, второй вход которого соединен с входом выбора режима устройства, а выход соединен с третьим входом элемента И, причем инверсный вход триггера соединен с выходом элемента ИЛИ устройства, первый вход которого соединен с выходом второго элемента ИЛИ N-го канала, а второй вход подключен к входу сброса триггеров устройства, отличающееся тем, что оно содержит N блоков контроля времени, каждый из которых содержит элемент И, счетчик, первый элемент ИЛИ, каждый блок, кроме N-го содержит второй элемент ИЛИ, кроме того, устройство содержит второй и третий элементы ИЛИ, первый и второй триггеры, первый и второй элементы задержки, первый элемент И, второй элемент И (с одним инверсным входом) и генератор тактовых импульсов, причем в каждом блоке контроля времени выход элемента И соединен со счетным входом счетчика, выход первого элемента ИЛИ соединен с входом сброса счетчика, первый вход элемента И соединен с первым входом этого блока, первый вход первого элемента ИЛИ соединен с вторым входом этого блока, второй вход первого элемента И соединен с третьим входом этого блока, второй вход первого элемента ИЛИ соединен с четвертым входом этого блока, выход счетчика соединен с первым входом второго элемента ИЛИ и с первым выходом этого блока, второй вход второго элемента ИЛИ соединен с пятым входом этого блока, выход второго элемента ИЛИ соединен с вторым выходом этого блока, третьи входы всех блоков контроля времени соединены между собой и с выходом первого элемента И устройства, четвертые входы всех блоков контроля времени соединены между собой, с выходом второго элемента И устройства, с прямым входом второго триггера, и через второй элемент задержки, с вторым входом третьего элемента ИЛИ устройства, с первым входом третьего элемента ИЛИ устройства и с инверсным входом второго триггера, выход генератора тактовых импульсов соединен с вторым входом первого элемента И устройства, второй вход первого элемента ИЛИ в первом канале соединен с вторым входом элемента ИЛИ-НЕ и через первый элемент задержки устройства соединен с инверсным входом второго элемента И устройства и опросным входом устройства, первые выходы всех блоков контроля времени объединены по ИЛИ с помощью второго элемента ИЛИ устройства, выход которого соединен с прямым входом первого триггера, инверсный выход второго триггера соединен с первым входом первого элемента И устройства, прямой выход первого триггера соединен с первым входом второго элемента И устройства, а инверсный вход первого триггера соединен с выходом третьего элемента ИЛИ устройства, второй выход каждого блока контроля времени, кроме N-го, соединен с инверсным входом триггера своего канала, информационный вход каждого канала соединен с первым входом своего блока контроля времени, выход каждого канала соединен с вторым входом блока контроля времени, вход выбора режима устройства соединен с вторым входом элемента И-НЕ каждого канала, кроме N-го, и с прямым выходом второго триггера.
RU95109043/20U 1995-06-06 1995-06-06 Устройство приоритетной обработки запросов RU4019U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU95109043/20U RU4019U1 (ru) 1995-06-06 1995-06-06 Устройство приоритетной обработки запросов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU95109043/20U RU4019U1 (ru) 1995-06-06 1995-06-06 Устройство приоритетной обработки запросов

Publications (1)

Publication Number Publication Date
RU4019U1 true RU4019U1 (ru) 1997-04-16

Family

ID=48266238

Family Applications (1)

Application Number Title Priority Date Filing Date
RU95109043/20U RU4019U1 (ru) 1995-06-06 1995-06-06 Устройство приоритетной обработки запросов

Country Status (1)

Country Link
RU (1) RU4019U1 (ru)

Similar Documents

Publication Publication Date Title
RU4019U1 (ru) Устройство приоритетной обработки запросов
US5867670A (en) Self-control type bus arbitration circuit and arbitration method therefor
RU2093884C1 (ru) Многоканальное устройство приоритета
RU2156U1 (ru) Устройство приоритета
KR950030557A (ko) 전송 시스템의 우선 순위 할당 회로 및 그 방법
RU6073U1 (ru) Адаптивное устройство приоритета
SU1037253A1 (ru) Многоканальное устройство приоритета
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
RU2109327C1 (ru) Многоканальное устройство приоритета
SU1612309A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1481765A2 (ru) Устройство дл управлени очередностью обслуживани
SU1111162A1 (ru) Многоканальное устройство дл обслуживани запросов со сменными кодами приоритетов
SU1495793A1 (ru) Устройство динамического приоритета
SU1168941A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU1140122A1 (ru) Многоканальное устройство дл обслуживани запросов в вычислительной системе
SU1312599A1 (ru) Устройство дл моделировани систем массового обслуживани
RU1797136C (ru) Устройство дл опроса абонентов
RU2020573C1 (ru) Устройство для моделирования системы массового обслуживания
RU1777140C (ru) Устройство дл обслуживани запросов
SU1096643A1 (ru) Устройство дл приоритетного опроса
SU636609A1 (ru) Многоканальное устройство дл приоритетного подключени источников информации к общей магистрали
SU1532943A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1633408A1 (ru) Устройство дл обслуживани запросов с формированием адреса инициатора запроса
SU1005054A1 (ru) Многоканальное устройство дл обслуживани групповых запросов
SU1336004A1 (ru) Устройство дл обслуживани запросов