RU2109327C1 - Многоканальное устройство приоритета - Google Patents

Многоканальное устройство приоритета Download PDF

Info

Publication number
RU2109327C1
RU2109327C1 RU96117027A RU96117027A RU2109327C1 RU 2109327 C1 RU2109327 C1 RU 2109327C1 RU 96117027 A RU96117027 A RU 96117027A RU 96117027 A RU96117027 A RU 96117027A RU 2109327 C1 RU2109327 C1 RU 2109327C1
Authority
RU
Russia
Prior art keywords
input
channel
output
trigger
access
Prior art date
Application number
RU96117027A
Other languages
English (en)
Other versions
RU96117027A (ru
Inventor
В.М. Игнатьев
Н.Ю. Афанасьева
А.Н. Крючков
Original Assignee
Тульский государственный университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тульский государственный университет filed Critical Тульский государственный университет
Priority to RU96117027A priority Critical patent/RU2109327C1/ru
Application granted granted Critical
Publication of RU2109327C1 publication Critical patent/RU2109327C1/ru
Publication of RU96117027A publication Critical patent/RU96117027A/ru

Links

Abstract

Устройство относится к вычислительной технике и может быть использовано в локальных вычислительных сетях и многомашинных вычислительных системах для управления доступом к общему ресурсу. Изобретение решает следующую задачу: повышение достоверности диспетчирования за счет исключения возможности обработки низкоприоритетных запросов при наличии запросов в каналах с более высоким приоритетом, а также упрощение устройства и уменьшение аппаратурных затрат. Решение поставленной задачи осуществляется за счет циклического последовательного опроса каналов, начиная с канала, имеющего наивысший приоритет, как при отсутствии доступа, так и во время предоставления доступа к общему ресурсу. Предоставление доступа к общему ресурсу осуществляется путем обработки сигналов, подтверждающих наличие или отсутствие высокоприоритетных запросов. 1 ил.

Description

Устройство относится к вычислительной технике и может быть использовано в локальных вычислительных сетях и многомашинных вычислительных системах для управления доступом к общему ресурсу.
Известно многоканальное устройство приоритета (авт. св. СССР N 1651285, кл. G 06 F 9/46, 1991), содержащее элемент И одновибратор и каналы, а в каждом канале первый, второй и третий триггер, элемент И и элемент ИЛИ. Причем первый синхроввод устройства соединен с первым входом элемента И, выход которого через одновибратор соединен с входом сброса первого триггера всех каналов устройства, в каждом канале инверсный выход первого триггера соединен с первым входом элемента И своего канала, запросный вход канала устройства соединен с информационным входом первого триггера, выход которого соединен с вторым входом элемента И и инверсным входом элемента ИЛИ выход элемента И соединен с единичным входом первого триггера и информационным входом третьего триггера, выход которого является выходом устройства, прямой выход первого триггера соединен с прямым входом элемента ИЛИ первый синхроввод устройства соединен с синхровводом второго триггера всех каналов, а второй синхроввод устройства соединен с синхровводами первого и второго триггеров всех каналов, выход элемента И K-го канала (K=1, M-1, где M-число каналов) соединен с (K+2)-м входом элемента И (K+1)-го канала, выход элемента ИЛИ (K+1)-го канала соединен с (K+1)-м входом элемента И (M+1)-й вход которого соединен с выходом элемента ИЛИ M-го канала.
Недостатком такого устройства является предоставление равноприоритетного доступа всем каналам, т.е. возможность обслуживания каналов с более низким приоритетом при наличии запроса на использование общего ресурса в канале с более высоким приоритетом. Кроме того, устройство требует значительных аппаратурных затрат для реализации.
Прототипом изобретения является многоканальное устройство приоритета (авт. св. СССР N 1675884, кл. G 06 F 9/46, 1991), содержащее элемент ИЛИ, одновибратор и K (K-число абонентов) каналов, каждый из которых содержит первый и второй триггеры, первый и второй элементы задержки, одновибратор, элемент 2И-ИЛИ и элемент И, причем вход запуска и выход одновибратора соответственно соединены с шиной логической "1" устройства и с первым входом элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом опроса K-го канала и с входом опроса первого канала устройства, выход опроса M-го (M"1,K-1) канала соединен с входом опроса (M+1)-го канала, в каждом канале вход опроса канала соединен с синхровводом первого триггера и с входом первого элемента задержки, выход которого соединен с первым входом элемента 2И-ИЛИ, второй вход и выход которого соединены с инверсным выходом первого триггера и с входом запуска одновибратора соответственно, информационный вход первого триггера соединен с входом запроса канала устройства, и в каждом канале вход установки в "0" и информационный вход второго триггера соединены с входом запроса канала устройства и с первым входом элемента И второй вход и выход которого соединены соответственно с инверсным выходом второго триггера и с входом установки в "0" первого триггера, прямой выход которого соединен с синхровводом второго триггера и с входом второго элемента задержки, третий и четвертый входы элемента 2И-ИЛИ соединены с шиной логической "1" устройства и с выходом второго элемента задержки, выход одновибратора соединен с выходом опроса и с выходом разрешения снятия запроса канала устройства, выход подтверждения запроса которого соединен с прямым выходом второго триггера.
Преимуществом данного устройства является высокое быстродействие вследствие организации конвейерного доступа. Однако в этом устройстве также существует возможность монополизации общего ресурса заявками с более низкими приоритетами при наличии запроса на использование ресурса от заявок с высшими приоритетами, что ухудшает качество диспетчирования.
Изобретение решает следующую задачу: повышение достоверности диспетчирования за счет исключения возможности обработки низкоприоритетных запросов при наличии запросов в каналах с более высокими приоритетами, а также упрощение устройства и уменьшение аппаратурных затрат.
Поставленная задача решается тем, что в устройство, содержащее элемент ИЛИ и K (K-число абонентов) каналов, каждый из которых содержит первый и второй триггеры, одновибратор, элемент задержки и первый элемент И, причем второй вход и выход элемента "ИЛИ" соединены соответственно с выходом опроса K-го канала и с входом опроса первого канала, выход опроса M-го (M-1,K-1) канала соединен с входом опроса (M+1)-го канала, и в каждом канале вход запроса канала соединен с входом установки в "0" второго триггера и первым входом первого элемента И, второй вход которого соединен с инверсным выходом второго триггера, синхроввод которого соединен с прямым выходом первого триггера, в состав каждого из каналов дополнительно вводится второй элемент И, причем в каждом канале первый вход второго элемента И соединен с инверсным выходом второго триггера, и в каждом канале вход опроса канала соединен с входом одновибратора, выход которого соединен с входом элемента задержки и с синхровводом первого триггера, вход установки в "0", информационный вход и инверсный выход которого соединены соответственно с входом подтверждения запроса канала, выходом первого элемента И и выходом подтверждения запроса канала, выход элемента задержки соединен с выходом опроса канала, прямой выход второго триггера соединен с выходом запроса канала, второй вход и выход второго элемента И соединены соответственно с входом и выходом подтверждения доступа канала, информационный вход второго триггера соединен с входом разрешения доступа канала, а выход подтверждения запроса M-го (M=1,K-1) канала соединен с входом подтверждения запроса (M+1)-го канала, выход подтверждения доступа M-го (M+1, K-1) канала соединен с входом подтверждения доступа (M+1)-го канала, а выход подтверждения доступа K-го канала соединен с входом разрешения доступа всех каналов, причем первый вход элемента ИЛИ соединен с входом начальной установки устройства, а вход подтверждения доступа и вход подтверждения запроса первого канала соединены с шиной логической "1" устройства.
На чертеже изображена структурная схема многоканального устройства приоритета.
многоканальное устройство приоритета содержит элемент ИЛИ 1 и K (K-число абонентов) каналов 2, каждый из которых содержит одновибратор 3, выход которого соединен с входом элемента задержки 4 и синхровводом первого триггера 5, информационный вход и прямой выход которого соединены соответственно с выходом первого элемента И 6 и синхровводом второго триггера 7, инверсный выход которого соединен с первым входом второго элемента И 8 и вторым входом первого элемента И 6, причем в каждом канале 2 вход опроса 9 соединен с входом одновибратора 3, выход опроса 10 соединен с выходом элемента задержки 4, вход 11 и выход 12 подтверждения запроса канала 2 соединены соответственно с входом установки в "0" и инверсным выходом первого триггера 5, вход запроса 13 канала 2 соединен с первым входом первого элемента И и с входом установки в "0" второго триггера 7, прямой выход которого соединен с выходом запроса 14 канала 2, вход разрешения доступа 15 канала 2 соединен с информационным входом второго триггера, второй вход и выход второго элемента И 8 соединены соответственно с входом 16 и выходом 17 подтверждения доступа канала 2, вход начальной установки устройства 18 соединен с первым входом элемента ИЛИ 1 устройства, выход и второй вход которого соединены соответственно с входом опроса 9 первого канала 2 и с выходом опроса 10 K-го канала 2, причем выход опроса 10 M-го (M=1,K-1) канала 2 соединен с входом опроса 9 (M+1)-го канала 2, выход подтверждения
запроса 12 M-го (M=1,K-1Э канала 2 соединен с входом подтверждения запроса 11 (M+1)-го канала 2, выход подтверждения 17 доступа M-го (M-1,K-1) канала 2 соединен с входом подтверждения доступа 16 (M+1)-го канала 2, выход подтверждения доступа 17 K-го канала 2 соединен с входом разрешения доступа 15 всех каналов 2, а входы подтверждения доступа 16 и подтверждения запроса 11 первого канала 2 соединены с шиной логической "1" устройства.
Элементы задержки можно реализовать при помощи RC-цепочки или последовательно соединенных логических элементов НЕ, а также использовать триггер (см. с. 69 кн. Зельдин Е.А. Цифровые интегральные микросхемы в информационно-измерительной аппаратуре. Л.: Энергоатомиздат. Ленингр. отд-ние, 1886, с. 280). Для синхронизации поступления импульса опроса и сигнала подтверждения запроса с выходов M-го (M=1,K-1) канала на соответствующие входы следующего (M+1)-го канала величина элемента задержки 4 tz4 выбирается из условия tz4= tz5 (tz5 - время задержки прохождения сигнала в триггере 5 каждого канала устройства). Для предотвращения ложного срабатывания устройства величина tz4 элемента задержки в K-ом канале выбирается из условия tz4=tz7+tz8 (tz5 и tz8 - время задержки прохождения сигнала соответственно для триггера 7 и элемента И 8 каждого канала устройства).
В устройстве используются триггеры D-типа, в качестве которых можно применить микросхемы К155ТМ8, 564ТМ2, К561ТМ2 и аналогичные им (см. кн. Зельдин Е. А. .., с. 187, 180, 181). Кроме того, триггеры D-типа можно образовать из любого синхронного RS- или JK-триггера, если на их информационные входы подавать взаимно инверсные сигналы (см. кн. Зельдин Е.А..., с. 185).
В качестве одновибратора можно применить микросхему типа К155АГ1, или реализовать его на основе либо типовых логических элементов И-НЕ, ИЛИ-НЕ, либо триггеров, например 564ТР2, 564ТМ2 (см. кн. Зельдин Е.А..., с. 266-270). Для предотвращения ложного срабатывания устройства длительность импульса одновибратора выбирается из условия tо<tz5+tz6+tz7 (tz5, tz6 и tz7 - время задержки прохождения сигнала соответственно для триггера 5, элементами И 6 и триггера 7 каждого канала устройства).
Устройство работает следующим образом.
В первый момент времени после включения сигналы на захват общего ресурса отсутствуют, что соответствует логическому "0" на запросных входах 13 каналов 2. Таким образом триггеры 5 всех каналов 2 устанавливаются в нулевое состояние. После этого вырабатывается системный сигнал начальной установки. При этом положительный импульс с входа 18 поступает на второй вход элемента ИЛИ 1 и с его выхода - на вход опроса 9 первого канала 2 и через одновибратор 3 на синхроввод первого триггера 5. Если в первом канале 2 нет запроса на захват ресурса, то триггер 5 устанавливается в нулевое состояние и отрицательный сигнал с его прямого выхода поступает на синхроввод второго триггера 7, который также устанавливается в нулевое состояние. Сигналы высокого уровня с инверсного выхода первого триггера 5 и с выхода элемента задержки 4 поступают соответственно на вход подтверждения запроса 11 и вход опроса 9 второго канала 2. сигнал высокого уровня с инверсного выхода второго триггера 7 первого канала 2 поступает на первый вход второго элемента И 8, а с его выхода подтверждения доступа 17 - снова на вход подтверждения доступа 16 второго канала 2. Происходит обработка запроса второго канала 2. Если в этом канале нет запроса, то сигналы высокого уровня с выхода опроса 10, выхода подтверждения запроса 12 и выхода подтверждения доступа 17 поступают соответственно на вход опроса 9, вход подтверждения запроса 11 и подтверждения доступа 16 следующего канала 2 и т.д. Если ни одному из каналов 2 не был предоставлен доступ к общему ресурсу, то с выхода опроса 10 последнего канала положительный импульс поступает на вход элемента ИЛИ 1 устройства, а с его выхода - снова на вход опроса 9 первого канала 2. При этом с выхода подтверждения доступа 17 последнего канала 2 единичный сигнал поступает на входы разрешения доступа всех каналов 2. Таким образом осуществляется последовательный циклический опрос всех каналов 2.
В случае, если в каком-либо M-м (M=1,K) канале 2 возникнет запрос на захват общего ресурса, то на его запросный вход 13 поступает сигнал логической "1". Если в устройстве нет запросов от каналов 2 с более высоким приоритетом, то на синхроввод триггера 5 M-го канала поступает сигнал высокого уровня и он устанавливается в единичное состояние в момент срабатывания одновибратора 3 этого канала 2. Если в устройстве существуют запросы к общему ресурсу в нескольких каналах 2, то при последовательном опросе каналов 2 в единичное состояние устанавливается триггер 5 канала с более высоким приоритетом (меньшим номером), а сигнал логического "0" с его инверсного выхода поступает на выход подтверждения запроса 12 этого канала 2 и последовательно на входы подтверждения запроса 11 остальных каналов 2 и блокирует обработку сигналов запроса в каналах 2 с более низким приоритетом. Сигнал высокого уровня с прямого выхода триггера 5 M-го канала 2 поступает на синхроввод триггера 7, на прямом выходе которого и на запросном выходе 14 канала 2 появляется сигнал логической "1", что сигнализирует M-му абоненту о предоставлении доступа к общему ресурсу. С инверсного выхода триггера 7 сигнал низкого уровня поступает на первый вход элемента И 8, на выходе которого поддерживается низкий уровень сигнала в течение всего времени предоставления доступа к общему ресурсу. С выхода подтверждения запроса 17 M-го канала 2 сигнал логического "0" поступает на вход подтверждения доступа 16 следующего (M+1)-го канала 2 и с выхода элемента И 8 на вход подтверждения доступа 16 следующего (M+2)-го канала 2 и т.д. Таким образом, на выходе элемента И 8 последнего K-го канала 2 появляется сигнал низкого уровня, который с выхода подтверждения доступа 17 последнего канала 2 поступает на входы разрешения доступа 15 всех каналов 2 и блокирует ложное срабатывание устройства во время предоставления доступа к общему ресурсу в каком-либо M-м канале 2.
Однако во время предоставления доступа к общему ресурсу опрос каналов 2 продолжается, с инверсного выхода триггера 7 M-го канала 2 сигнал логического "0" поступает на первый вход элемента И 6, а с его выхода на вход установки в "0" триггера 5, который устанавливается в нулевое состояние, и единичный сигнал с его инверсного выхода поступают на вход подтверждения запроса 11 (M+1)-го канала 2 и разрешает обработку запросов в следующих каналах 2. Если во время предоставления доступа к общему ресурсу в каком- либо N-м (N= 1, K) канале 2 появляется импульс запроса, то триггер 5 этого канала 2 устанавливается в единичное состояние, и сигнал высокого уровня поступает на синхроввод триггера 7.
По окончании работы M-го абонента с общим ресурсом на запросном входе 13 M-го канала 2 появляется сигнал низкого уровня, и триггер 7 этого канала 2 устанавливается в нулевое состояние. При этом на выходе элемента И 8 появляется сигнал высокого уровня, который с выхода подтверждения доступа 17 M-го канала 2 последовательно поступает на входы подтверждения доступа 16 следующих каналов 2, Таким образом, на выходе элемента И 8 последнего канала 2 появляется сигнал высокого уровня, который с выхода подтверждения доступа 17 поступает на входы разрешения доступа 15 всех каналов 2 и N-му каналу 2 в котором существует запрос предоставляется доступ.
Таким образом, устройство обладает достаточно высоким быстродействием за счет того, что в нем осуществляется циклический (непрерывный) опрос каналов как при отсутствии доступа, так и во время предоставления доступа к общему ресурсу. Кроме того, в устройстве устранена возможность обработки низкоприоритетных запросов при наличии запросов в каналах с более высокими приоритетами. Это достигается тем, что опрос каналов ведется последовательно, начиная с канала с наивысшим приоритетом, и в момент опроса канала ведется обработка сигналов, подтверждающих наличие или отсутствие высокоприоритетных запросов.

Claims (1)

  1. Многоканальное устройство приоритета, содержащее элемент ИЛИ и К (К - число абонентов) каналов, каждый из которых содержит первый и второй триггеры, одновибратор, элемент задержки и первый элемент И, причем второй вход и выход элемента ИЛИ соединены соответственно с выходом опроса К-го канала и входом опроса первого канала, выход опроса М-го (М = 1, К - 1) канала соединен с входом опроса (М + 1)-го канала и в каждом канале вход запроса канала соединен с входом установки в "0" второго триггера и первым входом первого элемента И, второй вход которого соединен с инферсным выходом второго триггера, синхроввод которого соединен с прямым выходом первого триггера, отличающееся тем, что каждый из каналов дополнительно содержит второй элемент И, первый вход которого соединен с инверсным выходом второго триггера, и в каждом канале вход опроса канала соединен с входом одновибратора, выход которого соединен с входом элемента задержки и синхровводом первого триггера, вход установки в "0", информационный вход и инверсный выход которого соединены соответственно с входом подтверждения запроса канала, выходом первого элемента И и выходом подтверждения запроса канала, выход элемента задержки соединен с выходом опроса канала, прямой выход второго триггера соединен с выходом запроса канала, второй вход и выход второго элемента И соединены соответственно с входом и выходом подтверждения доступа канала, информационный вход второго триггера соединен с входом разрешения доступа канала, а первый вход элемента ИЛИ соединен с входом начальной установки устройства, причем выход подтверждения запроса М-го (М = 1, К - 1) канала соединен с входом подтверждения запроса (М + 1)-го канала, выход подтверждения доступа М-го (М = 1, К - 1) канала соединен с входом подтверждения доступа (М + 1)-го канала, выход подтверждения доступа К-го канала соединен с входом разрешения доступа всех каналов, а вход подтверждения доступа и вход подтверждения запроса первого канала соединены с шиной логической единицы устройства.
RU96117027A 1996-08-19 1996-08-19 Многоканальное устройство приоритета RU2109327C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96117027A RU2109327C1 (ru) 1996-08-19 1996-08-19 Многоканальное устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96117027A RU2109327C1 (ru) 1996-08-19 1996-08-19 Многоканальное устройство приоритета

Publications (2)

Publication Number Publication Date
RU2109327C1 true RU2109327C1 (ru) 1998-04-20
RU96117027A RU96117027A (ru) 1998-11-20

Family

ID=20184745

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96117027A RU2109327C1 (ru) 1996-08-19 1996-08-19 Многоканальное устройство приоритета

Country Status (1)

Country Link
RU (1) RU2109327C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8619747B2 (en) 2006-01-31 2013-12-31 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Зельдин Е.А. Цифровые интегральные микросхемы в информационно-измерительной аппаратуре. - Л.: Энергоатомиздат, Ленинградское отделение, 1986, с.69, 180 - 187, 266 - 270. *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8619747B2 (en) 2006-01-31 2013-12-31 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US9203580B2 (en) 2006-01-31 2015-12-01 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US9781708B2 (en) 2006-01-31 2017-10-03 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US10271318B2 (en) 2006-01-31 2019-04-23 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US11160058B2 (en) 2006-01-31 2021-10-26 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US11902981B2 (en) 2006-01-31 2024-02-13 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system
US11917623B2 (en) 2006-01-31 2024-02-27 Interdigital Technology Corporation Method and apparatus for providing and utilizing a non-contention based channel in a wireless communication system

Similar Documents

Publication Publication Date Title
RU2109327C1 (ru) Многоканальное устройство приоритета
US5867670A (en) Self-control type bus arbitration circuit and arbitration method therefor
RU2020573C1 (ru) Устройство для моделирования системы массового обслуживания
SU1481765A2 (ru) Устройство дл управлени очередностью обслуживани
SU1619270A1 (ru) Многоканальное устройство приоритета
SU1612301A1 (ru) Устройство дл организации очереди
RU2020560C1 (ru) Устройство для подключения источника информации к общей магистрали
SU1383352A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1275443A1 (ru) Многоканальное устройство приоритета
SU1345194A1 (ru) Устройство дл приоритетного подключени абонента к общим магистрал м
SU1042021A1 (ru) Устройство дл приоритетного подключени источников информации к магистрали
RU1772803C (ru) Многоканальное устройство приоритета
RU6073U1 (ru) Адаптивное устройство приоритета
RU1807485C (ru) Устройство дл приоритетного обслуживани запросов
RU1780087C (ru) Устройство дл распределени заданий процессорам
SU1714601A2 (ru) Многоканальное устройство приоритета дл подключени к общей магистрали
SU1587507A1 (ru) Многоканальное устройство приоритета
SU1656533A1 (ru) Устройство дл распределени запросов
SU1397914A1 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1283765A1 (ru) Многоканальное устройство приоритета
SU1315977A1 (ru) Устройство динамического приоритета
SU1647596A1 (ru) Система коммутации
RU2108618C1 (ru) Многоканальное устройство приоритета
SU1562911A1 (ru) Устройство приоритета
SU1594535A1 (ru) Многоканальное устройство приоритета