SU1019599A1 - Устройство дл формировани серий импульсов - Google Patents
Устройство дл формировани серий импульсов Download PDFInfo
- Publication number
- SU1019599A1 SU1019599A1 SU813369498A SU3369498A SU1019599A1 SU 1019599 A1 SU1019599 A1 SU 1019599A1 SU 813369498 A SU813369498 A SU 813369498A SU 3369498 A SU3369498 A SU 3369498A SU 1019599 A1 SU1019599 A1 SU 1019599A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- series
- frequency divider
- pulses
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее последовательно соединенные генератор тактовых имнульсов, элемент И, элемент ИЛИ и триггер, выход которого подключен к второму входу элемента И, второй выход генератора тактовых импульсов под-- - .:;й;3 -;7I .......I I г;1 ---- «I f - -v.-. , ,..„.I .I f-- : : ,: ,.m, .„ ключен к первому входу делител частоты, выход которого соединен с первыми. входами счетчика импульсов, распределительного блока и вторым входом элемента ИЛИ, задающий блок пам ти и элемент задержки, выход которого соединен с вторым вход,ом распределительного блока, отличающеес тем, что, с целью повыщени надежности, первый выход задающего блока пам ти соединен с вторым входом делител частоты, а второй выход соединен с вторым входом счетчика импульсов, выход которого подключен к входам задающего блока пам ти и элемента задержки, выход которого соединен с третьим входом счетчика импульсов , а выход элемента И подключен к третьему входу делител частоты. (Л
Description
Изобретение относитс к импульсной технике и может быть использовано в устройствах ав оматического управлени и вычислительной техники.
Известен формирователь серий импульсов , содержащий последовательно соединенные генератор тактовых импульсов, делитель частоты, счетчик, элемент задержки , второй вход делител частоты соединен с выходом индексного регистра, вход которого подключен к выходу задающего блока, элементы И, ИЛИ 1.
Недостатком этого устройства вл етс то, что оно не обеспечивает выдачу переменного количества импульсов в данной серии отсутстви возможности мен ть емкость счетчика.
Наиболее близким по технической сущности к предлагаемому устройству вл етс формирователь серий импульсов, содержащий последовательно соединенные генератор тактовых импульсов, элементы И, ИЛИ, триггер, выход которого подключен к второму входу элемента И, второй выход генератора тактовых импульсов подключен к первому входу делител частоты, выход которого соединен с первыми входами счетчика, распределительного блока и вторым входом элемента ИЛИ, задающий блок пам ти и элемент задержки, выход которого соединен с вторым входом распределительного блока, а также индексный регистр и схему сравнени 2.
Недостатком этого формировател серий импульсов вл етс то, что на построение его требуетс большое количество оборудовани , поскольку индексный регистр и схема сравнени создает избыточность оборудовани .
Целью изобретени вл етс повыщение надежности работы устройства.
Поставленна цель достигаетс тем, что в устройстве дл формировани серий импульсов, содержащем последовательно соединенные генератор тактовых импульсов, элемент И, элемент ИЛИ и триггер, выход которого подключен к второму входу элемента И, второй выход генератора тактовых импульсов подключен к первому входу делител частоты, выход которого соединен с первыми входами счетчика импульсов , распределительного блока и вторым входом элемента ИЛИ, задающий блок пам ти и элемент задержки, выход которого соединен с вторым входом распределительного блока, первый выход задающего блока пам ти соединен с вторым входом делител частоты, а второй выход соединен с вторым входом счетчика импульсов, выход которого подключен к входам задаюaiero блока пам ти и элемента задержки, выход которого соединен с третьим входом счетчика импульсов, а выход элемента И подключен к третьему входу делител частоты .
На чертеже представлена блок-схема устройства дл формировани серий импульсов .
Устройство дл формировани серий импульсов содержит генератор 1 тактовых импульсов, элемент И 2, элемент ИЛИ 3, триггер 4, делитель 5 частоты, счетчик 6 импульсов, задающий блок 7 пам ти, элемент 8 задержки, распределительный блок 9, входную щину 10, выходные щины 11.
На чертеже показан один из примеров выполнени распределительного блока 9, который содержит счетчик 12 импульсов, дещифратор 13, блок элементов И 14.
Перед началом работы устройства осуществл етс уставка в задающий блок 7 пам ти п заданных серий импульсов, где задаетс в дополнительном коде частота следовани и количество импульсов дл каждой из п серий импульсов. В зависимости от конкретных ущовш применени
Q задающий блок 7 пам ти может быть выполнен по известным схемам оперативного . или посто нного запоминающего устройства . Затем устройство приводитс в исходное состо ние, т.е. счетчик 12 устанавливаетс в первое состо ние, когда с выхода
дещифратора 13 поступает разрещ-ающий сигнал на первый элемент И блока элементов И 14. Задающий блок 7 устанавливаетс в первое состо ние, когда на его выходах вырабатываютс дополнительные коды, определ ющие частоту следовани
0 импульсов и количество импульсов в первой / серии, и по установочным входам записываютс соответственно в делитель 5 и счетчик 6. Цепи установки устройства в исходноее состо ние на чертеже не показаны. Дл установки устройства в исходное состо ние может использоватьс запускающий сигнал по щине 10 или другой внещний установочный сигнал.
Устройство работает следующим образом .
По щине 10 поступает запускающий сигнал и на выходах генератора 1 начинают вырабатыватьс две последовательности сигналов, сдвинутых друг относительно друга на полпериода. Если триггер 4 находитс в нулевом состо нии, то с его инверстного выхода на вход элемента И 2 поступает разрещающий сигнал. С первого выхода генератора I на другой вход элемента И 2 поступает сигнал и на выходе элемента И 2 вырабатываетс сигнал, который через элемент ИЛИ 3 поступает на счетный вход триггера 4 и переводит его в единичное состо ние. Одновременно сигнал с выхода элемента И 2 поступает на управл ющий вход делител 5 и записывает в него дополнительный код частоты следовани импульсов, поступающий на установочные входы с первых выходов задающего блока 7. Единичное состо ние 5 триггера 4 прекращает работу элемента И 2. Затем со второго выхода генератора 1 на счетный вход делител 5 поступают тактовые импульсы. По заполнению делител 5 на его выходе вырабатываетс сигнал, который через первый элемент И блока элементов И 14 поступает на первую шину И устройства. Этот сигнал поступает также на счетный вход счетчика 6, который осущестБЛ ет счет выходных импульсов. Пою заднему фронту сигнала с выхода делител 5, поступающему через элемент ИЛИ 3 на счетный вход тирггера 4, триггер 4 переходит в нулевое состо ние, подготавлива к работе элемент И 2. После этого сигнал с первого выхода генератора 1 через эле-15 мент И 2 поступает на управл ющий вход делител 5 и записывает в него по установочным входам дополнительный код частоты следовани импульсов, а через элемент ИЛИ 3 поступает на счетный вход триггера 4 и переводит его в единичное состо ние, прекраща работу элемента И 2. Затем делитель 5 снова начинает заполн тьс импульсами, поступающими на его счетный вход с второго выхода генерато-25 ра I. При заполнении делител 5 с выхода его поступает сигнал, который через первый элемент И блока элементов И 14 поступает на первую щину 11 устройства. Выходной сигнал делител 5 поступает также на счетный вход счетчика 6. По зад-30 нему фронту сигнала с выхода делител 5, поступающему через элемент ИЛИ 3 на счетный вход триггера 4, триггер 4 переходит в нулевое состо ние, подготавлива к работе элемент И 2. Далее по ранее описанному циклу за-писываетс дополнительный код частоты следовани импульсов в делитель 5 и осуществл етс выдача сигналов по первой шине 11 устройства. Этот процесс продолжаетс до выдачи по первой шине 11 устройства заданного количества импульсов, которое определ етс заполнением счетчика 6. При выработке делителем 5 последнего импульса серии на выходе счетчика 6 формируетс сигнал, который поступает на вход задающего блока 7 и переводит его в следующее состо ние, обеспечива наличие на выходах дополнительных кодов дл выдачи второй серии ипульсов. Сигнал с выхода счетчика 6 через элемент задержки 8, который задерживает сигнал на длительность импульса второго выхода генератора 1, поступает на управл ющий вход счетчика 6 и записывает в него по установочным входам дополнительный код количества импульсов во второй серии, а также поступает на вход счетчика 12, увеличива его состо ние на единицу и переключа распределительный блок 9 на вторую шину 11 устройства. По заднему фронту сигнала с выхода делител 5 триггер 4 переходит в нулевое состо ние, подготавлива к работе элемент И 2. Выходной сигнал элемента И 2 поступает на управл ющий вход делител 5 и записывает в него по установочным входам дополнительный код частоты следовани импульсов дл второй серии, а через элемент 3 переводит триггер 4 в единичное состо ние , прекраща работу элемента И 2. Далее осуществл етс выдача второй серии импульсов по ранее описанному циклу. Аналогично осуществл етс выдача п заданных серий импульсов по п выходным щинам 11 устройства. При циклической выдаче п заданных серий импульсов . по п выходным шинам 11 устройства задающий блок 7 и счетчик 12 после п-го состо ни переводитс в первое состо ние. Таким образом, в предлагаемом устройстве , по сравнению с известным, повыщаетс надежность работы устройства за счет сокращени объема оборудовани .
Claims (2)
- УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СЕРИЙ ИМПУЛЬСОВ, содержащее последовательно соединенные генератор тактовых импульсов, элемент И, элемент ИЛИ и триггер, выход которого подключен к второму входу элемента И, второй выход генератора тактовых импульсов под- ключен к первому входу делителя частоты, выход которого соединен с первыми. входами счетчика импульсов, распределительного блока и вторым входом элемента ИЛИ, задающий блок памяти и элемент задержки, выход которого соединен с вторым входом распределительного блока, отличающееся тем, что, с целью повышения надежности, первый выход задающего блока памяти соединен с вторым входом делителя частоты, а второй выход соединен с вторым входом счетчика импульсов, выход которого подключен к входам задающего блока памяти и элемента задержки, выход' которого соединен с третьим входом счетчика импульсов, а выход элемента И подключен к третьему входу делителя частоты.Выход 1 Выход
- 2 Выходя
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813369498A SU1019599A1 (ru) | 1981-12-17 | 1981-12-17 | Устройство дл формировани серий импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813369498A SU1019599A1 (ru) | 1981-12-17 | 1981-12-17 | Устройство дл формировани серий импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1019599A1 true SU1019599A1 (ru) | 1983-05-23 |
Family
ID=20987945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813369498A SU1019599A1 (ru) | 1981-12-17 | 1981-12-17 | Устройство дл формировани серий импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1019599A1 (ru) |
-
1981
- 1981-12-17 SU SU813369498A patent/SU1019599A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 349997, кл. G 06 F 1/02, 1971. 2. Авторское свидетельство СССР № 798772, кл. G 06 F 1/04, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1019599A1 (ru) | Устройство дл формировани серий импульсов | |
SU1088134A1 (ru) | Счетное устройство с предварительной уставкой кода | |
SU1457160A1 (ru) | Управл емый делитель частоты | |
SU798772A1 (ru) | Формирователь серий и импульсов | |
SU1228227A1 (ru) | Генератор серий импульсов с программным управлением | |
SU920688A1 (ru) | Устройство дл формировани серий импульсов | |
SU1183970A1 (ru) | Сигнатурный анализатор | |
SU1451842A2 (ru) | Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке | |
SU1107104A1 (ru) | Селектор радиосигналов точного времени | |
SU1644138A1 (ru) | Частотно-кодовое вычитающее устройство | |
SU1129643A1 (ru) | Устройство дл координированного управлени движением транспорта | |
SU1061128A1 (ru) | Устройство дл ввода-вывода информации | |
SU658720A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU884095A1 (ru) | Многоканальный генератор импульсов | |
SU1670778A1 (ru) | Умножитель частоты следовани импульсов | |
SU1034177A1 (ru) | Коммутирующее устройство | |
SU1480102A1 (ru) | Формирователь последовательностей импульсов | |
SU511685A1 (ru) | Устройство дл фиксации моментов времени, соответствующих фазе синусоидального напр жени | |
SU1665507A2 (ru) | Формирователь импульса, огибающего серию импульсов | |
SU1280693A1 (ru) | Устройство дл формировани серий импульсов | |
SU1621156A1 (ru) | Формирователь одиночного импульса | |
SU894862A1 (ru) | Формирователь многофазного сигнала | |
SU1406510A1 (ru) | Преобразователь фаза-код | |
SU1201828A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU1499347A1 (ru) | Устройство дл контрол дискретных сигналов |