SU1670778A1 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов Download PDF

Info

Publication number
SU1670778A1
SU1670778A1 SU894669601A SU4669601A SU1670778A1 SU 1670778 A1 SU1670778 A1 SU 1670778A1 SU 894669601 A SU894669601 A SU 894669601A SU 4669601 A SU4669601 A SU 4669601A SU 1670778 A1 SU1670778 A1 SU 1670778A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
synchronization unit
frequency divider
Prior art date
Application number
SU894669601A
Other languages
English (en)
Inventor
Анатолий Станиславович Тарвид
Виктор Иванович Пономаренко
Владимир Иванович Резник
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU894669601A priority Critical patent/SU1670778A1/ru
Application granted granted Critical
Publication of SU1670778A1 publication Critical patent/SU1670778A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики, измерительной и вычислительной техники. Цель изобретени  - повышение точности умножени  при одновременном повышении надежности - обеспечиваетс  путем применени  однотактного генератора 14 опорной частоты и образовани  новых функциональных св зей. Кроме того, умножитель содержит счетчики 1, 2, 3, 4, 5 импульсов, элемент сравнени  6 кодов, элементы ИЛИ-НЕ и ИЛИ 7 и 8, делитель 9 частоты, блок 10 синхронизации, инвертор 11, шины 12 и 13, входную и выходную соответственно. 1 з.п.ф-лы, 2 ил.

Description

сл
с
о XJ
о
vj 00
Фиг.1
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики, измерительной и вычислительной техники.
Цель изобретени  - повышение точности умножени  при одновременном повышении надежности.
На фиг. 1 приведена электрическа  структурна  схема устройства; на фиг. 2 - временные диаграммы, по сн ющие работу устройства.
Умножитель частоты следовани  импульсов , содержит первый, второй, третий, четвертый и п тый счетчики 1-5 импульсов, элемент 6 сравнени  кодов, элементы ИЛИ- НЕ и ИЛИ 7 и 8, делитель 9 частоты, блок 10 синхронизации,инвертор 11,входную и выходную шины 12 и 13, выходы первого и второго счетчиков 1 и 2 импульсов поразр дно соединены соответственно с первой и второй группами информационных входов элемента 6 сравнени  кодов, выход которого соединен с первым входом элемента ИЛИ-НЕ 7, счетные входы первого и п того счетчиков 1 и 5 импульсов соединены непосредственно с выходом элемента ИЛИ-НЕ 7, а через инвертор 11 - с выходной шиной 13, с тактовым входом делител  9 частоты и с первым входом элемента ИЛИ 8, второй вход которого соединен с выходом делител  9 частоты, а выход-с входом сброса второго счетчика 2 импульсов, счетный вход которого соединен со счетным входом третьего счетчика 3 импульсов, с выходом генератора 14 опорной частоты и с первым входом блока 10 синхронизации, второй вход которого соединен с входной шиной 12 и входом сброса делител  9 частоты, выходы третьего и четвертого счетчиков 3 и 4 импульсов по- разо дно соединены с информационными входами соответственно п того и первого счетчиков 5 и 1 импульсов, выход переноса п того счетчика 5 импульсов соединен с входом разрешени  переноса первого счетчика 1 импульсов, причем выход последнего разр да третьего счетчика 3 импульсов подключен к входу разрешени  счета четвертого счетчика 4 импульсов, первый выход блока 10 синхронизации соединен с входами разрешени  записи первого и п того счетчиков 1 и 5 импульсов, а второй выход блока 10 синхронизации - с входами сброса третьего и четвертого счетчиков 3 и 4 импульсов , причем первый выход блока 10 синхронизации подключен к второму входу элемента ИЛИ-НЕ 7.
Блок 10 синхронизации содержит инвертор 15, делитель 16 частоты, счетный вход которого соединен с первым входом,а вход сброса - с вторым входом блока 10
синхронизации, а выход второго разр да делител  16 частоты соединен с его же входом разрешени  счета через инвертор 15, причем вход первого формировател  17 импульсов соединен с выходом первого разр да делител  16 частоты, пр мой выход первого формировател  17 импульсов соединен с первым выходом блока 10 синхронизации , а инверсный выход - с входом
0 второго формировател  18 импульсов, выход которого соединен с вторым выходом блока 10 синхронизации.
Умножитель частоты следовани  импульсов работает следующим образом.
5В момент по влени  импульса входной
частоты на шине 16 происходит установка в исходное (нулевое) состо ние делителей 9 и 16. Импупьс с генератора 14 опорной частоты измен ет уровень сигнала на первом вы0 ходе делител  16 частоты, чем запускает формирователь 17.
Сформированный импульс с пр мого выхода формировател  17 поступает на входы записи счетчиков 1 и 5, чем обеспечива5 етс  запись в счетчики 1 и 5 выходных кодов счетчиков 4 и 3 соответственно, при этом в счетчики 5 и 1 записываютс  соответственно дробна  и цела  часть кода предыдущего периода импульсов на шине 12. Этот же
0 сигнал поступает через элемент ИЛИ-НЕ 7 и инвертор 11 на шину 13 и далее, через элемент ИЛИ 8 на вход сброса счетчика 2, устанавлива  его в нулевое состо ние.
В момент срабатывани  формировател 
5 17 с его инверсного выхода по заднему фронту запускаетс  формирователь 18, на выходе которого по вл етс  импульс сброса , поступающий на входы сброса счетчиков 3 и 4 импульсов, устанавлива  их в исходное
0 состо ние.
Второй импульс с выхода генератора 14 измен ет состо ние на первом и втором выходах делител  16 и тем самым через инвертор 15 блокируетс  делитель 16 до прихода
5 следующего импульса входной частоты по шине 12.
В дальнейшем, до прихода импульса по шине 12 импульсы с выхода генератора 14 поступают на счетный вход счетчика 3, т.е.
0 происходит преобразование в код следующего периода входных импульсов и на счет- ный вход счетчика 2, осуществл   преобразование кода, содержащегос  в счетчике 1, в период выходных импульсов.
5Импульсы выходной частоты на шине 13
вырабатываютс  по коду целой части, содержащейс  в счетчике 1, поступающий с выхода элемента ИЛИ-НЕ 7 на счетные входы с етчиков 5 и 1 сигнал обеспечивает из- мет,.-ие упом нутого кода целой части, что
приводит к соответствующей коррекции периода выходных импульсов. Параллельный код, записанный в счетчике 1, подаетс  на элемент 6 сравнени , на вторые одноименные входы которого подаетс  код счетчика 2, Импульсы на выходе элемента 6 сравнени  будут по вл тьс  каждый раз при равенстве кодов счетчиков 1 и 2 импульсов. Емкость делител  9 определ ет коэффициент умножени  и равна емкости счетчика 3.
Цикл работы устройства повтор етс  после поступлени  на входную шину 12 следующего импульса входной частоты.
Применение двух формирователей с последовательным их включением позволит сосу ществить формирование двух команд (запись и сброс) в строгой последовательности друг за другом, что повышает точность, обусловленную большей равномерностью выходных импульсов, за счет применени  однотактного генератора опорной частоты, что дает возможность увеличить его частоту, пр мо вли ющую на равномерность выходной частоты умножител  и надежность за счет упрощени  схемы.

Claims (2)

1. Умножитель частоты следовани  импульсов , содержащий первый, второй, третий , четвертый и п тый счетчики импульсов, элемент сравнени  кодов, элементы ИЛИ- НЕ и ИЛИ, делитель частоты, блок синхронизации , инвертор, входную и выходную шины, выходы первого и второго счетчиков импульсов, поразр дно соединены соответ- с первой и второй группами информационных входов элемента сравнени  кодов, выход которого соединен с первым входом элемента ИЛИ-НЕ, счетные входы первого и п того счетчиков импульсов соединены непосредственно с выходом элемента ИЛИ-НЕ, а через инвертор - с выходной шиной, с тактовым входом делител  частоты и с первым входом элемента ИЛИ, второй вход которого соединен с выходом делител  частоты, а выход - с входом
сброса второго счетчика импульсов, счетный вход которого соединен со счетным входом третьего счетчика импульсов, с выходом генератора опорной частоты и с первым вхо- 5 дом блока синхронизации, второй вход которого соединен с входной шиной и входом сброса делител  частоты, выходы третьего и четвертого счетчиков импульсов поразр дно соединены с информационными входами
0 соответственно п того и первого счетчиков импульсов, выход переноса п того счетчика импульсов соединен с входом разрешени  переноса первого счетчика импульсов, причем выход последнего разр да третьего
5 счетчика импульсов подключен к входу разрешени  счета четвертого счетчика импульсов , первый выход блока синхронизации соединен с входами разрешени  записи первого и п того счетчиков импульсов, а
0 второй выход - с входами сброса третьего и четвертого счетчиков импульсов, отличающийс  тем, что, с целью повышени  точности умножени  при одновременном повышении надежности, первый выход бло5 ка синхронизации подключен к второму входу элемента ИЛИ-НЕ.
2. Умножитель по п.1, характеризующийс  тем, что блок синхронизации содержит инвертор, делитель частоты, счетный вход
0 которого соединен с первым входом, а вход сброса - с вторым входом блока синхронизации , а выход второго разр да делител  частоты соединен с его же входом разрешени  счета через инвертор, отличающий5 с   тем, что в него введены первый и второй формирователи импульсов, причем вход первого формировател  импульсов соединен с выходом первого разр да делител  частоты, пр мой выход первого формирова0 тел  импульсов соединен с первым выходом блока синхронизации, а инверсный выход- -.. с входом второго формировател  импульсов , выход которого соединен с вторым выходом блока синхронизации.
5
Т
SU894669601A 1989-03-30 1989-03-30 Умножитель частоты следовани импульсов SU1670778A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894669601A SU1670778A1 (ru) 1989-03-30 1989-03-30 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894669601A SU1670778A1 (ru) 1989-03-30 1989-03-30 Умножитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1670778A1 true SU1670778A1 (ru) 1991-08-15

Family

ID=21437485

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894669601A SU1670778A1 (ru) 1989-03-30 1989-03-30 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1670778A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР кл. НОЗВ 19/00,30.03.85, Авторское свидетельство СССР № 1538239, кл. Н 03 К 5/156, 21. 01. 88. *

Similar Documents

Publication Publication Date Title
SU1670778A1 (ru) Умножитель частоты следовани импульсов
SU1677870A1 (ru) Управл емый делитель частоты с дробным коэффициентом делени
SU1335996A1 (ru) След щий умножитель частоты
RU1829111C (ru) Устройство дл умножени частоты
SU1538239A1 (ru) Умножитель частоты следовани импульсов
SU1709308A1 (ru) Устройство дл делени чисел
SU1238194A1 (ru) Умножитель частоты
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1580290A1 (ru) Измерительное устройство дл первичного преобразовани
SU1670788A1 (ru) Делитель частоты следовани импульсов с переменным дробным коэффициентом делени
SU1427370A1 (ru) Сигнатурный анализатор
SU1125764A1 (ru) Устройство дл устранени неопределенности фазы тактового колебани
SU1095089A1 (ru) Цифровой измеритель частоты
SU1529450A1 (ru) Управл емый делитель частоты
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU1277141A1 (ru) Делительное устройство
SU574732A1 (ru) Устройство дл цифровой коррекции базовой линии и селекции пиков хроматографического сигнала
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1555839A1 (ru) Умножитель частоты следовани импульсов
SU1190501A1 (ru) Устройство дл синхронизации импульсов
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1547050A1 (ru) Умножитель частоты следовани импульсов
SU376772A1 (ru) Гибридный функциональный преобразователь
RU1811003C (ru) Устройство дл разделени импульсов
SU1432516A1 (ru) Устройство дл делени частот двух последовательностей импульсов