SU798772A1 - Формирователь серий и импульсов - Google Patents
Формирователь серий и импульсов Download PDFInfo
- Publication number
- SU798772A1 SU798772A1 SU782686791A SU2686791A SU798772A1 SU 798772 A1 SU798772 A1 SU 798772A1 SU 782686791 A SU782686791 A SU 782686791A SU 2686791 A SU2686791 A SU 2686791A SU 798772 A1 SU798772 A1 SU 798772A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- series
- outputs
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Description
(54) ФОРМИРОВАТЕЛЬ СЕРИЙ ИМПУЛЬСОВ
1
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматического управлени , а также в устройствах вычислительной техники.
Известно электронное импульсное счетное устройство с произвольной уставкой, выдающее сигнал после выполнени счета заранее установленного многоразр дного числа, содержащее большое число последовательно соединенных счетчиков с фиксированной уставкой, выдающих соответствующий выходной сигнал после отсчета определенного числа, равного произведению фиксированных чисел каждого счетчика с фиксированной уставкой, а также содержит большое число счетчиков с переменной уставкой, казкдый из которых избирательно срабатывает от выходного сигнала с соответствующего счетчика с фиксированной уставкой i ,
Недостатком этого устройства вл етс то, что требуетс большое число после-овательно соединенных счетчиков с фиксированной уставкой, снижаетс , надежность работы этого устройства и требуетс большое количество оборудовани .
Известен также формирователь серий импульсов, содержащий генератор тактовых импульсов, один из выходов которого подключен к входу делител частоты, установочные входы которого соединены с выходами индексного регистра , информационные входы которого подключены к соответствующим выходам задающего блока, счетчик периодов,
0 вход которого соединен с выходом делител частоты, элемент задержки, элементы И, ИЛИ Р1
Данное устройство имеет малое количество оборудовани , не обеспе5 чивает выдачу переменного количества импульсов в данной серии из-за отсутстви возможности мен ть емкость счетчика периодов. Это не позвол ет использовать данное устройство дл
0 построени делителей частоты с переменным коэффициентом делени , что часто требуетс в системах автоматики и вычислительной техники.
Цель изобретени - расширение
5 функциональных возможностей за счет формировани переменного количества импульсов в каждой серии.
Указанна цель достигаетс тем, что в формирователе серий импульсов,
Claims (1)
- 0 содержащем генератор тактовых импульсов , один из выходов которого подклю чен к входу делител частоты, установочные входы которого соединены с выходами индексного регистра, инфо мационные входы которого подключены к соответствующим выходам задающего блока, счетчик периодов, счетный вхо которого соединен с выходом делител частоты, элемент задержки, элементы И, ИЛИ, введены схема сравнени , ра пределительный блок и триггер, при этом выходы счетчика периодов подключены к первой группе входов схемы сравнени , втора группа входов кото рой соединена с соответствующими выходами задающего блока, выход дели тел частоты подключен к первому входу элемента ИЛИ и информационному входу распределительного блока, выхо схемы сравнени через элемент задерж ки соединен с установочным входом счетчика периодов и управл ющими входами распределительного блока и задающего блока, другой выход генератора тактовых импульсов подключен к одному из входов элемента И, выход которого соединен с управл ющим вхо дом индексного регистра и вторым вх дом элемента ИЛИ, выход которого подключен к счетному входу триггера нулевой выход которого соединен с другим входом элемента И, Это позвол ет по каждому из п вы ходов устройства пэлучить определен ное количество импульсов в данной серии. На чертеже изображена функционал на схема формировател серий импул сов . Формирователь серии импульсов со держит генератор 1 тактовых импульсов , делитель 2 частоты, индексный регистр 3, задающий блок 4, счетчик 5 периодов, схему 6 сравнени , распределительный блок 7, элемент 8 задержки, элемент ИЛИ 9, элемент И и триггер 11. один из выходов генер тора 1 тактовых импульсов подключен к входу делител 2 частоты, установочные входы которого соединены с выходами индексного регистра 3, информационные входы которого подключены к соответствующим выходам за .дающего блока 4. Вход счетчика 5 периодов соединен с выходом делител 2 частоты, выходы счетчика 5 периодов подключены к первой группе входов схемы 6 сравнени , втора груп па входов которой соединена с соответствующими выходами задающего бло 4, выход делител 2 частоты подключен к первому входу элемента ИЛИ 9 и к информационному входу распределительного блока 7, выход схемы 6 сравнени через элемент 8 задержки соединен с установочным входом счет чика 5 периодов и yпpaвл oщими входами распределительного блока 7 и задающего блока 4, другой выход генератора 1 тактовых импульсов подключен к одному из входов элемента И 10, выход которого соединен с управл ющим входом индексного регистра 3 и вторым входом элемента ИЛИ 9, выход которого подключен к счетномувходу триггера 11, нулевой выход которого соединен с другим входом элемента И 10. Перед началом работы формировател схема приводитс в исходное состо ние а затем осуществл етс уставка в задающий блок 4 п заданных серий импульсов , где программируетс частота следовани и количество импульсов дл каждой из п заданных серий импульсов . В результате чего дл первой серии импульсов из задающего блока 4 на информационные входы индексного регистра 3 поступает дополнительный код, задающий частоту следовани импульсов в данной серии, а на управл ющие входы схемы 6 сравнени поступает пр мой код, определ ющий количество импульсов в данной серии. Формирователь работает следующим образом. На вхбд 12 поступает запускающий сигнал, с выхода генератора 1 начинают поступать две последовательности сигналов Т и ,сдвинутых друг относительно друга на полпериода выходного сигнала, которые поступают с выходов генератора 1 тактовых импульсов по шинам 13 и 14. По сигналу , поступающему по шине 13 элемент И 10 выдает сигнал, по переднему фронту которого индексный ре- гистр 3 осуществл ет уставку дополнительного кода в делитель частоты 2, по заднему фронту этого сигнала, поступающего через элемент ИЛИ 9 на счетный вход триггера 11, триггер 11 переходит в единичное состо ние, прекраща работу элемента И 10. Затем делитель 2 частоты начинает заполн тьс сигналами, поступающими по шине 14 на вход делител 2 частоты . По заполнению делител 2 частоты с выхода его поступает сигнал, который через распределительный блок 7 поступает на первый выход формировател . Этот сигнал поступает также на вход счетчика 5 периодов, где он регистрируетс . По заднему фронту сигнала с выхода де,.ител 2 частоты, поступающему через элемент ИЛИ 9, на счетный вход триггера 11, триггер Г1 переходит в нулевое состо ние, подготавлива к работе элемент И 10, После этого сигнал, поступающий по шине 13 через элемент И 10, осуществл ет уставку дополнительного кода в делитель 2 частоты, а по заднему фронту этого сигнала, поступающего через элемент ИЛИ, 9 на счетный вход триггера 11, триггер 11 переходит в единичное состо ние, прекраща работу элемента И 10. Затем делитель 2 частоты снова начинает заполн тьс сигналами, пос тупающими по шине 14 на вход делител 2 частоты. По заполнению делител 2 частоты с выхода его поступа ет сигнал,- который через распредели тельный блок 7 поступает на первый выход формировател . Этот сигнал поступает также на вход счетчика 5 периодов, где он регистрируетс . По заднему фронту сигнала с выхода дел тел 2 частоты, поступающего через элемент ИЛИ 9 на счетный вход триггера 11, триггер 11 переходит в нул вое состо ние, подготавлива к рабо те элемент И 10, Далее по ранее описанному циклу осуществл етс уставка дополнительного кода в делитель 2 частоты и вы дача сигнала по первому выходу устройства . Этот процесс продолжаетс до выдачи определенного количества сигналов в схему б сравнени . В момент достижени счетчиком 5 периодов заданного количества схема 6 сравнени срабатывает и через элемент 8 з держки, который задерживает сигнал на длительность, равную длительност сигнала, поступающего по шине 14, осуществл ет уставку счетчика 5 периодов в нулевое состо ние, переклю чает информационный вход распредели тельного блока на второй выход устройства и переводит задающий блок 4 в следующее положение, обеспечива на выходах информацию дл выдачи второй серии импульсов, по которой на информационные входы индексного регистра поступает дополнительный код, задающий частоту следовани им пульсов в данной серии, а на управл ющие входы схемы б сравнени пост пает пр мой код, определ ющий количество импульсов в данной серии. Далее осуществл етс выдача второй серии импульсов по ранее опи санному циклу. Процесс выдачи п заданных серий по п выходам устройств продолжаетс до выдачи п-ой серии импульсов. Технико-экономический эффект пре лагаемого устройства заключаетс в расширении функциональных возможнос тей формировани серий импульсов, а именно, в формировании переменного количества импульсов в каждой серии при этом количество импульсов в серии и число серий импульсов задаетс соотвествующей программой. Это позвол ет использовать предлагаемый формирователь при построении делител частоты с переменным коэффициентом делени . Указанный .эффект обусловлен введением схемы сравнени , распределительного блока, триггера и соответствующих св зей. Формула изобретени Формирователь серий импульсов, содержащий генератор тактовых импульсов , один из выходов которого подключен к входу делител частоты, установочные входы которого соединены с выходами индексного регистра, информационные входы которого подключены к соответствующим выходам задающего блока, счетчик периодов, счетный выход которого соединен с выходом делител частоты, элемент задержки , элементы И, ИЛИ, отличающийс тем, что, с целью расширени функциональных возможностей за счет формировани переменного количества импульсов в каждой серии, в него введены схема сравнени , распределительный блок и триггер , при этом выходы счетчика периодов подключены к первой группе входов схемы сравнени , втора группа входов которой соединена с соответствующими выходами задающего блока, выход делител частоты подключен к первому входу элемента ИЛИ и информационному входу распределительного блока, выход схемы сравнени через элемент задержки соединен с установочным входом счетчика периодов и уп-равл юдими входами распределительного блока и задающего блока, другой выход генератора тактовых импульсов подключен к одному из входов элемента И, выход которого соединен с управл ющим входом индексного регистра и вторым входом элемента ИЛИ, выход которого подключен к счетному входу триггера, нулевой выхоц которого соединен с другим входом элемента И, Источники информации, прин тые во внимание при экспертизе 1.Патент ФРГ 1279740, кл. 21 а 36/22, 1968. 2,Авторское свидетельство СССР 349997, кл. G 06 F 1/04, 1971 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782686791A SU798772A1 (ru) | 1978-11-17 | 1978-11-17 | Формирователь серий и импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782686791A SU798772A1 (ru) | 1978-11-17 | 1978-11-17 | Формирователь серий и импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU798772A1 true SU798772A1 (ru) | 1981-01-23 |
Family
ID=20794485
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782686791A SU798772A1 (ru) | 1978-11-17 | 1978-11-17 | Формирователь серий и импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU798772A1 (ru) |
-
1978
- 1978-11-17 SU SU782686791A patent/SU798772A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3413452A (en) | Variable presetting of preset counters | |
SU798772A1 (ru) | Формирователь серий и импульсов | |
SU920688A1 (ru) | Устройство дл формировани серий импульсов | |
SU1019599A1 (ru) | Устройство дл формировани серий импульсов | |
SU961116A1 (ru) | Устройство дл формировани временных интервалов | |
SU894865A1 (ru) | Распределитель | |
SU742913A1 (ru) | Формирователь тактовых импульсов | |
SU839036A1 (ru) | Импульсный умножитель частоты сле-дОВАНи иМпульСОВ | |
SU1003321A1 (ru) | Устройство задержки пр моугольных импульсов | |
SU1027694A1 (ru) | Измеритель временных интервалов в сери х импульсов | |
SU1027831A1 (ru) | Делитель частоты следовани импульсов с программным управлением | |
SU1273924A2 (ru) | Генератор импульсов со случайной длительностью | |
SU805288A1 (ru) | Распределитель импульсовупРАВлЕНи | |
SU902234A1 (ru) | Устройство дл расширени интервалов времени | |
SU982002A1 (ru) | Множительно-делительное устройство | |
SU542192A2 (ru) | Автоматический программатор временных интервалов | |
SU1437859A1 (ru) | Генератор потоков случайных событий | |
SU1049819A1 (ru) | Устройство дл измерени средней частоты импульсов нестационарного случайного потока | |
SU1019598A1 (ru) | Формирователь импульсных последовательностей | |
SU634454A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU511685A1 (ru) | Устройство дл фиксации моментов времени, соответствующих фазе синусоидального напр жени | |
SU884095A1 (ru) | Многоканальный генератор импульсов | |
SU738138A1 (ru) | Устройство дл формировани селекторного строба | |
SU750728A1 (ru) | Устройство дл преобразовани разности частотно-импульсных сигналов в код | |
SU734882A1 (ru) | Управл емый делитель частоты импульсов |