SU805288A1 - Распределитель импульсовупРАВлЕНи - Google Patents

Распределитель импульсовупРАВлЕНи Download PDF

Info

Publication number
SU805288A1
SU805288A1 SU792713811A SU2713811A SU805288A1 SU 805288 A1 SU805288 A1 SU 805288A1 SU 792713811 A SU792713811 A SU 792713811A SU 2713811 A SU2713811 A SU 2713811A SU 805288 A1 SU805288 A1 SU 805288A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
control
control unit
output
inputs
Prior art date
Application number
SU792713811A
Other languages
English (en)
Inventor
Игорь Михайлович Соколов
Александр Васильевич Николаев
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU792713811A priority Critical patent/SU805288A1/ru
Application granted granted Critical
Publication of SU805288A1 publication Critical patent/SU805288A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Иаобрегение относитс  к вычислительной технике и может быть использовано в устройствах обработки информации, в синхронизаторах, электронных коммутаторах и в других устройствах. Известен распределитель импульсов управлени , содержащий запоминающее устройство, первую и вторую группы элементов И, счетчик, дешифратор и устройство управлени  1. Известен также распределитель, содержащий счетчик, дешифратор, запоминающее устройство, делитель частоты и устройство у правл ен и  2j. Кроме того, известен распределитель импульсов управлени , содержащий адресный счетчик, дешифратор, элементы И, делитель частоты, устройство управлени , адресные счетчики грубого и точного отсчета , элементы И, триггер, дешифратор, блок управлени  ЗТ|. Наиболее близким по технической сущности , по составу структурной схемы к предлагаемому  вл етс  распределитель импульсов управлени , содержащий адресный счетчик, св занный через группу элементов И с первыми выходами распределител  импульсов управлени  иподключенный ко входам дешифратора, цепи управлени  группы элементов И подключены через делитель частоты к выходу блока управлени , состо щего из четырех элементов И, триггера, генератс и счетчика. При этом вход делител  частоты подклю- чен к выходу первого элемента fi и ко входу адресного счетчика, другой вход которого подключен через второй элемент И к первым выходам счетчика. Третий вход адресного счетчика подключен через третий элемент И ко вторым выходам счетчика, блоки управлени  первого и второго элементов И подключены к выходам триггера блока управлени , входы которого подключены к выходу генератора и к выходу четвертого элемента И, подключенного к выхода г адресного счетчика. Вторые выходы распределител  импу. .ь- сов управлени  используютс  дл  выбо38 pa  чеек внешней пам ти, а на установочный вход распределител  импульсов подаетс  код на внешнего устройства управлени , используемый ал  установки необходимого коэффициента целени  в устройстве С Однако известное устройство может работать только в непрерывном режиме, имеет посто нный диапазон формировани  адресов и позвол ет формировать импульсы синхронизации и управлени , длительностью равные времени существовани  адреса на выходе адресного счетчи ка и группы элементов И с учетом пере- ходных процессов в этих устройствах, что снижает надежность работы и ограничивает область применени  распределител  импульсов управлени . Цель изобретени  - расширение области применени  при одновременном повыше нии надежности работы распределител  импульсов управлени .. Это достигаетс  тем, что распределитель импульсов управл.ени , содержащий ад Уесный счетчик, которого подключены через группу элементов И к пер вой группе выходов распределител  импульсов управлени , делитель частоты и блок управлени , содержащий генератор, трип-ер и четыре элемента И, причем вы ход генератора блока управлени  соедине с первым входом первого элемента И бло ка управлени , выход которого соединен со входом ,делител  частоты, 1ход триггера блока управлени  соединен со вторым входом первого элемента И блока управлени , отличающийс  тем, что в него введен формирователь стробирующих импульсов, входы которого подключены к разр дным выходам делител  частоты, группа выходов формировател  стробирующих импульсов соединена ср второй группой выходов распредели тел  импульсов управлени , один из выходов формировател  сгробирующих импул сов подключен к управл ющим входам эле ментов И группы, а в блок управлени  введена cjceMa ср11внени , регистр, комму татор, элементы ИЛИ и НЕ, причем установочные входы распреаелитепй импуль сов управлени  соединены с установочными входами адресного счетчика, информационные вкоды распредел тв   импульсов управлени  соединены со входами регистра блока управлени , к управл ющему вхо ду которого подключена ш на разрешени  записи распределител  импульсов управлени , выходы регистра блока управлени  соединены с первой группой входов 8 схемы сравнени  еЗлока управлени , втора  группа входов которой соединена с выходами элементов И группы, выход схемы сравнени  блока управлени  подключен к первому входу коммутатора блока управлени , шина сброса распределител  импульсов управлени  соединена со входом сброса адресного счетчика и со входом сброса делител  частоты, вы- хоц которого эединен с первым входом второго элемента-И блока управлени , второй вход которого соединен с выходом элемента НЕ блока управлени , а выход со входом адресного счетчика и со вторым входом коммутаюра блока управлени , выход которого соединен с первым вхоаом третьего элемента И блока управлени , второй вход которого подключен к шине останова распределител  импульсов управлени , а выход соединен с первым входом триггера блока управлени , другой вход которого соединен с выходом четвертого элемента И блока управлени  и с управл ющим входом делител  частоты, первый вход четвертого элемента И блока управлени  подключен к щине пуска распределител  импульсов управлени , а; второй вход соединен с выхоцом элемента ИЛИ блок, управлени , входы которого соединены с щина- ми установки однократного, многократного и непрерывного режимов работы и с шиной установки режима сравнени  распределител  и,итульсов управлени , шина установки многократного режима работы распределител  импульсов управлени  подключена ко входу элемента НЕ блока управлени , шины установки однократного режима работы и режима сравнени  распределител  импульсов управлени  подключены соответственно к третьему и четвертому входам коммутатора блока управлени . На чертеже представлена структурна  схема распределител  импульсов управлени . Распределитель импульсов управлени  содержит адресный счетчик 1, св занный через группу 2 элементов И с первыми йыходамн 3 распределител  импульсов управлени , делитель 4 частоты, подключенный к выходу блока 5 управлени , состо щего из элементов И 6 - 9, триггера 10, генератора 11, устройства 12 сравнени , св занного через регистр 13 с -информационными входами 14 и с цепью 15 разрешени  записи распределител  импульсов управлени , элементы ИЛИ 16 0 НЕ 17, св занные со входами 18 - 21 установки режима работы распределител  импульсов управлени , коммутатор 22, цепь управлени  которого подключена ко входу 21, св занному с установкой режима сравнени , входы элементов И 9 и 8 св заны соотввтсг ственно со входами 23 и 24 распредели тел  импульсов управлени , подключенными к выходам фо{ лироватвлвй пуска   останова, а вход 25 св зан с общим сбросом устройств 1 н 4. Кроме того, в распределитель импульсов .управлени  входит формирователь 26 стробирующнх импульсов, подключенный к требуемым выходам целител  4 часготы и св занный со вторыми выходами 27 распр@ ели тел  импульсов управлени , установочные входы 28 которого св заны со входами адресного счетчика 1.
Распределитель импульсов управлени  работает следующим образом.
Перед началомработы на вкод 25 подаетс  импульс, который обеспечивает установку адресного счетчика 1 и делител  4 частоты в исходное нулевое . состо ние. На один иэ входов 18, 19, 20 или 21 подаетс  потенциальный сигнал , обеспечивающий установку одного из четырех режимов: многократный, непрерывный, однократный, сравнение .
Предположим, что подан сигнал на-:вхоц 19, т. е. установлен непрерывный режим работы. Далее необходимо подать короткий импульс Пуск на вход 23. При этом срабатывает триггер Ю,. который подключает элемент И 6, что, обес е чивает прокождейие импульсов на вход целител  4 частоты, который совместно с формирователем 26 стробирующих импульсов, выполненным на элементах И св занных по входам не со всеми, а с требуемыми выходами делител  4 частоты , формирует необходимые синхронизирующие и стробирующие импульсы, ограниченные по переднему и заднему фронтам , что исключает по вление ложной информации на выходах 3 и 27 распределител  импульсов управлени , котора  возникает из-за переходных процессов в адресном счетчике 1 и в делителе 4 частоты. Одновременн с поступлением импульсов на в од делител  4 частоты поступают импульсы и на вход адресного счетчика 1, частота которых в П раз ниже, гце П - коэффициент делени  делител  4 частоты. При этом на выходах 3 последовательно формируютс  адреса во всем рабочем диапазоне, а на.выхцах 27 формируютс  одинаковые сннхронм-i пульсы дл  каждого сформированного адреса . Останов в непрерывном режиме можег быть осуществлен npf поааче короткого импульса Стоп на вхоа 24. При этом вновь срабатывает триггер Ю, который отключает элемент И О. При поааче общего сброса на вход 25, а затем короткого импульса Пуск на вход 23 цикл работы повтор етс .
При подаче потенциального сигнала на вход 20 (на входах 18 и 21 Тнулевые потенциальные сигналы) устанавливаетс  режим работы однократный. Общий сброс на вхоа 25 может не подаватьс , что определ етс  ус-чови ми работы. Затем подаетс  короткий импульс Пуск на вход 23. При этом срабатывает триггер 1О, который подключает элемент И 6, что обеспечивает прохождение пачки импульсов на вход делител  4 часготы и только одного импульса на вход адресного счетчика 1, устанавлива  в нем следующий по пор дку адрес, который, пройд  через коммутатор 2,2 и элемент И 8, обеспечивает срабатывание триггера 1О, который отключает элемент И 6. Таким образом, в этом режиме во врем  существовани  заданного адреса формируютс  необходимые синхронизирующие импульсы дл  этого адреса, после чего вход делител  4 частоты отключаетс . При поааче следующего короткого и пyльca Пуск на вход 23 цикл работы повтор етс , но синхронизирующие импульсы формируютс  уже дл  cлeдyющer o адреса, который установлен в конце предыдущего такта работы , и т. а.
При подаче потенциального сигнала но вход 18 (на входах 19, 2О и 21 нулегвые потенциальные сигналы) устанавливаетс  режим работы многократный . Отключаетс  элемент И 7 и соответственно вход устройства 1. Общий с;брос на вход 25 может не подаватьс , что определ етс  услови ми работы.
Затем необходимо подать короткий импульс Пуск на вход 23. При этом ерабатывает триггер 10, который подключает элемент И 6, что обеспечивает прохождение импульсов только на вход делител  4 частоты, то есть в этом р&жиме периодически вырабатываетс  один и тот же адрес на выходах 3, и каждый раз во врем  существовани  адреса на выходах 2 7 фо} «ируютс  одни и те же синхрсшизирующие импульсы.
При подаче патенциального сигнала на вход 21 (на входах 18 и 2О нулевые
потенциальные сигналы) коммутатор 22 подключаетс  к выходу блока 12 сравнени . Общий сброс на вход 25 может не подаватьс , что определ етс  услови ми работы.
Через входы 14 вводитс  константа с конечным адресом в регистр 13, ограничивающа  диапазон формируемых адресов в адресном счетчике 1 сверху. Ограничение снизу осуществл етс  за cjier введени  константы с 1начальным адресом в адресный счетчик 1 из внешнего устройства через установочные входы 28. - тем подаетс  короткий  мгсульс Пуск на вход 23. При этом срабатывает триг- гер 16, который подключает элемент И 6 что обеспечивает прохождение импульсов на вход делител  4 частоты и с делител  4 частоты на вход адресного счетчика Г, т. е. распределитель импульсов управлени  работает также,. как и в непрерывном режиме до тех пор, пока адрес на выходах 3 не становитс  равным адресу, записанному в регистр 13, после чего навыходе устройства 12 сравнени  вырабатываетс  сигнал, который, пройд  через коммутатор 22 и элемент И 8, обоспечи- зает срабатывание триггера .Ю, который отключает элемент И 6, т. е. в этом режиме обеспечиваетс  формирование адресов с синхронизируюи ими импульсами дл  любого участка в пределах диапазона формируемых адресов в адресный счетчик 1 из внешнего устройства через установочные входы 28, если это требуетс  по услови м работы. Затем подаетс  короткий импульс Пуск на вход 23, после чего цикл работы повтор етс ,
В предлагаемом устройстве по сравнению с известными расширена область применени  с одновременным повышением надежности работы устройства, что достигаетс  за,счет обеспечени  возможности работы не- только в непрерывном режиме , но и в режимах однократном, многократном и сраьнени  ; обеспечени  возможности формировани  адресов не только дл  посто нного диапазона, но и дл  любого участка в пределах диапазона формируемых адресов адресным счетчиком; обеспечени  возможности ограничени  импульсов стробировани  и синхронизации как по переднему, j-ак и по заднему фронтам, что позвол ет исключить искажени  информации на выходе устройства, возникающие переходных процессов в адресном счетчике и в делителе частоты .
Формула и 3 о О р) е т е и и  
Распределитель импульсов управлени  содержащий адресный счетчик, выходы которого подключены через группу элементов И к первой группе выходов распределител  импульсов управлени , целитель частоты и блок управлени , содержащий генератор, триггер и четыре элемента И, причем выход генератора блока управлени  соединен с первым входом первого элемента И блока управлени , выход которого соединен со входом делител  частоты, выход триггера блока управлени  соединен со вторым входом первого элемента И блока управл.1эни , отличающийс  тем, что, с целью расширени  области применени  при одновременном повышении надежности работы распределител  импульсов управлени , в него введен формирователь стробирующих импульсов, входы которого подключены к разр днь1м выходам делител  частоты, группа выходов формировател  стробиру- ющих импульсов соединена со второй группой выходов распределител  импульсов управлени , один из выходов форми- , ровател  стробирующих импульсов подключен к управл ющим входач элементов И группы, а в блок управлени  введена .схема сравнени , регистр, коммутатор, элементы ИЛИ и НЕ, причем установочные входы распределител  импульсов управлени  соед 1нены установочными входами адресного счетчика, информационные входы распределител  импульсов управлени  соединены со входами регистра блока управлени , к управл ющему входу которого подключена шина разрешени  записи распределит&п  импульсов управлени , выходы эегистра блока управлени  соединены с первой группой входов схемы сравнени  блока управлени , втора  группа входов которой соединена с выходами элементов И группы, выход схемы сравнени  блока управлени  подключен к первому входу коммутатора блока угфавлени , щина сброса распределител  импульсов управлени  соединена со входом сброса адресного счетчика и со входом сброса делител  частоты, выход которого соединен с первым входом второго элемента И блока управлени , второй вход которого соединен с выходом элемента НЕ блока управлени , а выход - со входом адресного счетчика и со вторым входом коммутатора блока управлени , выход которого Соединен с первым входом третьего элемента И бло- 6 ка управлени  агорой вход которого аоцключен к шкне останова распределител  импульсов управлени , а выход соединен с первым входом триггера блока управле ни , другой вход которого соединен с вы ходом четвертого элемента И блока управлени  и с управл ющим входе делител  частоты, первый вход четвертого элемента И блока управлени  подключен к шине пуска распределител  импульсов управлени , а второй вход сскгаинен с выходом элемента ИЛИ блока управлени , входы которого соединены с шинами установки однократного, многократного и непрерывного режимов работы и с шиной установки режима сравнени  распределител  им1т -льсов управлени , шина установки многократного режима работы распределител  импульсов управлени  под- S ключена ко входу элемента Hh блока управлени , а шины установки однократного режима работы и режима сравнени  распределителе импульсов управлени  подключены соответственно к третьему и четвертому входам коммутатора блока управлени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N 450156, кл. Q 06 Р 3/О4, 1972. 2.Авторское свидетельство СССР № 41054О, кл. Н 03 К 3/82, 1971. 3.Авторское свидетельство СССР № 378837, кл. q Об F 3/14, 1971, 4.Авторское свидетельство СССР № 337781, кл. Q 06 F 9/16, 1970 (прототип)..

Claims (1)

  1. Формула изобретения
    Распределитель импульсов управления, содержащий адресный счетчик, выходы 5 которого подключены через группу элементов И к первой группе выходов распределителя импульсов управления, делитель частоты и блок управления, содержащий генератор, триггер я четыре эле10 менга И, причем выход генератора блока управления соединен с первым входом первого элемента И блока управления, выход которого соединен со входом делителя частоты, выход триггера блока уп— 15 равления соединен со вторым входом первого элемента И блока управления, отличающийся тем, что, с целью расширения области применения при одновременном повышении надежности работы 2о распределителя импульсов управления, в него введен формирователь стробирующих импульсов, входы которого подключены к разрядным выходам делителя частоты, группа выходов формирователя стробиру— 25 ющих импульсов соединена со второй группой выходов распределителя импульсов управления, один из выходов форми— , рователя стробирующих импульсов подключен к управляющим входам элементов 30 И группы, а в блок управления введена схема сравнения, регистр, коммутатор, элементы ИЛИ и НЕ, причем установочные входы распределителя импульсов управления соединены установочными вхо— И дами адресного счетчика, информационные входы распределителя импульсов управления соединены со входами регистра блока управления, к управляющему входу которого подключена шина разрешения записи распределителя импульсов управления, выходы регистра блока управления соединены с первой группой входов схемы сравнения блока управления, вторая группа входов которой соединена с выходами элементов И группы, выход схемы сравнения блока управления подключен к первому входу коммутатора блока управления, шина сброса распределителя импульсов управления соединена со входом сброса адресного счетчика и со входом сброса делителя частоты, выход которого соединен с первым входом второго элемента И блока управления, второй вход которого соединен с выходом элемента НЕ блока управления, а 55 выход - со входом адресного счетчика и со вторым’ входом коммутатора блока управления, выход которого Соединен с первым входом третьего элемента И б л о— ка управления,второй вход которого подключен к шине останова распределителя импульсов управления, а выход соединен с первым входом триггера блока управления, другой вход которого соединен с выходом четвертого элемента И блока управления и с управляющим входом делителя частоты, первый вход четвертого элемента И блока управления подключен к шине пуска распределителя импульсов управления, а второй вход соединен с · выходом элемента ИЛИ блока управления, входы которого соединены с шинами установки однократного, многократного и непрерывного режимов работы и с шиной установки режима сравнения распредели— теля импульсов управления, шина установки многократного режима работы распределителя импульсов управления подключена ко входу элемента НЕ блока управления, а шины установки однократного режима работы и режима сравнения распределителе импульсов управления под· 5 ключены соответственно к третьему и четвертому входам коммутатора блока управления.
SU792713811A 1979-01-16 1979-01-16 Распределитель импульсовупРАВлЕНи SU805288A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792713811A SU805288A1 (ru) 1979-01-16 1979-01-16 Распределитель импульсовупРАВлЕНи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792713811A SU805288A1 (ru) 1979-01-16 1979-01-16 Распределитель импульсовупРАВлЕНи

Publications (1)

Publication Number Publication Date
SU805288A1 true SU805288A1 (ru) 1981-02-15

Family

ID=20805631

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792713811A SU805288A1 (ru) 1979-01-16 1979-01-16 Распределитель импульсовупРАВлЕНи

Country Status (1)

Country Link
SU (1) SU805288A1 (ru)

Similar Documents

Publication Publication Date Title
US5274796A (en) Timing generator with edge generators, utilizing programmable delays, providing synchronized timing signals at non-integer multiples of a clock signal
SU805288A1 (ru) Распределитель импульсовупРАВлЕНи
USRE36063E (en) Timing generator with edge generators, utilizing programmable delays, providing synchronized timing signals at non-integer multiples of a clock signal
SU894865A1 (ru) Распределитель
SU966903A1 (ru) Распределитель
SU485437A1 (ru) Генератор циклов
SU826325A1 (ru) МНОГОКАНАЛЬНЫЙ ФОРМИРОВАТЕЛЬ ТАКТрпну ИМПУЛЬСОВ 1
SU1166118A1 (ru) Устройство дл контрол @ -разр дного распределител импульсов
SU1034177A1 (ru) Коммутирующее устройство
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU860296A1 (ru) Устройство дл формировани импульсных последовательностей
SU930621A1 (ru) Устройство дл формировани частотно-импульсных последовательностей
GB785568A (en) Improvements in or relating to frequency divider circuits
SU760418A1 (ru) Устройство формирования временных интервалов 1
SU1443151A1 (ru) Комбинированное устройство временной задержки и формировани импульсов
SU627580A1 (ru) Устройство дл синхронизации импульсов
SU1019599A1 (ru) Устройство дл формировани серий импульсов
SU1166121A1 (ru) Устройство дл контрол цифровых узлов
SU1084982A1 (ru) Преобразователь кода в частоту повторени импульсов (его варианты)
SU1181121A1 (ru) Устройство дл формировани последовательностей импульсов
SU1598131A2 (ru) Генератор случайного потока импульсов
SU798772A1 (ru) Формирователь серий и импульсов
SU557481A1 (ru) Генератор потоков случайных событий
SU1439741A1 (ru) Преобразователь кода во временной интервал
SU742913A1 (ru) Формирователь тактовых импульсов