SU1015381A1 - Генератор случайного процесса - Google Patents

Генератор случайного процесса Download PDF

Info

Publication number
SU1015381A1
SU1015381A1 SU813297917A SU3297917A SU1015381A1 SU 1015381 A1 SU1015381 A1 SU 1015381A1 SU 813297917 A SU813297917 A SU 813297917A SU 3297917 A SU3297917 A SU 3297917A SU 1015381 A1 SU1015381 A1 SU 1015381A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
switch
unit
Prior art date
Application number
SU813297917A
Other languages
English (en)
Inventor
Эдуард Анатольевич Баканович
Вячеслав Петрович Лозицкий
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU813297917A priority Critical patent/SU1015381A1/ru
Application granted granted Critical
Publication of SU1015381A1 publication Critical patent/SU1015381A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

1.ГЕНЕРАТОР СЛУЧАЙНОГО ПРОЦЕССА , содержащий датчик случайных чисел, выход которого через блок -, формировани  тригонометрических функций соединён с первым входом блока умножени , второй Е1ход которого подключен к выходу первого блока пам ти, вход которого  вл етс  входом генератора, блок быстрого преобразовани  Фурье первый выход которого соединен с информационным входом первого коммутатора, первый и второй выходы которого соединены с информационными входами соответственно второго и третьего блоков пам ти, управл ющие входы которых подключены соответственно к первому и второму выходам второго коммутатора, информационный вход которого подключен к первому выходу блока формировани  интервалов времени, второй выход которого соединен с первым входом блока выбора реализации, второй вход которого сйедйнен с вторым выходом блока быстрого преобразовани  Фурье, первый вход которого подключен к первому выходу блока выбора реализации, выход второго блока пйм ти соединен с первым информационным входом третьего коммутатора, первый выход которого соединен с входом цифро-аналого-. вого преобразовател , выход которого ,  вл етс  выходом генератора, второй выход блока выбора реализации coejc iHeH с управл ющими входами первого, второго и третьего коммутаторов , выход третьего блока пам ти соединен с вторым информационным входом третьего коммутатора, о т л и ч а ю щ и и с   тем, что, с целью повышени  надежности генаратора , он содержит схему сравнени , четвертый коммутатор, четвер-, тый блок пам ти, управл ющий и ин;формационный входы которого подключены соответственно к первому и даторому выходам блока умножени , а выход четвертого блока пам ти соединен с первыми входами схемы сравнени  и четвертого коммутатора, выход которого соединен с вторым вхоО1 дом блока быстрого преобре13овани  оо Фурье, выход которого соединен с вто00 рым входом схемы сравнени -, выход которой соединен с третьим входом блока выбора реализации, первый выход которого соединен с вторым входом четвертого коммутатора, третий вход которого подключен к второму выходу третьего коммутатора. 2. Генератор по п. 1, о т л иг чающийс  тем, что блок выбора реализации содержит три триггера , элемент И, элемент ИЛИ и элемент задержки, вход которого  вл -

Description

етс  первым входом блока и объединен с первым входом-элемента И, выход которого соединен с единичным входом первого триггера, нулевой вход которого соединен с первым входом эле мента ИЛИ,выход которого соединен с единичным входом второго триггера ,выход которого соединен с вторым входом второго элемента И, второй вход (блока подклнэчен к единичному входу
третьего триггера,нулевой Е(Ходкоторого объединен с нулевым входом первого триггера и подключен к шине Установ;. ка, выход элемента задержки соединен с вторым входом элемента ИЛИ,ну левой вход второго триггера  вл етс  третьим входом блока, первый и вторым выходами которого  вл ютс  соответственно выходы третьего и первого триггеров.
.. . .. :
Изобретение относитс  к вычислительной технике и может быть использовано дл  имитации случайных процессов с заданными и программно управл емыми спектральными характеристиками в вычислительно-моделирующих комплексах дл  управлени  испытани ми изделий электронной и другой техники на механические, вибрационные, электрические и другие воздействи , а также при построении моделирующей аппаратуры , дл  исследовани  и оптимизации структурно сложных систем.
Известен генератор случайного процесса содержащий один или несколько формирующих фильтров дл  придани  случайному процессу требуемых спектральных свойств. Управление спектральной плотностью мощности случайного процесса на выходе таких генераторов осуществл етс  изменением частотной характеристики формирующих фильтров. Однако с практической точки зрени  проектирова-ние и изготовление формирукицих фильтров с перестраиваемой в широком частотном диапазоне характеристикой представл ет собой достаточно трудную техническую задачу t1 3.
Формирующие фильтры, разработанные на основе аналогичных средств, достаточно просты и стабильны, однако нетехно огичны и их простые конфигурации допускают перестройку , частотных свойств в широких диапазонах только механическим путем. Реализаци  формирующих цепей цифровыми . средствами частично лишена этих недостатков , однако расчет параметров формирующих фильтров по известной частотной характеристике достаточ но сложен, так как требует вьшолнеми  интегральных преобразований. Кррме того, с .аппаратурной точки зрени  эти устройства оказываютс  очень емкими при воспроизведении случайных процессов с высокой разрешающей способностью, т.е. при задании большого числа значений спектральной плоности мощности случайного процесса так как аппаратурные затраты растут пропорционально числу заданных значений спектральной характеристики.
Известно также устройство, использующее дл  формировани  выходного случайного процесса множество импульсных потоков. Такое устройство содержит в. Сбоем составе множество генераторов импульсов, элементыИ, элемент ЛИ и некоторые другие вспомогательные элементы. 11роцесс на выходе таких генераторов представл ет собой последовательность импульсных сигналов определенной формы, слдукмцих через случайные интервалы вре мени, причем управл емой статистической характеристикой выходного случайного процесса  вл етс  функци  распределени  случайных вреМенных интервалов 12. . , .
Недостатком данных устройств  вл ютс  ограниченные возможности их использовани  дл  генерировани  случайных процессов с заданными .спект- ральными характеристиками, так как несмотр  на однозначную св зь спектральных характеристик процесса и функции распределени  случайных временных интервалов решить нуЮ1 задачу, т.е. определить требуемую функцию распределени  случайных временных интервалов по заданной спектральной плотности мощности оказываетс  затруднительным как из-за
сложности матемзтических преобразований| так и из-за ограниченности класса воспроизводимых спектральных плотностей мощности.
Наиболее (хпизким к Предлагаемому ехни еским решением  вл етс  генератор случайного процесса, содержащий датчик случайных чисел, блок умножени , блок формировани  тригоНометрйческих-функций , блок формировани  интервалов времени, блоки пам tи , коммутаторы блок выбора реализации , блок быстрого преобразовани  Фурье и цифро-аналоговый преобразователь Сз 3i
Известное устройство позвол ет получать на выходе случайный процесс с заданными спектральными характеристиками .
Основным недостатком известных устройств  вл етс  невысока  надежность их функционировани , так как в них не применены специальные средства дл  обнаружени  и устранени ошибок. В то же врем  в р де прак-г тических применений устройства к йе- му предъ вл ютс  высокие требовани  ПО надежности,
Цель изобретени  - повышение на- дежнрсти функционировани  устройства за счёт контрол  его работы.
Дл  достижени  поставленной мели в генератор случайного процесса, с6 держащий датчик случайных чисел, выход которого через блок формирова ни  тригонометрических функций соединен с первым входом блока умножени , второй вход которого подключен к выходу первого блока пам ти, вход котсфого  вл етс  входом генератЬра , блок быстрого преобразова .ни  Фурье, первый выход .которого соединен с информационным входом первого коммутатора,, первый и второй выходы которого Соединены с информационными входами соответственно второго и третьего блоков пам ти, управл ющие входы которых подключены соответственно к первому и второму. выходам второго коммутаторау информационный вход которого подключен к первому выходу блока формировани  интервалов времени, второй выход которого соединен с первым входом блока выбора реализаций, второй вход которого соединен с вторым вы- ходом блока быстрого преобразовани  Фурье, первый .вход которого подключен к первому выходу блока выбора
реализации, выход второго Ълрка пам ти соединен с первым информационным входом третьего коммутатора ., первый выход которого соединен с входом цифро-аналогового преобразо1вател , выход которого  вл етс  выходом генератора, второй выход блока выбора реализации соединен с управл ющими входами первого . второго и третьего кс 4мутаторов , выход третьего блока пам ти соединен с вторым информационным входом третьего коммутатора, введены схема сравнени , четвертый коммутатор , четаертый блок пам ти, управл юир 1Й и инфс мационный входы которого подключены соответственно к первому и второму выходам блока умнсжени , а выход четвертого блока пам ти соединен с. первыми входами схемы сравнени  и четвертого кокмутатора , выход которого соединен с вторым входом блока быстрого преобразовани  Фурье , выход которого соединен с вторым входом схемы сравнени  ,выход которой соединен с трет ьим входом блока выбора реализации :Ьервый выход которого соединен, .с вторым входом четвертого коммутатора , третий вход которого подключен к второму выходу третьего коммутатора. Кроме того, блок выбора реализации содержит три триггера, элемент И, элемент ИЛИ и элемент задержки, вход которого  вл етс  первым входом блока и объединен с первым входом, элемента И, выход которого соединен с единичным входом первого триггера, нулевой вход которого соединен с первым входом элемента ИЛИ, выход которого соединен с единичным входснч etoporo триггера выход которого соединен с вторым входом второго элемента И, второй вход блока подключен к единичному входу третьего триггера, нулевой вход,которого объединен, с нулевым входом первого t триггера и подключен к шине Установка , выход элемента задержки соединен с вторым входом (Элемента ИЛИ, нулевой вход второго триггера  вл етс  третьим входом блока, перёым и вторым выходами которого  вл ютс  соответственно выходы третьего и первого триггеров,
На фиг. t приведена блок-схема предлагаемого генератора; на фиг. 2 схеме блока выбора реализации; на фиг. 3 - схема блока формировани  интервалов времени;, на фиг.- дидграмма работы генератора. Генератор содержит блоки I- пам ти , коммутаторы 5-8, блок 9 быстрого преобразовани  Фурье, блок -ТО умножени , датчик 11 случайных чисел , блок 12 формировани  тригономет рических функций, блок 13 выбора ре ализаци 1, блок 1 формировани  интервалов времени, схему 15 сравнени  цифро-аналоговый преобразователь 16 Рассмотрим основные функции,, вы полн емые каждым из структурных эле , ментов устройства., Первый блок 1 пам ти предназначен дл  приема с входа устройства и хранени  коэффициентов амплитудного спектра Pp. (k), определ емых из соотношени  ,(k) f 6 (kAf) где G(t) - заданна  спектральна  пло ность мощности генерируемого случайного процесса; N - число заданных значений спектральной плотности мо длина одной реализации (Т Nbt) ; число точек в одной реали зации случайного процесса ( ,; . ffl 2,3,... At - шаг дискретизации по времени; uf - шаг дискретизации по частоте ( Af 4 1/Т). Второй блок 2 пам ти предназначен ло  хранени  исходного массива комплексных случайных коэффициентов спек ра ) по адресам i 0,1,2,... ,N-1 Запись этого массива осуществл етс  за N/2 такта (по два коэффициента каждом такте). В первом такте информаци  , поступающа  на первый и второй входы, записываетс  соответствен но в  чейки с адресами О и ы/2, В остальных тактах информаци  с первого и второго выходов записываетс  в  чейки пам ти (j-1) и (N - j + 1) соответственно (j - номер такта записи , ,3,...., м/2). . Блоки 3 и пам ти совершенно идентичны и предназначены дл  хранени  N вещественных значений У (i ), i 0 ,1 ,2,..., N- 1, представл ющих од 816 ну реализацию случайного процесса, записываемых с первых входов блоков. Последовательное считывание информации осуществл етс  по импульсам, поступаюдим на их вторые входы. Коммутаторы 6 и 7 предназначены дл  коммутации информации, поступающей на их первые входы, на первый (второй) выходы при единичном (нулевом ) сигнале на вторых (управл ющих ) входах. Коммутатор 8 обеспечивает передачу информации, поступающей на его первый и третий входы, соответственно на второй и первый выходы при единичном сигнале на втором (управл - ; щем) входе и соответственно на первый и второй выходы при нулевом сигнале на втором входе. Блок 9 быctpoгo преобразовани  Фурье предназначен дл  выполнени  по одному из известных алгоритмов быстрого преобразовани  Фурье, причем при единичном управл ющем сигнале на его втором входе он выполн ет обратное быстрое преобразование Фурье, а при нулевом сигнале на вторЪм входе - пр мое быстрое преобразование Фурье. После окончани  каждого преобразовани  (пр мого или обратного) блок 9 быстрого преобразовани  Фурье формирует на втором выходе импульс конца преобразовани . S качестве блока 9 может быть использовано любое известное устройство, осуществл ющее как пр мое , так и обратное быстрое преобраг зование Фурье. Датчик 11 случайных чисел предназначен дп  формировани  на своем . выходе случайных равномерно распре-, деленных на интервале С О, (N-l)) целых двоичных чисел. Блок 12 формировани  тригонометрических функций предназначен дл  формировани  на своем выходе комплексных величин cos (-НЬ.) - J.sin ( (2) по каждому значению К, поступающему на его вход. Практически блок 12 может быть реализован в виде посто нного запоминающего устройства, по последова ельным адресам К (К«0,1,2.. .N-1) которого записаны комплексные константы вида (2). Блок 10 умножени  вы1золн ет операцию умножени  действительных чисел , поступающих на его- второй вход, и комплексных чисел, поступающих на его первый вход. Дл  загрузки второго блока 2 пам ти необходи« МО выполнить тактов умножени , причем блок 1.0 умножени  имеет ту особенность, что в первом такте он выполн ет непосредственную передачу числа на втором входе на первый выход (без умножени ), а на втором выходе формируетс  нулевой двоичный код. В остальйых м/2-1 тактах на первый выход результат умножени  передаетс  без изменени , а на второй выход - в комплексно-сопр женном по отношению к первому выходу виде. Блок 13 осудцёствл ет синхронизацию работы всех блоков устройства. ,Пример схенной реализации блока 13 приведен на фиг. 2. Дл  описани  его работы воспользуемс  временной диаграммой , представленнбй на фиг, k, Блок 13 содержит триггеры 17т19, элемент И 20, элемент 21 задержки, элемент ИЛИ 22, тактовый генератор 23 Работу блока 13 рассмотрим, начйна  с момента времени tij (фиг.2). В этот же момент все триггеры наход тс  в единичном состо нии. Тактовыйгенератор 23 предназначен дл  формировани  регул рной, последовательнбсти импульсов с периодом следовани  т. В момент времени t импульс, поступивший со второго входа блока на в.торой (счетный) вход триггера 19, перебрасывает последний в противоположное (нулевое) состо ние. Следующий импульс на втором входе блока 13 управлени  (момент времени t) пе рабрасывает триггер 19 в единичное состо ние. По вление на интервале вр |Мени (t,t) хот  бы од : 6гоимпульса I на третьем входе блока 13 вызыва ет установку по второму (установочному ) входу триггера 18 в нулевое состо ние, запреща  по второму входу прохождение через элемент И 20 импульса, поступившего в момент времени на первый вход блока 13,еле-, доват.ельно, триггер 17 продолжает оставатьс  в прежнем состо нии. Этот же импульс (на первом входе блока) проходит через элемент 21 задержки, . элемент ИЛИ 22 на первый (установоч ный) вход триггера 18, устанавлива  его в единичное -состо ние. Элемент 21 задержки должен задерживать импул сы на врем , превышающее их длительность.. 1 818 Если же к моменту времени t триггер 18 не сбросилс  внулевое состо ние , то поступивший в этот момент времени импульс на первом-входе блока поступает на второй (счетный) вход триггера 17 и перебрасывает его в противоположное состо ние. В да ьнейшем описанна  последовательность операций повтор етс . Дл  того, чтобы триггеры 17-19 перед началом работы находились в единичном состо нии, необходимо подать одиночный импульс, на шину Установка . Блок 1 -предназначен дл  фсч мировани  :на первом своем выходе импульсов с интервалом следовани  длина ОДНОЙ -реализации случайгде Т г . ного процесса; N количество точек в одной реа . лизации; X интервал между импульсами на входе блока 1А; k масштабный коэффициент, . н   который можно управл ть длительностью реализации случайного процесса. На втором выходе блока Н формируютс  через интервалы;времени Т импульсы конца развертки, йнформируюе4ие блок 13 с окончании передачи на выход устройства очередной реали, эации и о необходимости передавать на вход устройства Следующую реализацию . Одна из возможных Схемных реализа- . ций блока 14 приведена на фиг. 3 и включает счетчики 24 и 25 суммирующего типа, регистры 26 и 27, схемы 28 и 29,сравнени ,элементы И 30 и 31 Счетчик 24, регистр 26, схема 28 сравнени  и элемент И 30 предназна 4еныдл  формировани  на первом выходе блока регул рной последователцности имг льсов с управл емым интервалом между; ними t. На вход блока развертки поступают опорные регул рные импупьс.ы с интервалом следовани  Т. В регистре 2б хранитс  двоичный код К развертки. По каждому импульсу на входе блока развертки счетчик .24 увеличивает свое состо ние на единицу. Работу блока 14 рассмотрим с момента времени, когда .счетчики 24 и 2$ наход тс  в нулевом состо нии. 1осле поступлени  К-гр viwnyjibca на вход блока в счетчике Zk устанавливаетс  двоичный код числа К, а на выходе схемы 28 сравнени  по вл етс  уровень логической единицы, раз решающий по второму входу прохождени через элемент И 30 очередного (K+t)го импульса. Проход  на первый выход блока развертки, этот импульс сбрасывает счетчик 2k в нулевое соето ние .. Описанна  последовательность операций циклически повтор етс  в те чение всего времени работы устройств Таким образом, на первый выход блока развертки передаетс  каждый (К+1)-и импульс. Следовательно, длительность временного интервала между ними сост л ет 4t k . Измен   содержимое регистра 26, можно управл ть интервалом времени At. Работа второй части схемы блока }k аналогична работе первой части за тем исключением, что в регистр 27 записываетс  код N, а входными нм пульсами дл  этой части схемы  вл адтс  импульсы на первом выходе блока ра вертки. Следовательно, на втором выходе блока развертки формируют с  импульсы с интервалом следовани  Т Мд1. Схема 15 сравнени  предназначена дл  сравнени  кодов, поступанэщих на ее первый и второй входы. 8 случае их несовпадени  схема 15 сравнени  выдает импульс ошибки. Цифро-аналоговый преобразователь 16 обеспечивает пред|с;тавление- входной последовательности дискретных случайных чисел в аналоговой форме . Случайный процесс на выходе генератора представл етс  в виде: последовательности радлизацйЙ длительностью Т кажда . С целью повышени  достоверности функционировани .устройства кажда  сформированна  реализаци  вначале провер етс  и только после положительного исхода провер,ки передаетс  на выход. Дл  формировани  каждой реализаци используетс  обратное быстрое преобразование Фурье. Так как с помощью быстрого алгоритма формируетс  сразу вс  реализа ци , а не ее отдельные точки, то дл  того, чтобы на выходе генератора формировалс  случайный процесс бе перерывов, определ емых временем фо мировани  следующей реализации, необ ходимо , чтобы в любой момент, времени одна реализаци  (.текуща  ) уже имелась в устройстве и передавалась на. выход, а еще одна реализаци  находилась бы в процессе формировани  илJи была уже сформирована. Воспроизводима  генератором спектральна  плотность мощности .$эЛt) будет совпадать, с заданной G(f) в точках . KAf ,,1,2,... ,N/2-1. Поэтому перед началом работы устройства с его в:хода в первый блок 1 пам ти записываютс  коэффициенты Рр{К) амплитудного спектра, рассчитываемые в соответствии с (1) . Работу устройства рассмотрим, начина  с момента времени t,. Предположим , что S блоке пам ти хранитс  сформированна  и проверенна  реализаци  случайного процесса, готова  к передаче на выход устройства. Параллельно в устройстве протекают два процесса, go-первых, импульсы с первого выхода блока 1 через коммутатор 7 (с первого входа на первый выход) поступают на второй вход блокад пам ти и осуществл ют последовательное с «1тываНие значений хранимой в нем реализации. Этот процесс по временной прот женности совпадает с длиной реализации Т N/X. Во-вторых, формируетс  и провер етс  нова  1( следующа ) реализаци  случайного процесса . Дл  этого перед началом формировани  ка)кдой реализации осуществл етс  загрузка в блок 2 пам ти исходного массива С (Г). Запись массива Cy(i ) осуществл етс  за N /2 тактов, как было отмечено при описании назначени  блока 2 пам ти . Дл  этого в каждом такте на второй вход блока 10 умножени  с выхода блока 1 пам ти последовательно поступает коэффициент Рр(1 ), а на пер- . вый вход поступают с выхода блока развертки комплексные случайные числа. После этого полученный массив С(1 ) через коммутатор 5 (с первого входа на выход) поступает на первый вход блока 9 быстрого преобразовани  Фурье и последний переходит в режим выполнени  обратного быстрого преобразовани  Фурье. После окончани  выполнени  обратного преобразовани  блок 9 быстрого преобразовани  Фурье выдает на второй выход -импульс конца обратного преобразовани  (момент времени t;j), а на первый выход передает сформиро11W ванный массив (новую реализацию), который через коммутатор 6 (с первого входа на первый выход) записыва етс  в блок 3 пам ти. С момента времши tn начинаетс  проверка nojiiyMeHHOfl реализации. Дл  , значени  fioeo0оеапизации пос е| оаательно считываютс  из блока 3 пам ти и пбстуйают через коммутаторы 8 и $ на первьГЙ вход блока 9 быстрот Н|реоб пе)ёходит & ре:}иим ||ычисленй  пр fwaro быстрого преобразовани  Фурье, (на втором входе устаноц лен;|+уЙ1ёвойлоП 1№с ««й уровень). К мсйенту времени t блок 9 выдает навТсч)ой выход импуп1 6 конца пр : 4ого преобразовани , а на первый - Полученный крмпп:ексный спектр Cj((l 1,1 0 ,1,2,. ..,. Спектр С(} ) Ef пам ть не запйсые аетс , а сравниваетс  сР cirteKTpoM Cjf(I ), . Хранимым в блоке 2 пам ти. Д   этого коэффициенты Сjj(i) и C(i) последовательно подаетс  срртветственно на в трррй и первый входа схемы 15 сравнени , Э случае нес;рвпадёни  хот  бы Одной пары коэф 4Цйент6в на выходе схемы 15 сравнени  фрркмруетс  сиг нал. снийЪкй.крторыЙ информирует, блок 13 о том, чтр зэпйс иа  в блоке 3 пам ти реализаци  содержит ошибки и ее.нейьз  передавать на выход. На фиг;, показаноj что за врем  (t,tJ не произошло ни Рдной ошибки и сфор8112 мированна  реализаци  безошибочна; Поэтому в момент времени ti логический уровень..на втором выходе блока 13 управлени  измен етс  на противотюложный и на интервале (tjt.tj) отрабатываетс  следутций цикл работы устройству , который отличаетс  от преды:дущего тем, что на выход устройства передаетс  реализаци , записанна  в блоке 3 пам ти, а вновь сформированна  реализаци  записываетс  в блок пам ти, так как изменилось управление коммутаторами 6-8. В этом цикле также не по 19ились схиибки и в мо мент времени t логический уровень на втором выходе блока 13 оп ть измен етс  на противоположный. Рассмотрим Случай, когда во врем  вычислений происходит сбой (;по вл етс  ошибка, интервал вренени(.)) т,е. при г оверке сформированной реалиэации ,:хранимой в блоке пам ти,, схема Ib сравнени  выдала сигнал ромбки (момент времени t/) . Пратому в следующем цикле (интервал времени (t, 1)иельэд передавать эту рёализа1|ию на выход. С этой целью в мо мент времени t.r сигнал на втором выходе блока 13 не измен етс  и на выход устройства в следующем цикле второй раз подр д передаетс  одна и та же реализаци , хра)1има  в блоке пам ти, а в блок 3 записываетс  и провер етс  еще одна реализаци . В дальнейшем работа устройства повтор етс .
фиг. г
фие.З

Claims (2)

  1. • 1.ГЕНЕРАТОР СЛУЧАЙНОГО ПРОЦЕССА, содержащий датчик случайных чисел, выход которого через блок ·. формирования тригонометрических функций соединён с первым входом блока умножения, второй вход которого подключен к выходу первого блока памяти, вход которого является входом генератора, блок быстрого преобразования Фурьер первый выход которого соединен с информационным входом первого коммутатора, первый и второй выходы которого соединены с информационными входами соответственно второго и третьего блоков памяти, управляющие входы которых подключены соответственно к первому и второму выходам второго коммутатора, информационный вход которого подключен к первому выходу блока формирования · интервалов времени, второй выход которого соединен с первым входом блока выбора реализации, второй вход которого соединен с вторым выходом блока быстрого преобразования Фурье, первый вход которого подключен к первому выходу блока выбора реализации, выход второго блока памяти соединен с первым информационным входом третьего коммутатора, первый выход которого соединен с входом цифро-аналого-, вого преобразователя, выход которого. является выходом генератора, второй выход блока выбора реализации соединен с управляющими входа ми первого, второго и третьего коммутаторов, выход третьего блока памяти соединен с вторым информационным входом третьего коммутатора, о т лича ю щ и й с я тем, что, с целью повышения надежности генератора, он содержит схему сравнения четвертый коммутатор, четвер-; тый блок памяти, управляющий и ин'формационный входы которого под- ключены соответственно к первому й ^второму выходам блока умножения, а выход четвертого блока памяти соединен с первыми входами схемы сравнения и четвертого коммутатора, выход которого соединен с вторым входом блока быстрого преобразования Фурье, выход которого соединен с вторым входом схемы сравнения-, выход которой соединен с трет ьим входом блока выбора реализации, первый выход которого соединен с вторым входом четвертого коммутатора, третий вход которого подключен к второму выходу третьего коммутатора.
    su ...1015381
  2. 2. Генератор по π. 1, о т л ичающийся тем, что блок выбора реализации содержит три триггера, элемент И, элемент ИЛИ и элемент задержки, вход которого явля- ется первым входом блока и объединен с первым входом· элемента И, выход которого соединен с единичным входом первого триггера, нулевой вход которого соединен с первым входом эле мента ИЛИ,выход которого соединен с единичным входом второго триггера, выход которого соединен с вторым входом второго элемента И, второй вход [блока подключен к единичному входу третьего триггера,нулевой входкоторого объединено нулевым входом первого триггера и подключен к шине Установи ка, выход элемента задержки соединен с вторым входом элемента ИЛИ,нуле вой вход второго триггера является третьим входом блока, первый и вторым выходами которого являются соответственно выходы третьего и первого триггеров.
SU813297917A 1981-06-04 1981-06-04 Генератор случайного процесса SU1015381A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813297917A SU1015381A1 (ru) 1981-06-04 1981-06-04 Генератор случайного процесса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813297917A SU1015381A1 (ru) 1981-06-04 1981-06-04 Генератор случайного процесса

Publications (1)

Publication Number Publication Date
SU1015381A1 true SU1015381A1 (ru) 1983-04-30

Family

ID=20961798

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813297917A SU1015381A1 (ru) 1981-06-04 1981-06-04 Генератор случайного процесса

Country Status (1)

Country Link
SU (1) SU1015381A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Бобнев М. П. Генерирование случайных сигналов. М., Энерги , -1971., 2.Авторское свидетельство СССР № 370717, к .С 06 F 7/58, 1971. 3.Авторское свидетельство СССР по за вкеN 3276948/24, кл. G 0:6 F 7/58, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
SU1015381A1 (ru) Генератор случайного процесса
US3237171A (en) Timing device
US4188583A (en) Sampling method and apparatuses
US5761100A (en) Period generator for semiconductor testing apparatus
SU972505A1 (ru) Генератор случайного процесса
SU645162A1 (ru) Веро тностный автомат
SU1177877A1 (ru) Генератор случайных сигналов
SU1168966A1 (ru) Процессор дл преобразовани цифровых сигналов по Хааро-подобным базисам
SU815905A1 (ru) Преобразователь напр жени в частотуСлЕдОВАНи иМпульСОВ
SU744684A1 (ru) Генератор псевдослучайных сигналов
RU2120179C1 (ru) Генератор белого шума (варианты)
SU703852A1 (ru) Генератор псевдослучайных чисел
SU1427365A1 (ru) Генератор случайного процесса
SU1411724A1 (ru) Генератор М-последовательности
SU849224A1 (ru) Устройство дл вычислени спектрафуНКций уОлшА
SU1083188A1 (ru) Генератор потоков случайных событий
SU1418747A1 (ru) Устройство дл выполнени преобразовани Фурье
SU1427574A1 (ru) Устройство дл подсчета числа единиц двоичного кода по модулю К
SU957205A1 (ru) Генератор случайных процессов
SU1037261A1 (ru) Устройство дл контрол цифровых блоков
SU1580387A1 (ru) Устройство дл моделировани двоичного канала св зи
SU1432515A1 (ru) Генератор случайного процесса
SU1388874A1 (ru) Устройство дл формировани тестов логических блоков
SU960838A1 (ru) Функциональный преобразователь
SU468251A1 (ru) Устройство дл моделировани потока ошибок в дискретных каналах св зи