SU744684A1 - Генератор псевдослучайных сигналов - Google Patents

Генератор псевдослучайных сигналов Download PDF

Info

Publication number
SU744684A1
SU744684A1 SU772472551A SU2472551A SU744684A1 SU 744684 A1 SU744684 A1 SU 744684A1 SU 772472551 A SU772472551 A SU 772472551A SU 2472551 A SU2472551 A SU 2472551A SU 744684 A1 SU744684 A1 SU 744684A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
generator
input
inputs
counter
Prior art date
Application number
SU772472551A
Other languages
English (en)
Inventor
Марк Григорьевич Пояс
Александр Иванович Жданок
Original Assignee
Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электроники И Вычислительной Техники Ан Латвийской Сср filed Critical Институт Электроники И Вычислительной Техники Ан Латвийской Сср
Priority to SU772472551A priority Critical patent/SU744684A1/ru
Application granted granted Critical
Publication of SU744684A1 publication Critical patent/SU744684A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(54) ГЕНЕРАТОР ПСЕВДОСЛУЧАЙНЫХ СИГНАЛОВ

Claims (2)

  1. Изобретение относитс  к вычислитепьной техника, в частности к генераторам случайных функций, позвол ющим получать псевдослучайные сигналы с различными законами распределени  мгновенных значений , и может быть использовано в качестве генератора тестирующего сигнала при физическом моделировании систем автоматического регулировани  и св зи, при построении стохастических преобразователей информации. Известно устройство, позвол5Чошее фор мировать случайные и псевдослучайные сигналы с заданным распределением и со держащее блок сравнени , на входы котор го подаютс  исходна  случайна  (псевдослучайна ) последовательность и детерминированна  функни , обуславливающа  требуемое распределение ij . Указанное устройство позвол ет получать на выходе только дискретный сигнал .. Наиболее близким техническим решением к данному изобретению  вл етс  генератор псевдослучайных сигналов, содержащий интегратор, в;ь1ход которого  &лйетс  выходом генератора, блок сравнени , перва  группа входов которого соединена с выходами регистра сдвига с сумматором по модулю два в цепи обратной св зи соответственно, а втора  группа входов блока сравнени  соединена с выходами счетчика соответственно, счет ный вход которого соединен с выходом генератора тактовых импульсов 2 . Известное устройство обладает недостаточной стабильностью статистических характеристик. Цель изобретени  - повышение точности веро тностных характеристик генератора . Дл  достижени  поставленной цели генератор псевдослучайнызс сигНалов содержит генератор пачки импульсов , элемент И, переключатель и синхронизатор, первый и второй входы которого соединены соответственно с выходами блока сравнени  и генератора тактовых импульсов , а пр мой и инверсные выходы синхронизатора соединены с суммирующим и вычитающим входами интегратора соответственно, установочный вход к торого через переключатель соединен со входом генератора пачки импульсов, со входом сброс счетчика и подключен.к выходу элемента И, входы которого соединены с выходами счетчика соответстве но, выход генератора пачки импульсов соединен со входом регистра сдвига с сумматором по модулю два в цепи обрат ной св зи. На фиг, 1 представлена блок-схема генератора; на 4иг. 2 приведена схема блока сравнени . Генератор псевдослучайных сигналов содержит счетчик 1, выходы которого соединены с первыми входами блока 2 сравнени  и носодами элемента 3 И. Выход элемента 3 И подключен непосредственно к установочному кходу счетчика 1 и через генератор 4 пач1си импульсов к тактовому входу регистра 5 сдвига с сумматором по модулю два в цепи обратной св зи, выходы которого соединены со входами блока 2 сравнени , выход которого через синхронизат 6 соединен со входами интегратора 7,/ другой вход синхронизатора 6 объйдикюн со входом счетЧика 1 и соединен с выходом генератора 8 тактовьтх импул сов. Выход элемента 3 И через перекл чатель 9 соединен со входом интегратора 7. Блок 2 сравнени  содержит интегрирующие цепочки 10, элементы 11 И, э мент 12 ИЛИ, элемент 13 И, первые входы которых соединены непосредстве но с пр мыми выходами счетчика 1, а другие через интегрирующие цепи 10,с инверсными выходами счетчика 1. Вы ходы элементов 13 И соединены .с первыми входами элементов 11 И, вторые входы которых подключены к выходам блока 5, а выходы через элемент 12 ИЛИ соединены со входом ключа 6. Генератор работает слецую им образом . Импульсы с выхода генератора 8 т товых импульсов, поступа  на тактовы вход счетчика 1, обеспечивают образов ние на его выходах параллельного двои нрго Т1 -разр дного кода натурального р да чисел от О до 2 - 1. На вь.1ходе элемента 3 И образуютс  пр переходе этого ра зр да счетчика 1 из состо ни  О в состо ние 1. Переход из О в с приходом каждого тактового импульса происходит лишь в одном разр де счетшка 1. На вторые входы блока 2 сравнени  поступает код тасла, зафиксированного в регистре 5 сдвига. Импульс, сформированный на выходе одного из элементов 13,проходит на выход блока 2 через элемент 11 И и элемент 12 ИЛИ лишь при наличии 1 в соответствующем разр де параллельного П -разр дного кода псевдослучайного числа .v При формировании информационного импульса на выходе L -ого элемента 13 И и отсутствии 1 в L -ом разр де псевдослучайного числа, информационный импульс на выход блока 2 не проходит. Импульс , проход щий На выход блока 2 и поступающий на вход синхронизатора 6, вызывает по вле ше на пр мом выходе синхронизатора 6 сигнала разрешени  зар да интегратора 7, длительность которого ра&на периоду следовани  тактовых импульсов . При отсутствии импульса на входе синхронизатора 6, на инверсном выходе формируетс  сигна Л разрешени  разр да интегратора, аналогичной длительности. Таким образом, с приходом каждого тактового импульса, интегратор 7 начинает зар жатьс , либо разр жатьс  пocтo  ным током в течение интервала времени, равного периоду тактовых импульсов. При достижении счетчиком 1 своего максимального (минимального) состо ни , что фиксируетс  элементом 3 И, производитс  сброс счетчика 1 в минимальное (максимальное ) состо ние и запуск генератора 4 пачки импульсов. При этом на выходе генератора 4 формируетс  один, два иЛи .,.11 импульсов, период следовани  которых значительно меньше периода следовани  тактовых импульсов, производ щих генерацию нового псевдослучайного числа. Изменение количества коротких импульсов в пачке, формируемой по сигналу элемента 3 И позвол ет, в известных пределах , управл ть автокоррел ционной функцией псевдослучайных чисел, что в конечном итоге позвол ет управл ть законом распределени  и коррел ционными свойствами выходного псевдослучайного сигнала. Поступление первого тактового йЛ пульса начинает преобразование параллельного tt-разр дного кода нового псевдослучайного числа в последовательный чнсло-импульсный код на выходе блока 2 с определенными свойствами, которое продолжаетс  в тече1ие () тактов. Таким образом , пеииоц выходного сигнала Т равен Т ( 1) М . to , где АЛ - период последовательности псен цоспучайиых чисел на выходе блока 5; IQ - период следовани  тактовых и пульсов. При замыкании переключател  9 прои водитс  установка интегратора 7 в исход ное состо ние, т.е. каждое преобразоваwre начинаетс  с посто нными начальным услови ми. В таком режиме работы изме , нение количества импульсов, в пачке на выходе генератора 4 приводит к изменению лишь коррел ционных свойств выходного сигнала. Изменение закона распределени  выходного сигнала в этом режиме возможно за счет использовани  генератора псевдослучайных чисел с различными распределени ми. Предлагаемое устройство при малых: аппаратурных затратах и отсутствии необходимости в цифроаналоговом преобразователе обеспечивает получение непрерывных псевдослучайных сигналов со ста бильными веро тностными и коррел ционными свойствами, так как :число аналоговых узлов сведено к минимуму (интегратор ). Использование изобретени  в качестве источника вспомогательного случайного процесса при стохастическом анальго-дифровом преобразовании позволйет исключить ошибку преобразовани , обусловленную дискретностью вспомогательного случайного процесса. Формула изобретени  Генератор псевдослучайных сигналов, содержащий,интегратор, выход которого 846  вл етс  выходом генератора, блок сравнени , перва  группа входов которого соединена с выходами регистра сдвига с сумматором по модулю два в uemi обратной св зи соответственно, а втора  группа входов блока сравнени  с.оединена с вьь ходами счетчика соответственно, счетный вход которого соединен с выходом генератора тактовых импульсов, отличаю щ и и с   тем, что, с целью повышени  точности генератора, он содержит генератор пачки импульсов, элемент И, переключатель и синхронизатор первый и второй входы которого соединены соответственно с вЬкодами блока сравнени  и генератора тактовых импульсов, а пр мой и инверсные выходы синхронизатора соединены с суммирующим и вычитающим входами интегратора соответственно , установочный вход которого через переключатель соединен со входом генератора пачки импульсов, со входом сброс счетчика и подключен к выходу элемента И,входы которого соединены с выходами счетчика соответственно, выход генератора пачки импульсов соединен со входом регистра сдвига с сумматором по модулю два в цепи обратной св зи. ИсточЕики информации, прин тые во внимание при экспертизе 1,Яковлев В. В., Федоров Р. Ф, тохастические вычислительные, мащины. Л., Машиностроение, 1974, с, 78.
  2. 2.Авторское свидетельство СССР 389501, кл. G 06 F 1/02, 1971 (прототип).
    744684
SU772472551A 1977-04-04 1977-04-04 Генератор псевдослучайных сигналов SU744684A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772472551A SU744684A1 (ru) 1977-04-04 1977-04-04 Генератор псевдослучайных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772472551A SU744684A1 (ru) 1977-04-04 1977-04-04 Генератор псевдослучайных сигналов

Publications (1)

Publication Number Publication Date
SU744684A1 true SU744684A1 (ru) 1980-06-30

Family

ID=20703520

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772472551A SU744684A1 (ru) 1977-04-04 1977-04-04 Генератор псевдослучайных сигналов

Country Status (1)

Country Link
SU (1) SU744684A1 (ru)

Similar Documents

Publication Publication Date Title
SU744684A1 (ru) Генератор псевдослучайных сигналов
SU1083188A1 (ru) Генератор потоков случайных событий
SU1401576A1 (ru) Генератор псевдослучайных сигналов
SU1670776A1 (ru) Генератор случайных напр жений
SU526909A1 (ru) Устройство дл моделировани марковских процессов
SU570025A1 (ru) Устройство преобразовани частоты импульсов
SU978147A1 (ru) Генератор псевдослучайных последовательностей импульсов
SU1015381A1 (ru) Генератор случайного процесса
SU551797A1 (ru) Устройство дл выделени экстремумов временных интервалов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU879804A1 (ru) Устройство дл контрол генератора многоуровневой последовательности импульсов
SU1335989A1 (ru) Устройство дл вычислени показател экспоненциальной функции
SU911533A1 (ru) Устройство дл формировани тестовых воздействий
RU2120179C1 (ru) Генератор белого шума (варианты)
SU692065A1 (ru) Дискретный умножитель частоты повторени импульсов
RU2010243C1 (ru) Измеритель скорости линейного изменения частоты внутри импульса
SU660043A1 (ru) Устройство дл синхронизации группы блоков обработки данных
SU1377859A1 (ru) Сигнатурный анализатор
SU980015A1 (ru) Фазометр мгновенных значений
SU1596473A1 (ru) Устройство тактовой синхронизации псевдослучайных последовательностей
SU1035595A1 (ru) Система синхронизации
SU739602A1 (ru) Генератор псевдослучайных чисел
SU391555A1 (ru) Генератор натуральных чисел
SU718939A1 (ru) Устройство синхронизации по битам систем передачи цифровой информации
SU386398A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ КОРРЕЛЯЦИОННОЙ