Изобретение относитс к преобразовательной технике и может быть использовано в системах электропита ни различных электронных устройств Известны преобразователи, в кото рых дл защиты транзисторов инверто ра I усилител мощности) от перегрузок по току используютс защитные устройства, состо щие из датчика тока, включаемого последовательно с транзисторами инвертора, порогового устройства и исполнительного устрой ства, блокирующего цепи управлени транзисторов инвертора при наличии сигналаперегрузки, выдаваемого пороговым устройством 1 и 2 . Наиболее близким к предлагаемому по технической сущности вл етс источник питани , содержащий транзисторный инвертор с трансформаторнам выходом, узел управлени и узел защиты, состо щий из датчика перегрузки , формировател импульса пере грузки и исполнительного элемента. Исполнительный элемент содержит RSтриггер , блокирующий при помощи эле ментов И цепи управлени транзистор инвертора в случае возникновени пе регрузок по току. Началом каждого импульса задающий генератор устанав ливает RS-триггер в состо ние, разрешающее прохождение импульсов с системы управлени через элементы И в базовые цепи транзисторов инверто ра, обеспечива тем самым его повторное включение з , Недостатком такого построени узла защиты при наличии длительной перегрузки или короткого замыкани вл етс многократное включениевыключение инвертора, что приводит к вьщелению на транзисторах инверто ра значительной мощности потерь, перегреву последних и вьссоду их из стро . Цель изобретени - повышение надежности функционировани источника питани при перегрузках. Поставленна цель достигаетс те что в преобразователь напр жени , содержащий двухтактный транзисторны инвертор с трансформаторным выходом узел управлени транзисторами инвертора , соединенный с выходом задающего генератора, выходами - с первыми входами двух основных двухвходовых логических элементов И, выходы которых св заны с базами транзисторов инвертора, а также датчик тока, включенный в эмиттерные цепи транзисторов инвертора и соединенный с входом формировател импульса перегрузки, выход которого св зан с S-входом основного RS-триг гера, подключенного выходом к объединенным вторым входам основных логических элементов И, введены дополнительный RS-триггер, третий элемент И и счетчик импульсов, установочный вход которого подключен через одновибратор к выходу формировател импульса перегрузки, а счетный вход - к выходу последнего непосредственно, при этом к выходу переноса счетчика подключен К-вход дополнительного RS-триггера, S-вход которого соединен с выходом узла включени , пр мой выход подключен к одному из входов третьего логического элемента И, другим входом подключенного к выходу задающего генератора, а выходом - к. R-входу основного RS-TpHrreoa. На чертеже представлена структурна схема преобразовател с защитой от перегрузок. Преобразователь содержит инвертор на транзисторах 1 и 2, трансформатор 3 и нагрузку 4. Базовые цепи транзисторов 1 и 2 через двухвходовые логические элементы И 5 и б подключены к выходам узла 7 управлени , синхронизируемь задающим генератором 8. В эмиттерную цепь транзисторов включен датчик 9 перегрузки, св занный с формирователем 10 импульса перегрузки , к выходу которого подключен S-вход основного RS-триггера 11 и счетный вход счетчика 12 импульсов, установочный вход которого подключен через одновибратор 13 с выходом формировател импульса перегрузки. Выход переноса счетчика подключен к R-Бходу дополнительного RS-триггера 14, S-вход которого св зан с узлом 15 включени , который может быть выполнен в виде параллельной RC-цепи. Выход дополнительного RS-триггера подключен к одному из входов третьего логического элемента И 16, другой вход которюго св зан с выходом задаюцего генератора 8, а выход подключен к R-входу основного RS-TpHrreра 11, инверсный выход которого св зан с объединенными другими входами основных логических элементов И 5 и 6. Источник работает следующим образом . В нормальном режиме работы задающий генератор 8 синхронизирует работу системы управлени , котора вырабатывает импульсы управлени транзисторами 1 и 2 инвертора. Эти импульсы черео элементы И 5 и б поступают в базовые цепи транзисторов 1 и 2. При наличии перегрузки, когда напр жение на датчике 9 тока перевысит порог срабатывани формировател 10 импульса перегрузки, последнее вырабатывает импульс, который устанавливает основной RSтриггер в единич.кое состо ние, на выходах основных логических элеThe invention relates to converter equipment and can be used in power systems of various electronic devices. Converters are known in which to protect the transistors of the inverter I power amplifier) from overcurrent protection devices are used, consisting of a current sensor connected in series with the inverter transistors. the threshold device and the actuator blocking the inverter transistor control circuits in the presence of an overload signal outputted by the threshold device your 1 and 2. Closest to the proposed technical entity is a power supply comprising a transistor inverter with a transformer output, a control node and a protection node consisting of an overload sensor, an overload pulse generator and an actuator. The executive element contains a RS-trigger, blocking the inverter transistor with the help of ELEMENTS and the control circuit in the event of a current overload. At the beginning of each pulse, the master oscillator sets the RS flip-flop to a state that permits the passage of pulses from the control system through the elements I to the inverter's base circuits, thereby ensuring that it is turned on again. The disadvantage of this construction of the protection node in the presence of a prolonged overload or short circuit Inverters are turned on many times by turning off the inverter, which leads to a significant power loss in the inverters of the inverter, overheating the latter and losing them. The purpose of the invention is to increase the reliability of the power source during overloads. The goal is achieved by the fact that, in a voltage converter containing a push-pull transistor inverter with a transformer output, an inverter transistor control unit connected to the output of the master oscillator, outputs to the first inputs of two main two-input logic elements AND whose outputs are connected to the bases of the inverter transistors, and also a current sensor included in the emitter circuit of the inverter transistors and connected to the input of the overload pulse generator, the output of which is connected to the S-input of the main RS- a trigger connected by an output to the combined second inputs of the main logic elements AND, an additional RS trigger, a third AND element and a pulse counter, whose setup input is connected through an one-shot to the output of the overload pulse generator, and the counting input to the output of the latter directly, while To the transfer output of the counter is connected To the input of an additional RS flip-flop, the S-input of which is connected to the output of the switch-on node, the direct output is connected to one of the inputs of the third And logical element, the other input ohm connected to the output of the master oscillator, and the output - to the R-input of the main RS-TpHrreoa. The drawing shows a block diagram of the converter with overload protection. The converter contains an inverter with transistors 1 and 2, a transformer 3 and a load 4. The basic circuits of transistors 1 and 2 are connected through the two-input logic elements AND 5 and b to the outputs of the control unit 7, synchronized by the master oscillator 8. Overload sensor 9 is turned on in the emitter circuit of transistors, associated with the driver 10 pulse overload, to the output of which is connected the S-input of the main RS-flip-flop 11 and the counting input of the counter 12 pulses, the installation input of which is connected via a one-shot 13 with the output of the shaper ne egruzki. The transfer output of the counter is connected to the R-gob of the additional RS flip-flop 14, the S-input of which is connected to the switch-on node 15, which can be made in the form of a parallel RC circuit. The output of the additional RS flip-flop is connected to one of the inputs of the third logic element AND 16, the other input is connected to the output of the master oscillator 8, and the output is connected to the R input of the main RS-TpHrrer 11, the inverse output of which is connected to the combined other inputs of the main logical elements And 5 and 6. The source works as follows. In normal operation, the master oscillator 8 synchronizes the operation of the control system, which produces the control pulses of the inverter transistors 1 and 2. These pulses through the elements of AND 5 and B enter the basic circuits of transistors 1 and 2. In the presence of an overload, when the voltage on current sensor 9 overshoots the response threshold of the overload pulse forming 10, the latter produces a pulse that sets the main RS trigger to one state , at the outputs of the main logic elements